首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁 >> 主題列表 >> fpga+dsp

一款基于FPGA和DDS的數(shù)字調(diào)制信號(hào)發(fā)生器設(shè)計(jì)

  • 摘要:為了提高數(shù)字調(diào)制信號(hào)發(fā)生器的頻率準(zhǔn)確度和穩(wěn)定度,并使其相關(guān)技術(shù)參數(shù)靈活可調(diào),提出了基于FPGA和DDS技術(shù)的數(shù)字調(diào)制信號(hào)發(fā)生器設(shè)計(jì)方法。利用Matlab/Simulink、DSP Builder、QuartusⅡ3個(gè)工具軟件,進(jìn)行基本DDS建模,然后在DDS模塊的基礎(chǔ)上,通過單片機(jī)等電路組成的控制單元的邏輯控制作用,根據(jù)通信系統(tǒng)中數(shù)字調(diào)制方式的基本原理,設(shè)計(jì)并實(shí)現(xiàn)了數(shù)字調(diào)制信號(hào)發(fā)生器,從而實(shí)現(xiàn)二進(jìn)制頻移鍵控(2FSK)、二進(jìn)制相移鍵控(2PSK)和二進(jìn)制幅移鍵控(2ASK)3種基本的二進(jìn)制數(shù)字調(diào)制。
  • 關(guān)鍵字: FPGA  DDS  

使用TI 的低功耗C5x DSP的指紋識(shí)別方框圖和解決方案

  • 方案框圖設(shè)計(jì)說明指紋識(shí)別用于各種應(yīng)用,包括電子門禁系統(tǒng)、智能卡、車輛點(diǎn)火開關(guān)控制系統(tǒng)、帶指紋控制存取功...
  • 關(guān)鍵字: DSP  指紋識(shí)別  

結(jié)合DSP和微控制器特性、用于電機(jī)控制的單片處理器

  • 正確地利用電機(jī)控制器可為電機(jī)控制以及許多相關(guān)系統(tǒng)和產(chǎn)品設(shè)計(jì)節(jié)約大量的成本。本文針對(duì)低成本、低功耗和程...
  • 關(guān)鍵字: 多媒體處理  數(shù)字信號(hào)處理  DSP  

基于FPGA的JPEG2000數(shù)據(jù)壓縮實(shí)現(xiàn)

  • 摘要:高性能的數(shù)據(jù)壓縮可以有效的減少數(shù)據(jù)對(duì)存儲(chǔ)空間和通信帶寬的要求,降低通信成本。為解決圖像數(shù)據(jù)的高壓縮性能問題,本文提出了基于JPEG2000標(biāo)準(zhǔn)的數(shù)據(jù)壓縮系統(tǒng)的FPGA實(shí)現(xiàn)方案。相對(duì)于軟件算法實(shí)現(xiàn)和其他硬件方法,采用FPGA硬件實(shí)現(xiàn)可降低系統(tǒng)復(fù)雜度提高性能。最終設(shè)計(jì)的IP核具有資源占用少,性能良好和便于擴(kuò)展等優(yōu)點(diǎn),能夠滿足通信傳輸和照相設(shè)備等應(yīng)用需求。 關(guān)鍵詞:JPEG2000;數(shù)據(jù)壓縮;FPGA;DWT 近年來通信領(lǐng)域中信息的傳輸總量急速擴(kuò)大。由于存儲(chǔ)空間有限、通信帶寬等因素的限制,數(shù)據(jù)通常需要
  • 關(guān)鍵字: FPGA  JPEG2000  

基于DSP的彈載嵌入式系統(tǒng)設(shè)計(jì)

  • 摘要:基于實(shí)現(xiàn)目標(biāo)探測(cè)識(shí)別以及高精度目標(biāo)信息測(cè)量等復(fù)雜處理算法的目的,采用單片多核DSP TMS320C6678構(gòu)成彈載高速多任務(wù)實(shí)時(shí)嵌入式處理平臺(tái),通過數(shù)據(jù)流處理模式的并行軟件設(shè)計(jì)方法,將系統(tǒng)處理任務(wù)均衡分配到各處理器內(nèi)核,以實(shí)現(xiàn)實(shí)時(shí)并行處理,提升彈栽信息處理系統(tǒng)的功能和性能。開展基于多核處理器的并行軟件研制、充分發(fā)揮多核處理能力將成為彈栽嵌入式系統(tǒng)軟件設(shè)計(jì)的新課題。 關(guān)鍵詞:多核處理器;并行處理;彈載嵌入式系統(tǒng);數(shù)據(jù)流模式;并行軟件設(shè)計(jì) 彈載信息處理系統(tǒng)是一種實(shí)時(shí)嵌入式數(shù)字處理系統(tǒng),用于對(duì)彈載導(dǎo)引
  • 關(guān)鍵字: DSP  TMS320C6678  

基于DSP的人工耳蝸語音處理器設(shè)計(jì)

  • 摘要:傳統(tǒng)的人工耳蝸語音處理器采用ASIC設(shè)計(jì),投入成本高,可移植性差,設(shè)計(jì)了一種基于A的人工耳蝸語音處理器。該處理器采用雙麥克風(fēng)接受語音信號(hào),實(shí)現(xiàn)了語音信號(hào)的自適應(yīng)噪聲消除和CIS(Continuous Interleaved Sampling)方案。同一段語音由DSP采樣處理得到的刺激脈沖與MATLAB采樣處理的結(jié)果基本相同。實(shí)驗(yàn)結(jié)果表明,基于DSP的人工耳蝸語音處理器能實(shí)現(xiàn)語音信號(hào)中噪聲的消除并得到良好的刺激脈沖。 關(guān)鍵詞:DSP;人工耳蝸;自適應(yīng)噪聲消除;語音處理器 人工耳蝸又稱人造耳蝸、電子
  • 關(guān)鍵字: DSP  ASIC  

基于FPGA的射頻卡實(shí)時(shí)消費(fèi)記錄系統(tǒng)設(shè)計(jì)

  • 摘要:基于使用戶刷卡消費(fèi)的數(shù)據(jù)可進(jìn)行采集存儲(chǔ)的目的,采用了在FPGA平臺(tái)上設(shè)計(jì)一種射頻卡實(shí)時(shí)消費(fèi)記錄系統(tǒng)的方法。該系統(tǒng)采用了FATFS文件系統(tǒng),可將用戶數(shù)據(jù)及時(shí)保存到SD卡之中。通過對(duì)軟硬件模塊和上位機(jī)的設(shè)計(jì),采用FPGA為開發(fā)平臺(tái),對(duì)用戶刷卡消費(fèi)的記錄寫入到SD卡中。利用SD卡的移動(dòng)性,可方便地實(shí)現(xiàn)與計(jì)算機(jī)的數(shù)據(jù)交換,達(dá)到數(shù)據(jù)分析的目的。此法便于客戶對(duì)消費(fèi)記錄的核對(duì),具有實(shí)際商業(yè)價(jià)值。 關(guān)鍵詞:FPGA;NIOS II;FM1702SL;SD;文件系統(tǒng) 文中主要討論射頻卡實(shí)時(shí)消費(fèi)記錄系統(tǒng)的硬件和軟件
  • 關(guān)鍵字: FPGA  SOPC  

飛思卡爾城域小區(qū)基站處理器推動(dòng)LTE基礎(chǔ)架構(gòu)邁向移動(dòng)寬帶時(shí)代

  •   隨著智能互聯(lián)設(shè)備數(shù)量的快速增長(zhǎng)以及數(shù)字內(nèi)容的不斷增加,已經(jīng)形成了一個(gè)全球范圍的移動(dòng)數(shù)字流,原始設(shè)備制造商(OEM)和運(yùn)營(yíng)商需要提升網(wǎng)絡(luò)性能,同時(shí)控制資本支出成本、提高電源效率并支持4G/LTE標(biāo)準(zhǔn)。雖然宏小區(qū)是全球無線基礎(chǔ)架構(gòu)系統(tǒng)的根本,但運(yùn)營(yíng)商越來越期望城域小區(qū)能為人口稠密的城市地區(qū)和大型企業(yè)提供全方位的覆蓋?! 閼?yīng)對(duì)這些挑戰(zhàn),飛思卡爾半導(dǎo)體日前推出新一代QorIQ?Qonverge系列片上基站(SoC)。為幫助運(yùn)營(yíng)商增加容量并在用戶密集地區(qū)增加覆蓋,全新的B3421基站SoC采用數(shù)字前
  • 關(guān)鍵字: LTE  SoC  DSP  RFIC  201404  

一種基于DSP的靜電除塵用高頻高壓電源設(shè)計(jì)

  • 摘要:提出了一種基于DSP的新型靜電除塵(ESP)用高頻高壓電源設(shè)計(jì)方案。給出了電源的主電路、控制電路以及各采樣電路的設(shè)計(jì)過程。電源主電路由IGBT(FZ900R12KE4)構(gòu)成的H橋式電路組成;控制電路采用數(shù)字信號(hào)處理器DSP()為核心;采樣電路主要采集三相進(jìn)線電流、逆變輸出電流、變壓囂油溫及IGBT的溫度等。實(shí)驗(yàn)表明,該靜電除塵用高頻高壓電源運(yùn)行穩(wěn)定可靠,能夠滿足靜電除塵的要求。 關(guān)鍵詞:靜電除塵器(ESP);高頻高壓電源;數(shù)字信號(hào)處理器(DSP);控制電路;采樣電路 現(xiàn)階段,我國(guó)燃煤電廠除塵設(shè)備
  • 關(guān)鍵字: DSP  ESP  

基于FPGA和STM32的CAN總線運(yùn)動(dòng)控制器設(shè)計(jì)

  • 摘要:運(yùn)用低功耗COrtex—M3微控制器STM32F103VBT6和FPGA芯片設(shè)計(jì)一種基于CAN總線的運(yùn)動(dòng)控制器。介紹系統(tǒng)的體系結(jié)構(gòu)、主要硬件設(shè)計(jì)和軟件結(jié)構(gòu)。利用FPGA高速處理能力實(shí)現(xiàn)控制算法,與外界通信采用STM32和CAN總線技術(shù),系統(tǒng)穩(wěn)定可靠,另外,將設(shè)計(jì)好的FPGA程序或是C程序進(jìn)行封裝,系統(tǒng)的可移植性強(qiáng)。 關(guān)鍵詞:STM32;FPGA;CAN總線;運(yùn)動(dòng)控制 如今,運(yùn)動(dòng)控制正朝著高速度、高精度、開放式的方向發(fā)展,從而對(duì)執(zhí)行部件提出了更高的要求。過去的運(yùn)動(dòng)控制器主要是基于單片機(jī)
  • 關(guān)鍵字: STM32  FPGA  

京微雅格“光暖郵芯”系列活動(dòng)之帶你走近FPGA

  •   3月21日,由FPGA與可編程SoC的革新者京微雅格(北京)科技有限公司與北京郵電大學(xué)信息光子學(xué)與光通信研究院研究生會(huì)共同舉辦的2013年企業(yè)進(jìn)校園活動(dòng)之北京郵電大學(xué)站圓滿落幕。  本次京微雅格進(jìn)校園活動(dòng)預(yù)先一個(gè)星期在北郵人論壇,北郵官方微信平臺(tái)以及各種社交網(wǎng)絡(luò)上進(jìn)行了廣泛的宣傳與推廣,在同學(xué)們之間反響強(qiáng)烈?;顒?dòng)選在北京郵電大學(xué)最繁忙的主干道上兩側(cè)進(jìn)行,京微雅格派出了2位高級(jí)硬件和軟件設(shè)計(jì)師為同學(xué)演示了基于京微雅格FPGA芯片研發(fā)的智能機(jī)器人解決方案,該智能機(jī)器人方案通過單顆FPGA芯片進(jìn)行控制,能夠
  • 關(guān)鍵字: 京微雅格  FPGA  SoC  北郵  

京微雅格攜眾方案亮相2014年慕尼黑上海電子展獲熱捧

  •   3月18—20日,京微雅格(北京)科技有限公司參加了在上海舉辦的慕尼黑電子展(electronica?Shanghai)?,現(xiàn)場(chǎng)向觀眾展示了眾多基于CME-M系列芯片的系統(tǒng)應(yīng)用解決方案,包括智能機(jī)器人、地鐵信息導(dǎo)航系統(tǒng)、高速公路信息系統(tǒng)、食品安全監(jiān)測(cè)系統(tǒng)以及面向醫(yī)療電子領(lǐng)域的超聲鍵盤控制方案和呼吸機(jī)顯示系統(tǒng)等方案,獲得現(xiàn)場(chǎng)觀眾的極大關(guān)注和廣泛好評(píng)?! D示一:京微雅格展臺(tái)前,工程師給現(xiàn)場(chǎng)觀眾進(jìn)行demo講解  京微雅格此次展示的智能機(jī)器人方案絕對(duì)是展臺(tái)上的明星。精細(xì)的運(yùn)動(dòng)控制、簡(jiǎn)便
  • 關(guān)鍵字: 京微雅格  CME-M  FPGA  M7  

基于FPGA的跳頻系統(tǒng)設(shè)計(jì)

  • 摘要:同步技術(shù)是跳頻系統(tǒng)的核心。本文針對(duì)FPGA的跳頻系統(tǒng),設(shè)計(jì)了一種基于獨(dú)立信道法,同步字頭法和精準(zhǔn)時(shí)鐘相結(jié)合的快速同步方法,同時(shí)設(shè)計(jì)了基于雙圖案的改進(jìn)型獨(dú)立信道法,同步算法協(xié)議,協(xié)議幀格式等。該設(shè)計(jì)使用VHDL硬件語言實(shí)現(xiàn),采用Altera公司的EP3C16 E144C8作為核心芯片,并在此硬件平臺(tái)上進(jìn)行了功能驗(yàn)證。實(shí)際測(cè)試表明,該快速同步算法建立時(shí)間短、同步穩(wěn)定可靠。 關(guān)鍵詞:跳頻;快速同步;FPGA;獨(dú)立信道法;同步頭法 跳頻通信技術(shù)具有抗干擾、抗截獲和高頻譜利用率,應(yīng)用廣泛。同步是跳頻系統(tǒng)的
  • 關(guān)鍵字: FPGA  EP3C16   

Xradio:別出心裁的系統(tǒng)教學(xué)用純FPGA無線電

  •   我們幾乎完全用FPGA來構(gòu)建XRadio平臺(tái),省略了放大器或分立濾波器等傳統(tǒng)模擬組件的使用(如圖1所示)。首先,我們將用電線連接成的簡(jiǎn)單耦合電路鏈接至FPGA的I/O引腳,創(chuàng)建出基本天線。該天線用于發(fā)射RF信號(hào)到FPGA,F(xiàn)PGA通過數(shù)字下變頻和頻率解調(diào)實(shí)現(xiàn)FM接收器的信號(hào)處理。
  • 關(guān)鍵字: Xradio  無線電  FPGA  

小型基站呼喚可擴(kuò)展架構(gòu)(下)

  •   與其他競(jìng)爭(zhēng)對(duì)手不同,憑借重要的自主知識(shí)產(chǎn)權(quán)(IP),以及與無線接入市場(chǎng)領(lǐng)先原始設(shè)備制造商(OEM)的深入合作,飛思卡爾在定義架構(gòu),提高系統(tǒng)集成化水平實(shí)現(xiàn)性能、功率和成本優(yōu)勢(shì)方面居于獨(dú)特地位。由于相對(duì)獨(dú)立于外部IP供應(yīng)商的下一代技術(shù)和時(shí)間表,飛思卡爾推出的器件路線圖可幫助OEM實(shí)現(xiàn)其下一代無線技術(shù)的性能目標(biāo),并滿足發(fā)布進(jìn)度的要求。
  • 關(guān)鍵字: OEM  RF  DSP  
共9865條 195/658 |‹ « 193 194 195 196 197 198 199 200 201 202 » ›|

fpga+dsp介紹

您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473