fpga+dsp 文章 進入fpga+dsp技術(shù)社區(qū)
基于DSP/BIOS的數(shù)據(jù)采集系統(tǒng)研制
- 基于DSP/BIOS的數(shù)據(jù)采集系統(tǒng)研制,摘要:針對多模式、高速、大數(shù)量采集及網(wǎng)絡(luò)實時上傳的要求,設(shè)計專用數(shù)據(jù)采集系統(tǒng)。硬件上以DM642作為主控CPU,軟件上利用其內(nèi)嵌的DSP/BIOS操作系統(tǒng)調(diào)度網(wǎng)絡(luò)控制任務(wù)、數(shù)據(jù)采集任務(wù)、周期觸發(fā)線程以及硬件中斷,并利
- 關(guān)鍵字: DSP/BIOS DM642 多線程 NDK 數(shù)據(jù)采集
利用CPLD實現(xiàn)FPGA的快速加載
- 基于SRAM的FPGA由于其可編程、可升級的特性,被廣泛應(yīng)用于現(xiàn)代通信系統(tǒng)中。由于其易失性,每次上電后都需要重新對FPGA進行加載。隨著通信系統(tǒng)復(fù)雜度的提高,F(xiàn)PGA配置文件越來越大,加載時間越來越長,嚴重影響系統(tǒng)的啟動時同。為了提高FPGA的加載效率,在此提出一種通過CPLD進行FPGA串行加載的方案。通過驗證,該方法既能能提高FPGA加載效率,又能節(jié)省CPU和FPGA的GIPO管腳,降低系統(tǒng)啟動時間,非常適用于現(xiàn)代復(fù)雜通信系統(tǒng)。
- 關(guān)鍵字: CPLD FPGA
面向異步視頻的嵌入式圖像處理系統(tǒng)設(shè)計
- 面向異步視頻的嵌入式圖像處理系統(tǒng)設(shè)計,摘要:在此設(shè)計出一種基于DSP+FPGA技術(shù)的面向異步視頻的嵌入式圖像處理系統(tǒng),以一種靈活的架構(gòu)避免了幀間不同步方法對雙口RAM顯存的需求,既能夠保證圖像輸出質(zhì)量,又有利于提升圖像處理的性能指標。系統(tǒng)以FPGA為核心
- 關(guān)鍵字: 異步視頻 圖像處理 嵌入式系統(tǒng) FPGA 幀存切換
基于SoPC的狀態(tài)監(jiān)測裝置的嵌入式軟硬件協(xié)同設(shè)計
- 基于SoPC的狀態(tài)監(jiān)測裝置的嵌入式軟硬件協(xié)同設(shè)計,摘要:首先介紹了軟硬件協(xié)同設(shè)計方法的發(fā)展過程和狀態(tài)監(jiān)測裝置開發(fā)的背景資料,然后利用該方法設(shè)計了一款新型的高性能狀態(tài)監(jiān)測裝置,并分別從硬件和軟件2個角度對設(shè)計方法進行了深入說明。該裝置已成功集成于水電機組
- 關(guān)鍵字: 軟硬件協(xié)同 SoPC 狀態(tài)監(jiān)測 Linux FPGA PLC
fpga+dsp介紹
您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473