首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> fpga+dsp

基于FPGA的多功能數(shù)字鐘設(shè)計(jì)

  • 文中簡(jiǎn)要介紹了一種基于FPGA的多功能數(shù)字鐘設(shè)計(jì)方案。在實(shí)現(xiàn)數(shù)字鐘計(jì)時(shí)、校時(shí)和整點(diǎn)報(bào)時(shí)等基本功能的基礎(chǔ)上增加世界時(shí)鐘功能,能夠?qū)⒈本r(shí)間快速轉(zhuǎn)換為格林威治標(biāo)準(zhǔn)時(shí)。該方案采用VHDL和原理圖相結(jié)合的設(shè)計(jì)輸入方式,在QuartusⅡ開發(fā)環(huán)境下完成設(shè)計(jì)、編譯和仿真,并在FPGA硬件開發(fā)板上進(jìn)行測(cè)試,實(shí)驗(yàn)證明該設(shè)計(jì)方案切實(shí)可行,對(duì)FPGA的應(yīng)用和數(shù)字鐘的設(shè)計(jì)具有一定參考價(jià)值。
  • 關(guān)鍵字: FPGA  多功能  數(shù)字鐘設(shè)計(jì)    

基于FPGA的多通道直流電機(jī)控制器設(shè)計(jì)

  • 設(shè)計(jì)了一種基于FPGA的多通道直流電機(jī)控制系統(tǒng),充分利用FPGA并行控制的特點(diǎn),采用自項(xiàng)而下的設(shè)計(jì)方法,將系統(tǒng)劃分為轉(zhuǎn)速測(cè)量模塊,并行控制模塊,PWM生成模塊,電機(jī)驅(qū)動(dòng)模塊。采用Verilog HDL語(yǔ)言實(shí)現(xiàn)完成了對(duì)多通道直流電機(jī)的控制。通過Quartus II自帶仿真功能對(duì)系統(tǒng)進(jìn)行時(shí)序仿真表明系統(tǒng)結(jié)構(gòu)簡(jiǎn)單,且具有良好的功能擴(kuò)展性。
  • 關(guān)鍵字: FPGA  多通道  直流電機(jī)  制器設(shè)計(jì)    

基于FPGA的RBF神經(jīng)網(wǎng)絡(luò)的硬件實(shí)現(xiàn)

  • 介紹了RBF神經(jīng)網(wǎng)絡(luò),并采用CORDIC算法實(shí)現(xiàn)了其隱層非線性高斯函數(shù)的映射。同時(shí),為縮減ROM表的存儲(chǔ)空間并提高查表效率,本設(shè)計(jì)還采用了基于STAM算法的非線性存儲(chǔ)。最后,以Altera公司開發(fā)的EDA工具QuarlusⅡ作為編譯、仿真平臺(tái),采用Cyclone系列中的EP1C6Q 240C8器件,實(shí)現(xiàn)了RBF神經(jīng)網(wǎng)絡(luò)在FPGA上的實(shí)現(xiàn),并以XOR問題為算例進(jìn)行硬件仿真,得出仿真結(jié)果與理論值一致。
  • 關(guān)鍵字: FPGA  RBF  神經(jīng)網(wǎng)絡(luò)  硬件實(shí)現(xiàn)    

基于FPGA的OLED真彩色顯示設(shè)計(jì)方案

  • 利用FPGA控制模塊,設(shè)計(jì)了OLED真彩色動(dòng)態(tài)圖像驅(qū)動(dòng)控制電路。介紹采用FPGA實(shí)現(xiàn)OLED外圍控制電路和256級(jí)灰...
  • 關(guān)鍵字: FPGA  OLED    顯示設(shè)計(jì)  

Altera推出Quartus? II軟件12.1版

  • Altera公司 (Nasdaq: ALTR) 日前宣布,推出Quartus? II軟件12.1版——在CPLD、FPGA、SoC FPGA和HardCopy? ASIC設(shè)計(jì)方面,性能和效能在業(yè)界首屈一指的設(shè)計(jì)套裝軟件。這一最新版軟件進(jìn)一步簡(jiǎn)化傳統(tǒng)的硬件開發(fā)任務(wù),增強(qiáng)了Quartus II軟件的高級(jí)設(shè)計(jì)環(huán)境,因此,用戶提高了效能,同時(shí)全面受益于Altera器件的各種前沿功能。
  • 關(guān)鍵字: Altera  Quartus  FPGA  DSP  

基于DSP的穩(wěn)定平臺(tái)伺服系統(tǒng)的設(shè)計(jì)研究

  • 基于DSP的穩(wěn)定平臺(tái)伺服系統(tǒng)的設(shè)計(jì)研究, 在伺服電機(jī)和伺服驅(qū)動(dòng)器組成的高性能穩(wěn)定平臺(tái)伺服系統(tǒng)中,需要實(shí)時(shí)地獲得伺服電機(jī)的轉(zhuǎn)角和轉(zhuǎn)速信息,高速高精度的傳感器以及相應(yīng)的外圍電路設(shè)計(jì)是必不可少的。由于單片機(jī)自身資源的局限性,難以滿足現(xiàn)在伺服系統(tǒng)高精
  • 關(guān)鍵字: 設(shè)計(jì)  研究  伺服系統(tǒng)  平臺(tái)  DSP  穩(wěn)定  基于  

基于FPGA的多通道頻率檢測(cè)技術(shù)方案

  • 0 引言  在數(shù)字接收機(jī)的各種參數(shù)中,頻率是最重要的參數(shù)之一,它能反映接收機(jī)的功能和用途、以及頻譜寬度等重要指標(biāo)。傳統(tǒng)的順序測(cè)頻技術(shù)一般通過對(duì)接收機(jī)頻帶的掃描,對(duì)頻域進(jìn)行連續(xù)取樣。該方法原理簡(jiǎn)單,技術(shù)成
  • 關(guān)鍵字: FPGA  多通道  頻率  檢測(cè)技術(shù)    

Synopsys全新原型驗(yàn)證解決方案將系統(tǒng)性能提高3倍

  • 提供應(yīng)用于芯片和電子系統(tǒng)加速創(chuàng)新的軟件、知識(shí)產(chǎn)權(quán)(IP)及服務(wù)的全球性領(lǐng)先供應(yīng)商新思科技公司(Synopsys, Inc., 納斯達(dá)克股票市場(chǎng)代碼:SNPS)日前宣布:該公司推出其Synopsys HAPS?-70系列基于FPGA的原型驗(yàn)證系統(tǒng),從而擴(kuò)展了其HAPS產(chǎn)品線以應(yīng)對(duì)系統(tǒng)級(jí)芯片(SoC)設(shè)計(jì)的不斷增加的規(guī)模及復(fù)雜度。
  • 關(guān)鍵字: Synopsys  FPGA  HAPS-70  

Altera與Northwest Logic開發(fā)RLDRAM 3存儲(chǔ)器接口解決方案

  • Altera公司 (NASDAQ: ALTR)與FPGA高性能知識(shí)產(chǎn)權(quán)(IP)內(nèi)核領(lǐng)先供應(yīng)商N(yùn)orthwest Logic日前宣布,開始提供硬件成熟的1,600 Mbps低延時(shí)DRAM (RLDRAM?) 3存儲(chǔ)器接口解決方案,可用于其高端28 nm Stratix? V FPGA。
  • 關(guān)鍵字: Altera  FPGA  存儲(chǔ)器  

CEVA與Galileo Satellite Navigation合作提供GNSS解決方案

  • 全球領(lǐng)先的硅產(chǎn)品知識(shí)產(chǎn)權(quán)(SIP)平臺(tái)解決方案和數(shù)字信號(hào)處理器(DSP)內(nèi)核授權(quán)廠商CEVA公司和多系統(tǒng)全球?qū)Ш叫l(wèi)星系統(tǒng) (Global Navigation Satellite System, GNSS)接收器技術(shù)開發(fā)廠商Galileo Satellite Navigation, Ltd. (GSN) 宣布合作,提供用于CEVA-XC and CEVA-TeakLite-III DSP平臺(tái)的基于軟件的GNSS解決方案。
  • 關(guān)鍵字: CEVA  DSP  GSN  

CEVA和Rubidium合作提供語(yǔ)音處理解決方案

  • 全球領(lǐng)先的硅產(chǎn)品知識(shí)產(chǎn)權(quán)(SIP)平臺(tái)解決方案和數(shù)字信號(hào)處理器(DSP)內(nèi)核授權(quán)廠商CEVA公司和嵌入式語(yǔ)音處理技術(shù)全球供應(yīng)商Rubidium Ltd宣布,將合作提供用于智能設(shè)備的增強(qiáng)型語(yǔ)音處理解決方案,集成了Rubidium經(jīng)過市場(chǎng)驗(yàn)證的語(yǔ)音識(shí)別、文本至語(yǔ)音轉(zhuǎn)換和生物測(cè)定說話者識(shí)別及驗(yàn)證軟件套件,與CEVA包括CEVA-TeakLite-4在內(nèi)的CEVA-TeakLite系列DSP內(nèi)核。
  • 關(guān)鍵字: CEVA  DSP  Rubidium  

德州儀器推出帶有數(shù)字解調(diào)器的超聲波模擬前端

  • 日前,德州儀器 (TI) 宣布推出首款集成數(shù)字 I/Q 解調(diào)及抽取功能的模擬前端 (AFE),可降低超聲波系統(tǒng)與超聲波應(yīng)用(諸如聲納與非破壞性測(cè)試等)對(duì) FPGA 處理的要求。除了集成片上數(shù)字 I/Q 解調(diào)之外,AFE5809 還集成連續(xù)波多普勒 (CWD) 處理器以支持片上血液流速測(cè)量,可降低醫(yī)療超聲波設(shè)備的材料清單 (BOM) 成本。
  • 關(guān)鍵字: TI  嵌入式  FPGA  

向20nm沖刺 FPGA跨入嶄新階段

  •   大約在近半年前,Altera公司CTO Misha Burich先生曾向業(yè)內(nèi)媒體介紹了FPGA體系架構(gòu)的演進(jìn),以及FPGA走向硅片融合的發(fā)展大趨勢(shì)。所謂硅片融合,指的是業(yè)內(nèi)各種不同架構(gòu)的核集成于同一硅片或平臺(tái)上的發(fā)展趨勢(shì),如將MCU、DSP和FPGA這幾種不同架構(gòu)的核集成在一個(gè)芯片上,這成為業(yè)界和FPGA行業(yè)的發(fā)展的大趨勢(shì),這是市場(chǎng)發(fā)展的客觀需求,也已經(jīng)成為整個(gè)業(yè)界的共識(shí)。2012年9月末,Misha Burich再次向業(yè)界公布了Altera 公司如何將硅片融合這一趨勢(shì)落實(shí)到真正的產(chǎn)品上的創(chuàng)新技術(shù),并
  • 關(guān)鍵字: Altera  FPGA  20nm  

基于DSP/ARM的網(wǎng)絡(luò)硬盤錄像機(jī)的設(shè)計(jì)方案

  • 基于DSP/ARM的網(wǎng)絡(luò)硬盤錄像機(jī)的設(shè)計(jì)方案, 隨著人們生活水平的提高和對(duì)工作、生活環(huán)境中安全防衛(wèi)需求的增長(zhǎng),視頻監(jiān)控系統(tǒng)近年來(lái)得到了迅速的發(fā)展。傳統(tǒng)的基于PC 機(jī)的視頻監(jiān)控系統(tǒng)多存在著諸如安裝攜帶不便、不能在惡劣環(huán)境下使用等一些缺點(diǎn),這就亟待一種全
  • 關(guān)鍵字: 設(shè)計(jì)  方案  硬盤錄像  網(wǎng)絡(luò)  DSP/ARM  基于  

20nm的價(jià)值: 繼續(xù)領(lǐng)先一代

  • 關(guān)于摩爾定律的經(jīng)濟(jì)活力問題,有很多的討論。在過去的一年中,20nm節(jié)點(diǎn)進(jìn)入到這個(gè)辯論的前沿和中心。無(wú)論說辭如何,包括賽靈思在內(nèi)的行業(yè)領(lǐng)導(dǎo)在20nm研發(fā)上的積極推動(dòng)都沒有停止。
  • 關(guān)鍵字: 賽靈思  FPGA  SoC  3D  
共9865條 243/658 |‹ « 241 242 243 244 245 246 247 248 249 250 » ›|

fpga+dsp介紹

您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473