首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> fpga+dsp

FPGA與DDR3 SDRAM的接口設(shè)計(jì)

  •     DDR3 SDRAM內(nèi)存的總線速率達(dá)到600 Mbps to 1.6 Gbps (300 to 800 MHz),1.5V的低功耗工作電壓,采用90nm制程達(dá)到2Gbits的高密度。這個(gè)架構(gòu)毫無(wú)疑問(wèn)更快、更大,每比特的功耗也更低,但是如何實(shí)現(xiàn)FPGA和DDR3 SDRAM DIMM條的接口設(shè)計(jì)呢?   關(guān)鍵字:均衡(leveling)   如果FPGA&nbs
  • 關(guān)鍵字: FPGA  DDR3  SDRAM  接口  模擬IC  電源  

TI推出首款符合DTS-HD主體音頻標(biāo)準(zhǔn)的DSP實(shí)施方案

  •       德州儀器 (TI) 始終致力于發(fā)展實(shí)現(xiàn)最高性能音質(zhì)的創(chuàng)新技術(shù),日前,公司宣布其音頻DSP 成為率先通過(guò) 192 kHz DTS-HD 主體音頻 (DTS-HD master audio) 標(biāo)準(zhǔn)認(rèn)證的嵌入式實(shí)施方案,從而能夠?yàn)榧彝ビ霸合到y(tǒng)帶來(lái)無(wú)與倫比的音質(zhì)?;?nbsp;TI 獲獎(jiǎng)的 DA7xx 系列&nb
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  TI  DTS-HD  DSP  MCU和嵌入式微處理器  

基于DM642的嵌入式網(wǎng)絡(luò)視頻服務(wù)器的設(shè)計(jì)

  • [摘要] 嵌入式網(wǎng)絡(luò)視頻服務(wù)器以其可靠性高,組網(wǎng)方便等優(yōu)點(diǎn)越來(lái)越受到安防領(lǐng)域廠商和客戶的重視。視頻服務(wù)器用到的核心技術(shù)一般包括視頻壓縮算法,音頻壓縮算法,網(wǎng)絡(luò)傳輸協(xié)議。采用面向媒體處理的專(zhuān)用DSP,其開(kāi)發(fā)時(shí)間不長(zhǎng),優(yōu)點(diǎn)是由于算法是軟件代碼,所以可以不斷對(duì)產(chǎn)品性能進(jìn)行升級(jí),重復(fù)開(kāi)發(fā)成本較低。 [關(guān)鍵詞]DSP; 網(wǎng)絡(luò) ;視頻服務(wù)器  引言 目前的安防監(jiān)控領(lǐng)域的主流產(chǎn)品是DVR(數(shù)字硬盤(pán)錄像機(jī)),它的主要特點(diǎn)是適合監(jiān)控點(diǎn)集中的局域監(jiān)控應(yīng)用。但是,隨著對(duì)于遠(yuǎn)程分布式監(jiān)控需
  • 關(guān)鍵字: DM642  嵌入式系統(tǒng)  網(wǎng)絡(luò)  視頻服務(wù)器  TI  DSP  嵌入式  

基于MAX+plusⅡ開(kāi)發(fā)平臺(tái)的EDA設(shè)計(jì)方法

  •     MAX + plus Ⅱ是美國(guó)Altera 公司的一種EDA 軟件,用于開(kāi)發(fā)CPLD 和FPGA 進(jìn)行數(shù)字系統(tǒng)的設(shè)計(jì)。用圖形輸入方式和文本輸入方式設(shè)計(jì)了一模60計(jì)數(shù)器,介紹了數(shù)字系統(tǒng)設(shè)計(jì)的一般方法和過(guò)程,揭示了其在數(shù)字系統(tǒng)中的重要作用。        EDA ( Elect ronic Design 
  • 關(guān)鍵字: MAX+plusⅡ  開(kāi)發(fā)平臺(tái)  EDA  CPLD  FPGA  EDA  IC設(shè)計(jì)  

32位單精度浮點(diǎn)乘法器的FPGA實(shí)現(xiàn)

  • 本文使用Altera Quartus II 4.1仿真軟件, 采用的器件是EPF10K100EQ 240 -1, 對(duì)乘法器進(jìn)行了波形仿真, 并采用0.5CMOS工藝進(jìn)行邏輯綜合。
  • 關(guān)鍵字: FPGA  精度  浮點(diǎn)  乘法器    

GiDEL在最新的開(kāi)發(fā)系統(tǒng)中采用Altera的Stratix FPGA系列

  •   Altera宣布,GiDEL的新一代PROC算法加速板和PROCxM原型開(kāi)發(fā)系統(tǒng)的PC_X8 PCI Express (PCIe)適配器采用了Stratix® II、Stratix II GX和Stratix III FPGA。高性能Altera® Stratix FPGA使GiDEL能夠在新的PCIe應(yīng)用和設(shè)計(jì)人員開(kāi)發(fā)系統(tǒng)中集成更多的功能,提升系統(tǒng)性能。   GiDEL的PROCStar III開(kāi)發(fā)系統(tǒng)   面向基于PCIe的嵌入式處理應(yīng)用,GiDEL的PROCStar III開(kāi)
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  Altera  PROC  FPGA  MCU和嵌入式微處理器  

SYNPLICITY聯(lián)手LATTICE將項(xiàng)目擴(kuò)展到DSP綜合技術(shù)領(lǐng)域

  •   SYNPLICITY和 LATTICE進(jìn)一步加強(qiáng)合作,日前共同推出了面向 DSP 設(shè)計(jì)的高度優(yōu)化的非專(zhuān)有 ESL 綜合流程技術(shù) Synplify DSP。Synplicity 的 Synplify® DSP 軟件現(xiàn)可支持 LatticeECP2M 和 LatticeXP2 現(xiàn)場(chǎng)可編程門(mén)陣列 (FPGA) 器件,從而為航空航天、無(wú)線、電信及數(shù)字多媒體應(yīng)用領(lǐng)域的 DSP 算法實(shí)施提供了功能強(qiáng)大的解決方案。   Lattice 公司的市場(chǎng)營(yíng)銷(xiāo)副總裁 Stan Kop
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  SYNPLICITY  LATTICE  DSP  MCU和嵌入式微處理器  

德州儀器推出業(yè)界首款符合DTS-HD 主體音頻標(biāo)準(zhǔn)的DSP 實(shí)施方案

  •   德州儀器 (TI) 始終致力于發(fā)展實(shí)現(xiàn)最高性能音質(zhì)的創(chuàng)新技術(shù),日前,公司宣布其音頻DSP 成為率先通過(guò) 192 kHz DTS-HD 主體音頻 (DTS-HD master audio) 標(biāo)準(zhǔn)認(rèn)證的嵌入式實(shí)施方案,從而能夠?yàn)榧彝ビ霸合到y(tǒng)帶來(lái)無(wú)與倫比的音質(zhì)。基于 TI 獲獎(jiǎng)的 DA7xx 系列 DSP 技術(shù)的音頻/視頻接收機(jī) (AVR) 能全面支持 8 通道 192 kHz 無(wú)損音頻,為消費(fèi)者帶來(lái)極具震撼力的理想家庭影院體驗(yàn)。該技術(shù)實(shí)現(xiàn)了完美無(wú)缺的逐位對(duì)應(yīng) (bit-for-bit) 原始音源再現(xiàn),使家
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  德州儀器  DTS-HD  DSP  MCU和嵌入式微處理器  

賽靈思65nm產(chǎn)品摘取中國(guó)電子業(yè)界創(chuàng)新大獎(jiǎng)

  •   賽靈思公司(Xilinx, Inc. )日前宣布其創(chuàng)新的65nm技術(shù)獲得了中國(guó)電子行業(yè)權(quán)威專(zhuān)家及電子設(shè)計(jì)社群的一致認(rèn)可, 其業(yè)界唯一投入量產(chǎn)的65nmFPGA產(chǎn)品系列中的Virtex-5 LXT榮膺IDG集團(tuán)下屬權(quán)威電子雜志《電子設(shè)計(jì)技術(shù)》(EDN China)頒發(fā)的數(shù)字IC與可編程器件類(lèi)2007年度“最佳產(chǎn)品獎(jiǎng)”, 該獎(jiǎng)項(xiàng)是EDN China年度創(chuàng)新獎(jiǎng)的最高榮譽(yù)。 2007年11月9日,EDN China雜志社在深圳舉辦的創(chuàng)新大會(huì)上授予了賽靈思公司該獎(jiǎng)項(xiàng)。   2007年度EDN China創(chuàng)新獎(jiǎng)
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  賽靈思  FPGA  IC  MCU和嵌入式微處理器  

基于DSP的語(yǔ)音實(shí)時(shí)變速系統(tǒng)設(shè)計(jì)*

  •   摘要: 基于DSP的語(yǔ)音實(shí)時(shí)變速系統(tǒng)具有鍵盤(pán)控制功能和語(yǔ)音錄放功能,而且具有高速、通用、靈活的特點(diǎn)。   關(guān)鍵詞: 語(yǔ)音信號(hào);變速;實(shí)時(shí);DSP   引言   在外語(yǔ)多媒體教學(xué)中,要求對(duì)語(yǔ)速進(jìn)行快慢控制,以適應(yīng)不同程度學(xué)生的需求。然而,傳統(tǒng)的語(yǔ)音變速產(chǎn)品往往在教師改變語(yǔ)速的同時(shí),也改變了原說(shuō)話者的語(yǔ)調(diào),不能達(dá)到教學(xué)的真正目的。因此,語(yǔ)音變速系統(tǒng)應(yīng)當(dāng)具備調(diào)整語(yǔ)速的同時(shí),還需要保證原說(shuō)話者語(yǔ)調(diào)保持不變的特點(diǎn)。本文介紹的就是一種基于TMS320C5409的語(yǔ)音實(shí)時(shí)變速系統(tǒng)。另外,考慮到在實(shí)際系統(tǒng)中語(yǔ)音
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  0710_A  雜志_設(shè)計(jì)天地  語(yǔ)音信號(hào)  變速  實(shí)時(shí)  DSP  MCU和嵌入式微處理器  

使用ISE設(shè)計(jì)工具優(yōu)化FPGA的功耗

  •   自從Xilinx公司推出FPGA二十多年來(lái),研發(fā)工作大大提高了FPGA的速度和面積效率,縮小了FPGA與ASIC之間的差距,使FPGA成為實(shí)現(xiàn)數(shù)字電路的優(yōu)選平臺(tái)。今天,功耗日益成為FPGA供應(yīng)商及其客戶關(guān)注的問(wèn)題。   降低FPGA功耗是降低封裝和散熱成本、提高器件可靠性以及打開(kāi)移動(dòng)電子設(shè)備等新興市場(chǎng)之門(mén)的關(guān)鍵。   Xilinx在提供低功耗FPGA解決方案方面較有經(jīng)驗(yàn)。本文說(shuō)明如何應(yīng)用計(jì)算機(jī)輔助設(shè)計(jì)(CAD)技術(shù),如Xilinx ISE(集成軟件環(huán)境)9.2i版本軟件使功能有效降低。   CM
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  0710_A  雜志_技術(shù)長(zhǎng)廊  ISE  FPGA  MCU和嵌入式微處理器  

基于FPGA的數(shù)字視頻轉(zhuǎn)換接口的設(shè)計(jì)與實(shí)現(xiàn)

  •   引言   本文從實(shí)際應(yīng)用的角度出發(fā),采用FPGA作為主控芯片,設(shè)計(jì)了一款數(shù)字視頻接口轉(zhuǎn)換設(shè)備,該設(shè)備針對(duì)于MT9M111這款數(shù)字圖像傳感器產(chǎn)生的ITU-R BT.656格式數(shù)據(jù)進(jìn)行采集、色彩空間變換、分辨率轉(zhuǎn)換等操作,完成了從ITU-R BT.656格式數(shù)據(jù)到DVI格式數(shù)據(jù)的轉(zhuǎn)換,使得MT9M111數(shù)字圖像傳感器的BT656數(shù)據(jù)格式圖像能夠以1280
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  0710_A  雜志_高校園地  FPGA  數(shù)字視頻  MCU和嵌入式微處理器  

Champ-av3主板的開(kāi)發(fā)和應(yīng)用

  • 引言     Champ-av3是一種功能強(qiáng)大的數(shù)字信號(hào)處理板,內(nèi)嵌vxWorks操作系統(tǒng),具有專(zhuān)門(mén)的DSP算法庫(kù),運(yùn)行速度快、實(shí)時(shí)性好,町以配合多種子卡來(lái)適應(yīng)不同的接口要求,十分適用于雷達(dá)、聲納、人工智能等應(yīng)用場(chǎng)合。      Champ-av3集成了4片Motorola公司的MPC7447/A處理芯片,每片處理器各自擁有256 MB的SDRAM存儲(chǔ)空間。4片處理器通過(guò)MV64360橋
  • 關(guān)鍵字: Champ-av3  數(shù)字信號(hào)處理板  DSP  嵌入式系統(tǒng)  嵌入式  

DSP與普通MCU的區(qū)別

  •     考慮一個(gè)數(shù)字信號(hào)處理的實(shí)例,比如有限沖擊響應(yīng)濾波器(FIR)。用數(shù)學(xué)語(yǔ)言來(lái)說(shuō),F(xiàn)IR濾波器是做一系列的點(diǎn)積。取一個(gè)輸入量和一個(gè)序數(shù)向量,在系數(shù)和輸入樣本的滑動(dòng)窗口間作乘法,然后將所有的乘積加起來(lái),形成一個(gè)輸出樣本。    類(lèi)似的運(yùn)算在數(shù)字信號(hào)處理過(guò)程中大量地重復(fù)發(fā)生,使得為此設(shè)計(jì)的器件必須提供專(zhuān)門(mén)的支持,促成了了DSP器件與通用處理器(GPP)的分流:    1 對(duì)密集的乘法運(yùn)算的支持    GPP不是設(shè)計(jì)來(lái)做密集乘法任務(wù)的,即
  • 關(guān)鍵字: DSP  MCU  嵌入式系統(tǒng)  

IDT 推出高性能、低功耗串行 RapidIO交換器

  •   IDT™; 公司(Integrated Device Technology, Inc)宣布,推出新的可滿足采用 DSP、FPGA 或處理器等嵌入式應(yīng)用互連需求的器件系列——中央包交換器(central packet switches,CPS)。該 CPS 解決方案采用自主第三代 IDT SERDES 和串行 RapidIO® 核心交換技術(shù),能夠以極具競(jìng)爭(zhēng)力的價(jià)格為客戶提供更加卓越的靈活性、可擴(kuò)展性、性能和功耗。這些最先進(jìn)的交換器可為幾乎任何數(shù)字媒體元件與任何其他元件之間的連接提供顯
  • 關(guān)鍵字: 模擬技術(shù)  電源技術(shù)  IDT    交換器  DSP  MCU和嵌入式微處理器  
共9865條 588/658 |‹ « 586 587 588 589 590 591 592 593 594 595 » ›|

fpga+dsp介紹

您好,目前還沒(méi)有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473