fpga+dsp 文章 進(jìn)入fpga+dsp技術(shù)社區(qū)
單片機(jī)、DSP、PLD/EDA的介紹、比較和分析
- 引言 信息技術(shù)正在快速發(fā)展,其應(yīng)用已經(jīng)深入到各個領(lǐng)域各個方面。如今越來越多的電子產(chǎn)品向著智能化、微型化、低功耗方向發(fā)展,其中有的產(chǎn)品還需要實(shí)時控制和信號處理。電子系統(tǒng)的復(fù)雜性在不斷增加,它迫切要求電子設(shè)計技術(shù)也有相應(yīng)的變革和飛躍。使用純SSI 數(shù)字電路設(shè)計系統(tǒng)工作量大, 靈活性低, 而且系統(tǒng)可靠性差。廣泛使用單片機(jī)(MCU) 設(shè)計系統(tǒng)克服了純SSI 數(shù)字電路系統(tǒng)許多不可逾越的困難,是一個具有里程碑意義的
- 關(guān)鍵字: 單片機(jī) DSP PLD EDA 嵌入式
基于FPGA設(shè)計安全的汽車通信網(wǎng)絡(luò)
- 汽車工業(yè)正在經(jīng)歷一場無線技術(shù)革命,但安全威脅不解決,則可能削弱這塊新興的市場。由于高速網(wǎng)絡(luò)連接正設(shè)法進(jìn)入汽車領(lǐng)域,設(shè)計師面臨新通信標(biāo)準(zhǔn)實(shí)施的挑戰(zhàn)。許多已經(jīng)習(xí)慣于漫長開發(fā)周期的設(shè)計師, 現(xiàn)在則在為迅速給新型車輛配備用戶需求的電子設(shè)備而進(jìn)行競爭。 為調(diào)整上市時間并駕馭出現(xiàn)的多個標(biāo)準(zhǔn),設(shè)計師正轉(zhuǎn)向采用FPGA(現(xiàn)場可編程門陣列)。遺憾的是,由于汽車工業(yè)匆忙采用下一代基于fpga的汽車遠(yuǎn)程信息系統(tǒng),幾乎沒有設(shè)計師能夠充分明白他們選
- 關(guān)鍵字: FPGA 汽車電子 通信 汽車網(wǎng)絡(luò)系統(tǒng)
Altera面向低成本FPGA收發(fā)器設(shè)計發(fā)售Arria GX開發(fā)套件
- Altera宣布開始提供Arria™ GX FPGA系列的第一款開發(fā)套件,該系列是帶有收發(fā)器的無風(fēng)險、低成本FPGA。Arria GX開發(fā)套件為PCI Express (PCIe)、Serial RapidIO® (SRIO)和千兆以太網(wǎng)(Gbe)等高速串行接口設(shè)計提供了可靠的開發(fā)和測試環(huán)境。套件幫助系統(tǒng)設(shè)計人員降低了成本,節(jié)省了設(shè)計時間。系統(tǒng)設(shè)計人員可以利用該套件作為自己設(shè)計的起點(diǎn)。 Arria GX開發(fā)套件面向PCIe x1和x4、SRIO以及千兆以太網(wǎng)設(shè)計。它包括PCI
- 關(guān)鍵字: 嵌入式系統(tǒng) 單片機(jī) Altera FPGA 收發(fā)器 MCU和嵌入式微處理器
Enea針對DSP集群推出dSPEED Platform
- 網(wǎng)絡(luò)軟件和服務(wù)供應(yīng)商Enea(NordicExchange/SmallCap/ENEA)日前宣布正式推出第一個為管理數(shù)字信號處理器(DigitalSignalProcessors,DSP)集群而設(shè)計的高可用性商用平臺dSPEEDPlatform。 對于實(shí)現(xiàn)消費(fèi)者所需要的計算密集型應(yīng)用和服務(wù)來說,高性能的數(shù)字信號處理十分關(guān)鍵。從基帶處理、無線基站,到高級媒體網(wǎng)關(guān)——設(shè)計者在各種網(wǎng)絡(luò)設(shè)備類別的設(shè)計中越來越依賴于使用DSP集群,因?yàn)樗梢詫?shí)現(xiàn)一種性能至上的可擴(kuò)展架構(gòu),這在以FPGA或ASIC為中心的設(shè)
- 關(guān)鍵字: 嵌入式系統(tǒng) 單片機(jī) Enea DSP MCU和嵌入式微處理器
DSP核供應(yīng)商靈活應(yīng)對潛力應(yīng)用
- 進(jìn)一步提升低功耗技術(shù) 音視潮公司針對數(shù)字信號處理(DSP)應(yīng)用提供可配置IP解決方案。提供的產(chǎn)品包括面向特殊應(yīng)用而進(jìn)行優(yōu)化配置的高性能核,以及工程師們可在復(fù)雜的SoC上對音視潮的IP快速地進(jìn)行驗(yàn)證及自定義設(shè)置的工具組件。一套完整的解決方案包含了一些必需的接口和外圍設(shè)備,以實(shí)現(xiàn)將高性能、低功耗的DSP成功嵌入終端產(chǎn)品中。 音視潮公司可以提供三個系列的預(yù)構(gòu)型解決方案或平臺:一是面向通用DSP的Jazz DSP解決方案;二是主要面向VoIP應(yīng)用的Jazz Voice解決方案;三是面向音頻、視頻及
- 關(guān)鍵字: 嵌入式系統(tǒng) 單片機(jī) 數(shù)字信號處理 DSP IP MCU和嵌入式微處理器
TI高層揭示中國DSP應(yīng)用熱點(diǎn) 誓促中國創(chuàng)新
- 近日,德州儀器 (TI) DSP 系統(tǒng)產(chǎn)品部全球副總裁 Niels Anderskouv 在訪問北京期間表示對中國來說,這是一個充滿無限可能的時代。視頻、無線基礎(chǔ)設(shè)施、醫(yī)療、綠色科技將在中國成為具有極大潛力的DSP應(yīng)用市場。其中,視頻安全領(lǐng)域在中國已開始加快增速。創(chuàng)新將使中國在未來全球電子領(lǐng)域扮演更為重要的角色, 而TI DSP 技術(shù)無疑將快速推動上述應(yīng)用領(lǐng)域的創(chuàng)新。 根據(jù)iSuppli 今年 7 月發(fā)布的報告顯示,中國 DSP 市場將繼續(xù)以每年 10% 的速度增長,TI 認(rèn)為視頻、無線基礎(chǔ)局端
- 關(guān)鍵字: 消費(fèi)電子 德州儀器 DSP 芯片 嵌入式系統(tǒng) 單片機(jī) MCU和嵌入式微處理器
應(yīng)用SoPC Builder開發(fā)電子系統(tǒng)
- 摘 要:本文從系統(tǒng)總線設(shè)計、用戶自定義指令和FPGA協(xié)處理器的應(yīng)用這三個方面詳細(xì)介紹了如何應(yīng)用SoPC設(shè)計思想和SoPC Builder工具來開發(fā)電子系統(tǒng)。通過應(yīng)用SoPC Builder開發(fā)工具,設(shè)計者可以擺脫傳統(tǒng)的、易于出錯的軟硬件設(shè)計細(xì)節(jié),從而達(dá)到加快項(xiàng)目開發(fā)、縮短開發(fā)周期、節(jié)約開發(fā)成本的目的。 關(guān)鍵詞:SoPC;SoPC Builder;FPGA 引言 隨著技術(shù)的進(jìn)一步發(fā)展,SoC設(shè)計面臨著一些諸如如何進(jìn)行軟硬件協(xié)同設(shè)計,如何縮短電子產(chǎn)品開發(fā)周
- 關(guān)鍵字: SoPC Builder FPGA 軟硬件設(shè)計 系統(tǒng)總線 其他IC 制程
基于狀態(tài)機(jī)的語音電子密碼鎖設(shè)計
- 引 言 隨著電子技術(shù)的發(fā)展,具有防盜報警、語音提示等功能的電子密碼鎖代替密碼量少、安全性差的機(jī)械式密碼鎖已是必然趨勢。目前大部分密碼鎖采用單片機(jī)進(jìn)行設(shè)計,電路較復(fù)雜,性能不夠靈活。本文采用先進(jìn)的EDA(電子設(shè)計自動化)技術(shù),利用QuartusⅡ工作平臺和VHDL(超高速集成電路硬件描述語言),設(shè)計了一種新型的電子密碼鎖。該密碼鎖具有密碼預(yù)置、修改、語音提示和3次輸入錯誤則系統(tǒng)進(jìn)入定時鎖定并報警等功能,用FPGA(現(xiàn)場可編程門陣列)芯片和語音芯片ISD2560實(shí)現(xiàn)。由于充分利用了FPGA芯片密度大
- 關(guān)鍵字: 工業(yè)控制 FPGA 電子密碼鎖 VHDL 遙控技術(shù)
高速DSP與PC實(shí)現(xiàn)串口通信的方法
- 數(shù)字信號處理器(Digital Signal Processor,DSP)在圖形圖像處理、高精度測量控制、高性能儀器儀表等眾多領(lǐng)域得到越來越廣泛的應(yīng)用,實(shí)際運(yùn)用中,通常須將DSP采集處理后的數(shù)據(jù)傳送到PC機(jī),然后進(jìn)行存儲和處理。 T1公司的TMS320VC33微處理器具有性價比高,同時,該芯片的I/O電平、字長、運(yùn)行速度、串口功能具有大多數(shù)DSP的共同特點(diǎn)。本文針對TMS320VC33與PC RS-232的通訊,分析三種具體的接口電路和軟件設(shè)計方法,實(shí)現(xiàn)高速DSP與低速設(shè)備的通訊:①通過TMS3
- 關(guān)鍵字: 嵌入式系統(tǒng) 單片機(jī) 數(shù)字信號處理器 DSP MCU和嵌入式微處理器
Altera面向低成本FPGA收發(fā)器設(shè)計發(fā)售Arria GX開發(fā)套件
- Altera宣布開始提供Arria™ GX FPGA系列的第一款開發(fā)套件,該系列是唯一帶有收發(fā)器的無風(fēng)險、低成本FPGA。Arria GX開發(fā)套件為PCI Express (PCIe)、Serial RapidIO® (SRIO)和千兆以太網(wǎng)(Gbe)等高速串行接口設(shè)計提供了可靠的開發(fā)和測試環(huán)境。套件幫助系統(tǒng)設(shè)計人員大大降低了成本,節(jié)省了設(shè)計時間。系統(tǒng)設(shè)計人員可以利用該套件作為自己設(shè)計的起點(diǎn)。 Arria GX開發(fā)套件面向PCIe x1和x4、SRIO以及千兆以太網(wǎng)設(shè)計。它包
- 關(guān)鍵字: 嵌入式系統(tǒng) 單片機(jī) Altera FPGA MCU和嵌入式微處理器
GiDEL在最新的開發(fā)系統(tǒng)中采用Altera的Stratix FPGA系列
- Altera宣布,GiDEL的新一代PROC算法加速板和PROCxM原型開發(fā)系統(tǒng)的PC_X8 PCI Express (PCIe)適配器采用了Stratix® II、Stratix II GX和Stratix III FPGA。高性能Altera® Stratix FPGA使GiDEL能夠在新的PCIe應(yīng)用和設(shè)計人員開發(fā)系統(tǒng)中集成更多的功能,提升系統(tǒng)性能。 GiDEL的PROCStar III開發(fā)系統(tǒng) 面向基于PCIe的嵌入式處理應(yīng)用,GiDEL的PROCStar III開
- 關(guān)鍵字: 嵌入式系統(tǒng) 單片機(jī) GiDEL Stratix FPGA MCU和嵌入式微處理器
CEVA的DSP內(nèi)核成為全球領(lǐng)先無線手機(jī)IC供應(yīng)商及OEM的首選
- 隨著無線應(yīng)用領(lǐng)域開始向開放式及可授權(quán)的信號處理解決方案轉(zhuǎn)移,在這業(yè)界趨勢推動之下,CEVA公司作為DSP內(nèi)核授權(quán)的領(lǐng)先廠商現(xiàn)正逐漸成為全球領(lǐng)先的無線手機(jī)IC供應(yīng)商和OEM。加上NXP Semiconductors (恩智浦半導(dǎo)體公司) 宣布已在其超低成本蜂窩解決方案中選用CEVA-Teak™ DSP,進(jìn)一步印證了這個趨勢的發(fā)展。 NXP是繼Broadcom、智多微電子 (Chipnuts) 、EoNex、英飛凌 (Infineon)、InterDigital、瑞薩 (Renesas)
- 關(guān)鍵字: 消費(fèi)電子 DSP IC NXP 模擬IC
音視潮聯(lián)合清華大學(xué)微電子所,啟動DSP設(shè)計計劃
- 開發(fā)可重構(gòu)DSP解決方案的北京音視潮半導(dǎo)體技術(shù)有限公司(Improv Systems)今天宣布參加清華大學(xué)微電子研究所的聯(lián)合教學(xué)和科研計劃。通過該協(xié)議,音視潮公司捐贈其全套DSP環(huán)境即Jazz Composer Tool Suite,用于開設(shè)一個實(shí)驗(yàn)室,在先進(jìn)的媒體處理半導(dǎo)體設(shè)計的最新方法方面培訓(xùn)學(xué)生。此外,音視潮公司在當(dāng)年即參加微電子研究所"先進(jìn)DSP體系結(jié)構(gòu)和設(shè)計"研究生課程的教學(xué),并為參加科研項(xiàng)目的教員、實(shí)驗(yàn)室工作人員和研究生提供DSP講座。 "我
- 關(guān)鍵字: 音視潮 清華大學(xué) 微電子所 DSP 嵌入式
什么是可編程邏輯?
- 概述了可編程邏輯的特點(diǎn)以及主要的兩種可編程邏輯-PLD和FPGA的區(qū)別? ? 什么是可編程邏輯? 在數(shù)字電子系統(tǒng)領(lǐng)域,存在三種基本的器件類型:存儲器、微處理器和邏輯器件。存儲器用來存儲隨機(jī)信息,如數(shù)據(jù)表或數(shù)據(jù)庫的內(nèi)容。微處理器執(zhí)行軟件指令來完成范圍廣泛的任務(wù),如運(yùn)行字處理程序或視頻游戲。邏輯器件提供特定的功能,包括器件與器件間的接口、數(shù)據(jù)通信、信號處理、數(shù)據(jù)顯示、定時和控制操作、以及系統(tǒng)運(yùn)行所需要的所有其它功能。? 固定邏輯與可編程邏輯 邏輯器件可分為兩大類&
- 關(guān)鍵字: FPGA PLD
fpga+dsp介紹
您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473