首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga+dsp

基于FPGA的MPEG-4編解碼器

  • 您是否曾想在您的 FPGA 設計中使用先進的視頻壓縮技術,卻發(fā)現(xiàn)實現(xiàn)起來太過復雜?現(xiàn)在您無需成為一名視頻專家就能在您的系統(tǒng)中使用視頻壓縮。賽靈思新推出的 MPEG-4 編碼器/解碼器核可以幫助您滿足視頻壓縮需求。

  • 關鍵字: FPGA  MPEG  編解碼器    

基于并行流水線結構的可重配FIR濾波器的FPGA實現(xiàn)

  • 1 并行流水結構FIR的原理 在用FPGA或?qū)S眉呻娐穼崿F(xiàn)數(shù)字信號處理算法時,計算速度和芯片面積是兩個相互制約的主要問題。實際應用FIR濾波器時,要獲得良好的濾波效果,濾波器的階數(shù)可能會顯著增加,有時可能會多達幾百階。因此,有必要在性能和實現(xiàn)復雜性之間做出選擇,也就是選擇不同的濾波器實現(xiàn)結構。這里運用并行流水線結構來實現(xiàn)速度和硬件面積之間的互換和折衷。 在關鍵路徑插入寄存器的流水線結構是提高系統(tǒng)吞吐率的一項強大的實現(xiàn)技術,并且不需要大量重復設置硬件。流水線的類型主要分為兩種:算術流水線和指令流水線
  • 關鍵字: FIR濾波器  FPGA  并行流水線  單片機  可重配  嵌入式系統(tǒng)  

FPGA設計的驗證技術及應用原則

  • FPGA設計和驗證工程師當今面臨的最大挑戰(zhàn)之一是時間和資源制約。隨著FPGA在速度、密度和復雜性方面的增加,完成一個完整時序驗證對人力和計算機處理器、存儲器提出了更多更高的要求。   隨著FPGA器件體積和復雜性的不斷增加,設計工程師越來越需要有效的驗證方。時序仿真可以是一種能發(fā)現(xiàn)最多問題的驗證方法,但對許多設計來說,它常常是最困難和費時的方法之一。過去,采用標準臺式計算機的時序仿真是以小時或分鐘計算的,但現(xiàn)在對某些項目來說,在要求采用高性能64位服務器的情況下,其測試時間卻要幾天甚至幾周。這樣,這種
  • 關鍵字: FPGA  驗證  

基于ARM的FPGA加載配置實現(xiàn)

  • 引言 基于SRAM工藝FPGA在每次上電后需要進行配置,通常情況下FPGA的配置文件由片外專用的EPROM來加載。這種傳統(tǒng)配置方式是在FPGA的功能相對穩(wěn)定的情況下采用的。在系統(tǒng)設計要求配置速度高、容量大、以及遠程升級時,這種方法就顯得很不實際也不方便。本文介紹了通過ARM對可編程器件進行配置的的設計和實現(xiàn)。 1 配置原理與方式 1.1 配置原理 在FPGA正常工作時,配置數(shù)據(jù)存儲在SRAM單元中,這個SRAM單元也被稱為配置存儲(Configuration RAM)。由于SRAM是易失性的存
  • 關鍵字: ARM  FPGA  單片機  配置  嵌入式系統(tǒng)  

基于SYSTEM C的FPGA設計方法

  • 一、概述  隨著VLSI的集成度越來越高,設計也越趨復雜。一個系統(tǒng)的設計往往不僅需要硬件設計人員的參與,也需要有軟件設計人員的參與。軟件設計人員與硬件設計人員之間的相互協(xié)調(diào)就變的格外重要,它直接關系到工作的效率以及整個系統(tǒng)設計的成敗。傳統(tǒng)的設計方法沒有使軟件設計工作與硬件設計工作協(xié)調(diào)一致,而是將兩者的工作割裂開來。軟件算法的設計人員在系統(tǒng)設計后期不能為硬件設計人員的設計提供任何的幫助。同時現(xiàn)在有些大規(guī)模集成電路設計中往往帶有DSP Core或其它CPU Core。這些都使得單
  • 關鍵字: C  FPGA  SYSTEM  單片機  嵌入式系統(tǒng)  

網(wǎng)絡多媒體設計的成功取決于精心選擇恰當?shù)腄SP

  •   為網(wǎng)絡多媒體應用選擇一個恰當數(shù)字信號處理器(DSP)是一項很復雜的工作。首先,必須在當前和近期業(yè)界接口的需求環(huán)境下對處理器的內(nèi)核體系結構和外圍設備配置進行透徹的分析。其次,為了防止出現(xiàn)帶寬瓶頸問題,了解多媒體數(shù)據(jù)(例如,視頻、圖象、音頻和分組數(shù)據(jù))如何流過一個基于DSP的系統(tǒng)是至關重要的。另外,了解造成最低標準臨界實現(xiàn)和魯棒性解決方案之間的差別的各種系統(tǒng)屬性(包括DMA和存儲器訪問)也是很有幫助的。   為網(wǎng)絡多媒體應用選擇處理器取決于系統(tǒng)設計對性能和連通性要求。許多應用同時采用微控制器(MCU)和
  • 關鍵字: DSP  單片機  美國模擬器件公司  嵌入式系統(tǒng)  

基于DSP的變頻調(diào)速系統(tǒng)電磁干擾問題研究

  •  1 電磁干擾(EMI)分析       1.1 電磁干擾的概念及途徑      電磁干擾產(chǎn)生于干擾源,他是一種來自外部和內(nèi)部的并有損于有用信號的電磁現(xiàn)象。干擾經(jīng)過敏感元件、傳輸線、電感器、電容器、空間場等形式的途徑并以某種形式作用,其干擾效應、現(xiàn)象普遍存在,形式各異,稱之為傳導干擾,他按帶不帶信息可以分為信息傳導干擾源和電磁噪聲傳導干擾源兩類。信息傳導干擾源是指帶有的無用信息對模擬通道的干擾
  • 關鍵字: DSP  變頻  電磁干擾  

基于DSP+FPGA結構的小波圖像處理系統(tǒng)設計

  • 介紹了一種基于DSP+FPGA結構的小波圖像處理系統(tǒng)設計方案,以高性能數(shù)字信號處理器ADSP—BF535作為核心,結合現(xiàn)場可編程門陣列FPGA,實現(xiàn)了實時數(shù)字圖像處理。       小波分析是近年迅速發(fā)展起來的新興學科,與Fourier分析和Gabor變換相比,小波變換是時間(空間)頻率的局部化分析,它通過伸縮平移運算對信號逐步進行多尺度細化,最終達到高頻處時間細分和低頻處頻率細分,能自動適應時頻信號分析的要求,從而可聚焦到信號的任意細節(jié).解決了Fourier分
  • 關鍵字: DSP  FPGA  小波圖像處理  

FPGA在智能儀表中的應用

  • 隨著微電子技術的發(fā)展,采用現(xiàn)場可編程門陣列(FPGA)進行數(shù)字信號處理得到了飛速發(fā)展。由于FPGA具有現(xiàn)場可編程的特點,可以實現(xiàn)專用集成電路,因此越來越受到硬件電路設計工程師們的青睞。 目前,在自動化監(jiān)測與控制儀器和裝置中,大多以8位或16位MCU為核心部件。然而伴隨著生產(chǎn)技術的進步和發(fā)展,對監(jiān)測與控制的要求也在不斷提高,面對日益復雜的監(jiān)測對象和控制算法,傳統(tǒng)的MCU往往不堪重負。把FPGA運用到這些儀表和設備中,可以減少這些儀器、設備的開發(fā)周期,大幅度提升這些儀器的性能,減少總成本和體積。 在低阻值
  • 關鍵字: FPGA)  測量  測試  單片機  嵌入式系統(tǒng)  智能儀表  

嵌入式目標模塊在DSP系統(tǒng)開發(fā)中的應用

  • 引言隨著電子技術的不斷進步,特別是3C(計算機、通信、消費電子)的飛速發(fā)展,電子設備日趨數(shù)字化、小型化和集成化,嵌入式芯片逐漸成為設計開發(fā)人員的首選。DSP作為嵌入式芯片的典型代表之一,在信息產(chǎn)業(yè)領域得到了廣泛應用。DSP雖然為3C產(chǎn)品的開發(fā)提供了很好的硬件支撐平臺,但設計者仍得花費一定的時間去掌握DSP內(nèi)部各種寄存器的正確設置、軟件編程方法以及控制算法設計,這必然會增大產(chǎn)品開發(fā)難度,延長產(chǎn)品開發(fā)周期,從而影響開發(fā)效率。Matlab公司最新推出的針對DSP應用控制系統(tǒng)而開發(fā)的嵌入式目標模塊Embedded
  • 關鍵字: CCS  DSP  單片機  嵌入式系統(tǒng)  模塊  

DSP有了更多的含義

  •   近日,F(xiàn)PGA廠商熱衷推出DSP功能產(chǎn)品。FPGA-DSP大約在5年前推出此概念,當時還是非常高端的功能,其優(yōu)勢是可以并行處理,因此比傳統(tǒng)DSP的速率高很多。這也是后起之秀—Xilinx和DSP老大—TI能夠坐在一起,談在基站等領域進行合作的原因。但是,4月16日,Xilinx推出了其低端Spartan-DSP 系列,表明了FPGA想向低端走,擴大其DSP市場版圖的野心。   Xilinx列舉了其FPGA-DSP與通用DSP的性能差距(見下圖)。并說DSP是數(shù)字信號處理,并不一定采用信號處理器,各種
  • 關鍵字: DSP  FGPA  

FPGA在衛(wèi)星數(shù)字電視碼流轉(zhuǎn)發(fā)器設計中的應用

  • 1 引 言 由于數(shù)字電視能提供更清晰的圖像、更逼真的聲音、更大的屏幕,以及數(shù)字化傳輸方式所特有的高效數(shù)據(jù)傳輸率,可以在有限的傳輸頻帶內(nèi)傳送更多的電視節(jié)目,正成為數(shù)字化視聽技術發(fā)展的一個新方向。作為數(shù)字電視前端設備中的衛(wèi)星數(shù)字電視碼流轉(zhuǎn)發(fā)器,簡稱為碼流機,其主要功能就是接收頻率為950~2 150 MHz的國內(nèi)外數(shù)字衛(wèi)星節(jié)目信號進行QPSK解調(diào),并轉(zhuǎn)換成ASI格式的MPEG-2傳輸流,輸出給TS流復用器、QAM調(diào)制器等前端設備處理后發(fā)射到數(shù)字電視終端用戶,即相當于有線電視臺轉(zhuǎn)播節(jié)目的信號源;同時他還輸出
  • 關鍵字: FPGA  單片機  電視碼流  嵌入式系統(tǒng)  衛(wèi)星  轉(zhuǎn)發(fā)器  

嵌入式DSP上的視頻編解碼

  • 隨著數(shù)字多媒體的應用日漸廣泛,視頻解碼 在嵌入式系統(tǒng)設計中變成一個基本要素。視頻標準有多種,依賴于產(chǎn)品可實施其中的一個或者多個標準。當然這不是全部,視頻僅僅是多媒體碼流的一部分,另外還 有音頻或者語音需要并行處理。因此,一個精確的處理存儲或數(shù)據(jù)流的同步層是必需的。此外,視頻解碼本身對性能要求較高,需要不同于先前基于語音和信息應用 的系統(tǒng)架構;這就對便攜系統(tǒng)提出了特殊挑戰(zhàn),而桌面應用同樣面臨這些問題。 通用視頻標準和編解碼器 聯(lián)合視頻組(Joint Video Team, JVT)由 ITU的視頻編
  • 關鍵字: DSP  單片機  嵌入式系統(tǒng)  視頻編解碼  

Altera宣布基于FPGA的加速器支持Intel前端總線

  •   Altera公司宣布,XtremeData在其XD2000i可插入式FPGA協(xié)處理器模塊中選用了高性能Stratix® III FPGA,該模塊支持Intel的前端總線(FSB)?;贗ntel Xeon處理器的服務器采用這一高性能計算方案后,能夠進一步增強處理能力。該模塊可直接插入雙插槽或者四插槽服務器的處理插槽中。與單個處理器相比,其加速性能提高了10倍到100倍,同時降低了系統(tǒng)總功耗。   XtremeData公司CEO Ravi Chandran評論說:“在高性能計算市場應用中,St
  • 關鍵字: Altera  FPGA  Intel  單片機  加速器  前端總線  嵌入式系統(tǒng)  

利用Altera增強型配置片實現(xiàn)FPGA動態(tài)配置

  • 1. 引言 在當今復雜數(shù)字電路設計中,大多采用以"嵌入式微控制器+FPGA"為核心的體系結構此體系結構中FPGA配置效率和靈活性的差異影響了產(chǎn)品的開周期和產(chǎn)品升級的易施性。傳統(tǒng)的FPGA配置方案(例如調(diào)試階段的專用下載電纜方式。成品階段的專用配置片方式)在成本、效率、靈活性方面都存在著明顯不足。針對這樣的實際問題,基于嵌入式微控制器與FPGA廣泛共存于復雜數(shù)字系統(tǒng)的背景,借鑒軟件無線電"一機多能"的思想,提出了一種對現(xiàn)有傳統(tǒng)FPGA配置方案硬件電路稍做調(diào)整并增加部分軟件功能。即可實現(xiàn)FPGA動態(tài)配置的方
  • 關鍵字: Altera  FPGA  單片機  配置  嵌入式系統(tǒng)  
共9865條 608/658 |‹ « 606 607 608 609 610 611 612 613 614 615 » ›|

fpga+dsp介紹

您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473