首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga+dsp

2007年,SEED獲得北京市科委頒發(fā)的軟件企業(yè)認定證書

  •   2007年,獲得北京市科委頒發(fā)的軟件企業(yè)認定證書。
  • 關(guān)鍵字: SEED  DSP  

2007年德州儀器公司大陸-臺灣兩岸高校DSP大獎賽

  • 德州儀器(TI)在中國從2003年至今己成功舉辦了兩屆TI DSP大獎賽,有超過千名相關(guān)專業(yè)的大學生和研究生參加了大獎賽,展示出了當代大學生和研究生的高超的數(shù)字信號處理的理論和實踐水平。為了進一步提升DSP在高校中的應(yīng)用開發(fā)水平,德州儀器決定舉辦2007年TI DSP大獎賽。 1、競賽宗旨: ----鼓勵中國的大學生熟練掌握先進的數(shù)字信號處理系統(tǒng)設(shè)計技術(shù),激勵理工專業(yè)的學生使用TI的DSP產(chǎn)品,對算法和系統(tǒng)進行創(chuàng)新性的設(shè)計,培養(yǎng)大學生的創(chuàng)新能力、協(xié)作精神和理論聯(lián)系實際的學風,促進校際之間在DSP系統(tǒng)科
  • 關(guān)鍵字: DSP  TI  大獎賽  

DSP的聲控電子記事本的設(shè)計與實現(xiàn)

  • 語音識別及語音編解碼技術(shù)經(jīng)過幾十年的發(fā)展,已經(jīng)日趨成熟,步入實用化階段。語音識別技術(shù)已開始應(yīng)用于電話查詢服務(wù)、智能玩具、PDA、家用電器、通信、工業(yè)控制、語言學習等應(yīng)用領(lǐng)域;其于碼激勵線性預(yù)測(CELP)技術(shù)的語音編解碼算法也因其音質(zhì)好,壓縮比大而在通信和數(shù)字錄音設(shè)備中獲得了廣泛應(yīng)用。   語音輸入方式與手寫輸入方式相比,具有操作簡便、查找方便、識別準確率高等優(yōu)點。省去了大量的輸入時間,降低了信息檢索的復雜度。本文所介紹的聲控電子記事本系統(tǒng)將語音識別和語音編解碼在同一片DSP芯片上實現(xiàn),用語音方式代替
  • 關(guān)鍵字: DSP  聲控  

亞科鴻禹發(fā)布新版FPGA原型驗證板StarFire6S-DARM

  •   亞科鴻禹科技有限公司(HyperSilicon)于近日在北京推出了名為StarFire6S-DARM的系列新型FPGA原型驗證系統(tǒng)。該公司原有的StarFire5S-V系列主要針對各類視音頻SOC的設(shè)計驗證,被國內(nèi)設(shè)計公司廣泛采用累計達20多套。這款新的StarFire6S-DARM系列繼承了StarFire5S-V系列的大部分優(yōu)點,在容量、靈活性和性能指標方面有了進一步提高,同時支持采用各類型ARMTM處理器的SOC驗證,從而適應(yīng)更廣泛的SOC/ASIC/IP/FPGA的原型驗證和算法實現(xiàn)的要求。
  • 關(guān)鍵字: FPGA  StarFire6S-DARM  單片機  嵌入式系統(tǒng)  亞科鴻禹  

利用以太網(wǎng)硬件在環(huán)路實現(xiàn)高帶寬DSP仿真

  • 通常情況下,在設(shè)計基于FPGA的大型信號處理系統(tǒng)的時候,設(shè)計人員往往需要進行費時費力的仿真。以Xilinx System Generator for DSP為代表的FPGA設(shè)計工具,通過提供可靠的硬件在環(huán)接口(該接口可以直接將FPGA硬件置入設(shè)計仿真),來解決這種問題。 通過在硬件上模擬部分設(shè)計,這些接口可以大大提高仿真的速度——通??梢蕴岣咭粋€甚至多個數(shù)量級。使用硬件在環(huán)還可以讓設(shè)計人員實時進行FPGA硬件調(diào)試和驗證。 System Generator for DSP 可以為多類FPGA開發(fā)平臺提供
  • 關(guān)鍵字: DSP  單片機  仿真  高帶寬  嵌入式系統(tǒng)  通訊  網(wǎng)絡(luò)  無線  

基于CPCI總線架構(gòu)設(shè)計的實時圖像信號處理平臺

  • 摘要:  本文主要介紹了基于CPCI 總線設(shè)計的實時信號處理業(yè)務(wù)所需的一種專用設(shè)備平臺。關(guān)鍵詞: CPCI BUS;平臺;實時信號處理;DSP+FPGA 系統(tǒng)設(shè)計DSP+FPGA混用設(shè)計為了提高算法效率,實時處理圖像信息,本處理系統(tǒng)是基于DSP+FPGA混用結(jié)構(gòu)設(shè)計的。業(yè)務(wù)板以FPGA為處理核心,實現(xiàn)數(shù)字視頻信號的實時圖像處理,DSP實現(xiàn)了部分的圖像處理算法和FPGA的控制邏輯,并響應(yīng)中斷,實現(xiàn)數(shù)據(jù)通信和存儲實時信號。首先,本系統(tǒng)要求DSP可以滿足算法控制結(jié)構(gòu)復雜、運算速度高、尋址靈
  • 關(guān)鍵字: 0704_A  BUS  CPCI  DSP+FPGA  單片機  平臺  嵌入式系統(tǒng)  實時信號處理  雜志_設(shè)計天地  

DSP程序構(gòu)造的加密體制

  • 目前,DSP以其卓越的性能、獨有的特點,已經(jīng)成為通信、計算機、消費類電子產(chǎn)品等領(lǐng)域的基礎(chǔ)器件。同時,隨著對知識產(chǎn)權(quán)的重視,在利用DSP進行產(chǎn)品設(shè)計時,如何保護自己的成果,防止破譯者竊取,也成為設(shè)計者工作在一個重要方面[1,2]。如果產(chǎn)品大批量生產(chǎn),那么可以利用掩膜技術(shù)等工藝將操作程序及數(shù)據(jù)寫入芯片,使它們不能被讀出,達到保護的效果。對于還沒有形成規(guī)模的產(chǎn)品,使用這樣的方法就會使成本大大增加。因此,本文提出一種方法,利用3DES、Geffe發(fā)生器和MD5等算法,構(gòu)造一種加密體制,來保護DSP程序。 1
  • 關(guān)鍵字: DSP  單片機  加密  嵌入式系統(tǒng)  

基于FPGA的高階全數(shù)字鎖相環(huán)的設(shè)計與實現(xiàn)

  • 本文提出了一種基于PI 控制算法的三階全數(shù)字鎖相環(huán),采用EDA 技術(shù)進行系統(tǒng)設(shè)計,并用可編程邏輯器件予以實現(xiàn)。
  • 關(guān)鍵字: FPGA  全數(shù)字  鎖相環(huán)    

FPGA與DS18B20型溫度傳感器通信的實現(xiàn)

  • DS18B20是DALLAS公司生產(chǎn)的一線式數(shù)字溫度傳感器,采用3引腳TO-92型小體積封裝;溫度測量范圍為-55℃~+125℃,可編程為9位~12位A/D轉(zhuǎn)換精度,測溫分辨率可達0.0625℃,被測溫度用符號擴展的16位數(shù)字量方式串行輸出。  一線式(1-WIRE)串行總線是利用1條信號線就可以與總線上若干器件進行通信。具體應(yīng)用中可以利用微處理器的I/O端口對DS18B20直接進行通信,也可以通過現(xiàn)場可編程門陣列(FPGA)等可編程邏輯器件(PLD)實現(xiàn)對1-WIRE器件的通信。 
  • 關(guān)鍵字: DS18B20  FPGA  傳感器  單片機  嵌入式系統(tǒng)  

SYNPLICITY推出面向ASIC設(shè)計綜合引擎DSP ASIC版軟件

  • SYNPLICITY 公司日前宣布推出最新 Synplify DSP ASIC版,進一步豐富了其旗下的 ESL 軟件系列。在該公司致力于提供各種技術(shù)獨立的解決方案這一發(fā)展戰(zhàn)略的引導下,新型 Synplify® DSP ASIC 版軟件將幫助用戶根據(jù)算法級設(shè)計的要求自動開發(fā)高質(zhì)量 RTL 代碼,以適應(yīng) FPGA 或 ASIC 器件的需求。 S
  • 關(guān)鍵字: ASIC  DSP  SYNPLICITY  消費電子  EDA  IC設(shè)計  消費電子  

重慶交通大學計算機通訊學院TI DSP實驗室成立

  • 重慶交通大學計算機通訊學院TI DSP聯(lián)合實驗室是TI在重慶地區(qū)大學掛牌的第三家聯(lián)合實驗室(前兩家為:重慶大學和重慶郵電大學),該校領(lǐng)導對實驗室的建設(shè)極為重視,前期投入了專向資金并對實驗室產(chǎn)品的采購進行了多方選擇,最終選擇了合眾達30套三DSP教學實驗箱SEED-DTK多DSP教學實驗箱作為該實驗室DSP唯一的教學科研設(shè)備, 在此衷心感謝重慶交通大學校領(lǐng)導以及將相關(guān)老師們對合眾達電子的大力支持與信任,同時合眾達電子對該實驗室的成功建立表示衷心祝賀!       重慶
  • 關(guān)鍵字: DSP  TI  重慶交通大學  

基于ADSP-BF537的視頻SOC驗證方案

  • 本文介紹一種利用嵌入Blackfin處理器的ADSP-BF537作為處理器進行SoC的FPGA實時驗證的方案及其總線接口轉(zhuǎn)換...
  • 關(guān)鍵字: 嵌入式  FPGA  功耗  

基于IP核的FPGA設(shè)計方法

  • 前 言 幾年前設(shè)計專用集成電路(ASIC) 還是少數(shù)集成電路設(shè)計工程師的事, 隨著硅的集成度不斷提高,百萬門的ASIC 已不難實現(xiàn), 系統(tǒng)制造公司的設(shè)計人員正越來越多地采用ASIC 技術(shù)集成系統(tǒng)級功能(System L evel In tegrete - SL I) , 或稱片上系統(tǒng)(System on a ch ip ) , 但ASIC 設(shè)計能力跟不上制造能力的矛盾也日益突出?,F(xiàn)在設(shè)計人員已不必全部用邏輯門去設(shè)計ASIC, 類似于用集成電路( IC) 芯片在印制板上的設(shè)計,ASIC 設(shè)計人員可以應(yīng)用等
  • 關(guān)鍵字: ASIC  CPLD  FPGA  IP  單片機  嵌入式系統(tǒng)  

基于51主控的lP電話設(shè)計

  • 引 言 IP電話是利用國際互聯(lián)網(wǎng)Internet為語音傳輸?shù)拿浇?,實現(xiàn)語音通信的一種全新的通信技術(shù)。其通信費用的低廉(有人稱之為廉價電話),節(jié)省帶寬;智能化;開放的體系結(jié)構(gòu);多媒體業(yè)務(wù)的集成。IP電話網(wǎng)絡(luò)支持語音、數(shù)據(jù)、圖像的傳輸,為將來全面提供多媒體業(yè)務(wù)打下了基礎(chǔ)。IP電話是未來“三網(wǎng)合一”的一項服務(wù),有望成為下一代電信基礎(chǔ)設(shè)施結(jié)構(gòu)的核心,使未來各電信業(yè)務(wù)綜合在同一IP網(wǎng)絡(luò)上成為可能,導致語音、數(shù)據(jù)、圖像的融合和未來電信市場的重組,并帶來新的經(jīng)濟模式和價值鏈。IP電話的主要特點是語音在Intenet
  • 關(guān)鍵字: AC48801  DSP  lP電話  通訊  網(wǎng)絡(luò)  無線  

2007年,SEED與美國Tektronic簽訂了正式代理協(xié)議業(yè)務(wù)

  •   2007年,與美國Tektronic簽訂了正式代理協(xié)議業(yè)務(wù),積極推廣FPGA大學計劃。
  • 關(guān)鍵字: SEED  DSP  
共9865條 607/658 |‹ « 605 606 607 608 609 610 611 612 613 614 » ›|

fpga+dsp介紹

您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473