fpga+dsp 文章 進入fpga+dsp技術社區(qū)
CEVA推出新一代CEVA-TeakLite-III DSP架構
- CEVA公司宣布推出以廣泛應用的DSP內(nèi)核TeakLite系列為基礎的第三代DSP架構 -- CEVA-TeakLite-III™。這個功能豐富的32位本地架構與先前的CEVA-TeakLite™內(nèi)核版本后向兼容,可為3G手機、高清 (HD) 音頻、互聯(lián)網(wǎng)語音 (VoIP) 和便攜式音頻設備等要求嚴苛的應用提供更高的性能和更低的功耗。 與CEVA-TeakLite架構兼容的DSP首次能夠提供32位的本地處理能力,當中包括32 x 32 MAC單元,可為先進的音
- 關鍵字: CEVA CEVA-TeakLite-III DSP 單片機 嵌入式系統(tǒng)
32位DSP設計中的流水線數(shù)據(jù)相關問題及解決辦法
- 引言 在航空微電子中心的某預研項目中,需要開發(fā)設計某32位浮點通用數(shù)字信號處理器(DSP)。本系統(tǒng)控制通路部分的設計采用超級哈佛及五級流水線結構。本文分析了該流水線的設計過程,并對遇到的數(shù)據(jù)相關問題提出了一種新的解決方法。 1 流水線結構 流水線處理器一般把一條指令的執(zhí)行分成幾個步驟,或稱為級(stages)。每一級在一個時鐘周期內(nèi)完成,也就是說在每個時鐘周期,處理器啟動并執(zhí)行一條指令。如果處理器的流水線有m級,則同時可重疊執(zhí)行的指令總條數(shù)為m。由于每條指令處在不同的執(zhí)行階段,因此,如果分級分得
- 關鍵字: DSP 單片機 嵌入式系統(tǒng) 數(shù)據(jù)
TI針對視頻監(jiān)控應用推出兩款達芬奇DSP
- 日前,德州儀器(TI)針對視頻安全監(jiān)控應用推出了TMS320DM647與TMS320DM648兩款全新達芬奇(DaVinci)技術數(shù)字信號處理器(DSPs)。TI致力于通過領先的軟硬件技術、工具與支持不斷推動數(shù)字視頻市場創(chuàng)新,以滿足包括數(shù)碼錄像機(DVR)、IP視頻服務器、機器視覺系統(tǒng)與高性能成像應用等在內(nèi)的多通道視頻安全與基礎局端應用的要求。兩款新品建立在TI最新TMS320C64x+TMDSP內(nèi)核基礎上,為基于TMS320DM642的現(xiàn)有視頻處理應用提供了無縫移植路徑,在降低整體成本的同時實現(xiàn)性能雙倍
- 關鍵字: DSP TI 電子
什么是FPGA?
- 什么是可編程邏輯? 在數(shù)字電子系統(tǒng)領域,存在三種基本的器件類型:存儲器、微處理器和邏輯器件。存儲器用來存儲隨機信息,如數(shù)據(jù)表或數(shù)據(jù)庫的內(nèi)容。微處理器執(zhí)行軟件指令來完成范圍廣泛的任務,如運行字處理程序或視頻游戲。邏輯器件提供特定的功能,包括器件與器件間的接口、數(shù)據(jù)通信、信號處理、數(shù)據(jù)顯示、定時和控制操作、以及系統(tǒng)運行所需要的所有其它功能。 固定邏輯與可編程邏輯 邏輯器件可分為兩大類 – 固定邏輯器件和可編程邏輯器件。正如其命名一樣,固定邏輯器件中的電路是永久性的,它們完成一種
- 關鍵字: FPGA FPGA專題
TI DSP可實現(xiàn)16通道負載點控制及高工業(yè)系統(tǒng)集成度
- TI宣布將批量提供 TMS320F28044 與 F2809 數(shù)字信號控制器,從而進一步豐富了其數(shù)字信號控制器 (DSC) 產(chǎn)品系列。這些器件可提供 100MIPS 32位 DSP 性能,廣泛適用于數(shù)字電源管理,伺服馬達系統(tǒng)控制以及智能傳感器控制等多種工業(yè)應用。借助 F28044 控制器,電源系統(tǒng)設計人員能夠方便地向32 位處理器的軟件控制型數(shù)字電源管理系統(tǒng)應用過渡,以滿足在電
- 關鍵字: DSP TI 單片機 嵌入式系統(tǒng)
基于FPGA的微處理器內(nèi)核設計與實現(xiàn)
- 與傳統(tǒng)投片實現(xiàn)ASIC相比,F(xiàn)PGA具有實現(xiàn)速度快、風險小、可編程、可隨時更改升級等一系列優(yōu)點,因而得到了越米越廣泛的應用。MCS-51應用時間長、范圍廣,相關的軟硬件資源豐富,因而往往在FPGA應用中嵌人MCS-51內(nèi)核作為微控制器。但是傳統(tǒng)MCS-51的指令效率太低,每個機器周期高達12時鐘周期,因此必須對內(nèi)核加以改進,提高指令執(zhí)行速度和效率,才能更好地滿足FPGA的應用。 通過對傳統(tǒng)MCS-51單片機指令時序和體系結構的分析,使用VHDL語言采用自頂向下的設計方法重新設計了一個高效的微控制器內(nèi)核
- 關鍵字: FPGA 單片機 內(nèi)核設計 嵌入式系統(tǒng) 微處理器
嵌入式DSP上的視頻編解碼
- 隨著數(shù)字多媒體的應用日漸廣泛,視頻解碼 在嵌入式系統(tǒng)設計中變成一個基本要素。視頻標準有多種,依賴于產(chǎn)品可實施其中的一個或者多個標準。當然這不是全部,視頻僅僅是多媒體碼流的一部分,另外還 有音頻或者語音需要并行處理。因此,一個精確的處理存儲或數(shù)據(jù)流的同步層是必需的。此外,視頻解碼本身對性能要求較高,需要不同于先前基于語音和信息應用 的系統(tǒng)架構;這就對便攜系統(tǒng)提出了特殊挑戰(zhàn),而桌面應用同樣面臨這些問題。 通用視頻標準和編解碼器 聯(lián)合視頻組(Joint Video Team, JVT)由 ITU的視頻編
- 關鍵字: DSP 單片機 嵌入式系統(tǒng) 視頻編解碼
采用軟處理器IP規(guī)避器件過時的挑戰(zhàn)
- 在向一個嵌入式產(chǎn)品設計做出幾年的財力和物力投資之后,你最不愿意聽到的消息就是你所采用的器件已經(jīng)“生命終止”。在分立的嵌入式處理中,陳舊過時意味著你必須為你的下一個設計轉向采用另外一種處理器,并且完全可能要重新設計你想在市場中保持的現(xiàn)有產(chǎn)品。即使是半導體行業(yè)中的巨頭,也并不是總能夠為所有類型的應用找到利用個別分立解決方案的途徑。許多最終產(chǎn)品無法證明采用特定的分立器件是恰當?shù)?,因此,隨著時間的推移,甚至長期供應商也會在不合適的時間停止為他們的客戶提供器件支持。 英特爾公司最近宣布他們將退出嵌入式市場。在1
- 關鍵字: FPGA 單片機 嵌入式系統(tǒng) 軟處理器 通訊 網(wǎng)絡 無線
fpga+dsp介紹
您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。 創(chuàng)建詞條
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473