首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga-ask

嵌入式MCU硬件設(shè)計概述

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
  • 關(guān)鍵字: MCU  嵌入式  FPGA  

基于LVDS的高速圖像數(shù)據(jù)存儲器的設(shè)計與實現(xiàn)

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
  • 關(guān)鍵字: LVDS  FPGA  Flash  

Altera交付14.0版Quartus II軟件,其編譯時間業(yè)界最快

  •   Altera公司(Nasdaq: ALTR)今天發(fā)布Quartus® II軟件14.0版——FPGA業(yè)界性能和效能首屈一指的軟件。Altera的這一最新版軟件編譯時間比競爭設(shè)計工具套裝平均快出2倍,保持了FPGA和SoC設(shè)計的軟件領(lǐng)先優(yōu)勢。   Quartus II軟件14.0版支持用戶更高效的迅速實現(xiàn)FPGA和SoC設(shè)計。最新版包括新的快速重新編譯特性,對設(shè)計進(jìn)行小改動后,編譯時間縮短了4倍;以及同類最佳的PCI Express (PCIe) IP解決方案,性能達(dá)到
  • 關(guān)鍵字: Altera  Quartus II  FPGA  SoC  

一種通用的FPGA網(wǎng)絡(luò)下載器硬件設(shè)計

  •   摘要 網(wǎng)絡(luò)下載器作為航天計算機(jī)地面檢測系統(tǒng)的重要組成部分,發(fā)揮著重要的作用。文中主要介紹了網(wǎng)絡(luò)下栽器的總體設(shè)計思路,給出了硬件模塊的設(shè)計原理圖。并在PCB設(shè)計中,對于LVDS接口、高速總線以及疊層的設(shè)計中給出了應(yīng)用參考,保證了系統(tǒng)硬件的可靠性,且在實際應(yīng)用中取得了穩(wěn)定的性能表現(xiàn)。   關(guān)鍵詞 LVDS;通用下載器;FPGA   隨著航天技術(shù)的發(fā)展,地面檢測設(shè)備作為大系統(tǒng)的重要組成部分,發(fā)揮著重要作用。通用下載器作為測試指令和測試數(shù)據(jù)上傳下發(fā)的重要通道,其可靠性和穩(wěn)定性備受關(guān)注,本文介紹了通用下載器
  • 關(guān)鍵字: LVDS  通用下載器  FPGA  

采用MEMS麥克風(fēng)實現(xiàn)復(fù)雜環(huán)境下對特定語音的提取與放大

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
  • 關(guān)鍵字: MEMS麥克風(fēng)  語音提取  ADMP421  FPGA  

分布式網(wǎng)絡(luò)化視頻監(jiān)控系統(tǒng)的設(shè)計實現(xiàn),系統(tǒng)框圖、硬件原理

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
  • 關(guān)鍵字: 視頻監(jiān)控  FPGA  ZigBee  VirtexII  

基于FPGA/CPLD的半整數(shù)分頻器設(shè)計及仿真

  •   1引言   CPLD(ComplexprogrammableLogicDevice,復(fù)雜可編程邏輯器件)和FPGA(FieldprogrammableGatesArray,現(xiàn)場可編程門陣列)都是可編程邏輯器件,它們是在PAL、GAL等邏輯器件基礎(chǔ)上發(fā)展起來的。同以往的PAL、GAL相比,F(xiàn)PGA/CPLD的規(guī)模比較大,適合于時序、組合等邏輯電路的應(yīng)用。它可以替代幾十甚至上百塊通用IC芯片。這種芯片具有可編程和實現(xiàn)方案容易改動等特點。由于芯片內(nèi)部硬件連接關(guān)系的描述可以存放在磁盤、ROM、PROM、或E
  • 關(guān)鍵字: FPGA  CPLD  分頻器  

基于FPGA的高分辨率視頻圖像處理的SDRAM控制器設(shè)計

  •   本文介紹了一種基于FPGA的用于高分辨率視頻圖像處理的SDRAM控制器的設(shè)計方法。通過設(shè)置SDRAM的工作狀態(tài),使其工作在猝發(fā)模式。在視頻時序信號控制下,用多行連續(xù)的SDRAM存儲空間,存取視頻數(shù)據(jù)。并在數(shù)據(jù)接口部分增加FIFO,緩存一行視頻,在像素時鐘控制下,實現(xiàn)視頻數(shù)據(jù)實時的存儲和讀取。通過改變相關(guān)參數(shù),能對所有VESA分辨率視頻流進(jìn)行操作。具有通用性強(qiáng)、系統(tǒng)復(fù)雜度低、可靠性高、可擴(kuò)展等特點。在某型號的機(jī)載大屏顯示器系統(tǒng)中,用該SDRAM控制器實現(xiàn)了圖像的翻轉(zhuǎn)等功能,也驗證了該控制器的實用性。
  • 關(guān)鍵字: FPGA  SDRAM  高分辨率  

基于FPGA狀態(tài)機(jī)和片上總線的CompactPCI異步串口板設(shè)計方案

  • 摘要:首先簡要介紹了CompactPCI異步串口板的通常設(shè)計方法,并且提出了這些方法的不足之處,重點闡述了基于FPGA狀態(tài)機(jī)和片上總線的新設(shè)計方案,以及該方案的技術(shù)優(yōu)勢,隨后公布了基于該方案的異步串口板達(dá)到的性能指標(biāo)。通過比較有關(guān)應(yīng)答延遲的試驗數(shù)據(jù),提出了基于FPGA狀態(tài)機(jī)和基于DSP處理器的異步串口板卡存在明顯的處理速度差異問題,并基于兩種設(shè)計方案,解釋了形成差異的原因。最后提出了FPGA狀態(tài)機(jī)對外部總線存儲器或端口的訪問管理性能大幅超越了任何一款DSP處理器的觀點,并對同行提出了類似研發(fā)項目的設(shè)計建議
  • 關(guān)鍵字: FPGA  DSP  片上總線  CompactPCI  異步串口板  201407  

5MP一體化高清機(jī)芯的設(shè)計與實現(xiàn)

  • 摘要:本文介紹一種5MP一體化高清機(jī)芯的實現(xiàn)方法,采用FPGA來實現(xiàn)自主開發(fā)的ISP算法,采用TMPM342來實現(xiàn)馬達(dá)驅(qū)動和自動聚焦、自動曝光等功能,開發(fā)出業(yè)界第一款5MP實時一體化高清機(jī)芯。
  • 關(guān)鍵字: 5MP  高清機(jī)芯  自動聚焦  ISP  FPGA  TMPM342  201407  

基于MicroBlaze的嵌入式串口服務(wù)器的設(shè)計實現(xiàn),提供軟硬件架構(gòu)、原理

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
  • 關(guān)鍵字: MicroBlaze  嵌入式串口服務(wù)器  FPGA  Spartan-3  

新型FPGA是Lattice高增長的主要驅(qū)動力

  • 不同于其他小FPGA廠商或被收購或轉(zhuǎn)型的命運,作為中低端FPGA廠商,Lattice一直堅持把握市場定位,并以速度和敏捷為目標(biāo),存活在了這個競爭激烈的市場當(dāng)中。同時還能連續(xù)三年保持營業(yè)額的高速增長,逐漸成為無可爭議的低成本、低功耗和小尺寸FPGA的領(lǐng)導(dǎo)者。為此,我們特別專訪了Lattice總裁兼CEO:Darin Billerbeck,聽他來給我們講述Lattice的成功秘訣。
  • 關(guān)鍵字: Lattice  FPGA  IC  

基于FPGA/CPLD的VHDL語言電路設(shè)計優(yōu)化方法

  •   VHDL(Very High Speed Integrated Circuit Hardware Description Language)是IEEE工業(yè)標(biāo)準(zhǔn)硬件描述語言,是隨著可編程邏輯器件(PLD)的發(fā)展而發(fā)展起來的。它是一種面向設(shè)計、多層次的硬件描述語言,是集行為描述、RTL描述、門級描述功能為一體的語言,并已成為描述、驗證和設(shè)計數(shù)字系統(tǒng)中最重要的標(biāo)準(zhǔn)語言之一。由于VHDL在語法和風(fēng)格上類似于高級編程語言,可讀性好,描述能力強(qiáng),設(shè)計方法靈活,可移植性強(qiáng),因此它已成為廣大EDA工程師的首選。目前,
  • 關(guān)鍵字: FPGA  CPLD  VHDL  

STM32再學(xué)習(xí)之工程師眼中的SPI

  •   前些天,有位網(wǎng)友談到通過FPGA來實現(xiàn)SPI通訊。通過帖子的回復(fù)發(fā)現(xiàn)好多網(wǎng)友對SPI通訊還有些疑惑,于是今天就帶著大家從SPI的標(biāo)準(zhǔn)協(xié)議,SPI在STM32單片機(jī)上的配置及在74HC595邏輯芯片通訊的實例來全方面認(rèn)識一下這個既復(fù)雜又簡單的通訊協(xié)議?! PI 是Serial Peripheral Interface的縮寫,直譯為串行外圍設(shè)備接口,SPI是Motorola公司推出的一種同步串行通訊方式,是一種四線同步總線,因其硬件功能很強(qiáng),與SPI有關(guān)的軟件就相當(dāng)簡單,使MCU有更多的時間處理其他事務(wù)
  • 關(guān)鍵字: FPGA  SPI  MCU  

Altera可編程邏輯成為軟件定義數(shù)據(jù)中心的關(guān)鍵DNA

  •   Altera公司(NASDAQ: ALTR)今天宣布,其FPGA成為軟件定義數(shù)據(jù)中心(SSDC)開發(fā)的核心組成,Altera與微軟研究院以及必應(yīng)合作,加速網(wǎng)絡(luò)搜索引擎部分的開發(fā)。Altera的現(xiàn)場可編程邏輯陣列(FPGA)加速了大量數(shù)據(jù)在服務(wù)器上的處理過程,幫助解決大數(shù)據(jù)難題,滿足了巨大的分布式工作負(fù)載需求。   微軟在名為《一種加速大規(guī)模數(shù)據(jù)中心服務(wù)的重新配置架構(gòu)》的研究論文中共享了關(guān)鍵開發(fā)內(nèi)容,在明尼阿波利斯舉行的41屆計算機(jī)體系結(jié)構(gòu)國際大會 (ISCA)上宣讀此篇論文。這篇論文詳細(xì)介紹了怎樣應(yīng)
  • 關(guān)鍵字: Altera  FPGA  可編程邏輯  
共6376條 149/426 |‹ « 147 148 149 150 151 152 153 154 155 156 » ›|

fpga-ask介紹

您好,目前還沒有人創(chuàng)建詞條fpga-ask!
歡迎您創(chuàng)建該詞條,闡述對fpga-ask的理解,并與今后在此搜索fpga-ask的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473