首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁 >> 主題列表 >> fpga-pwm

基4-FPGA的大動(dòng)態(tài)范圍數(shù)字AGC的實(shí)現(xiàn)

  • 1 引言在數(shù)字中頻接收機(jī)中,把A/D轉(zhuǎn)換提前到中頻部分,為保證A/D轉(zhuǎn)換的動(dòng)態(tài)范圍和系統(tǒng)帶寬,要求低噪聲放大器和自動(dòng)增益控制AGC(Automatic Ga
  • 關(guān)鍵字: FPGA  AGC  動(dòng)態(tài)范圍  數(shù)字  

基于FPGA的正交數(shù)字混頻器中數(shù)控振蕩器的設(shè)計(jì)與實(shí)現(xiàn)

  • 要CORDIC(COordination Rotation DIgital Computer)算法實(shí)現(xiàn)正交數(shù)字混頻器中的數(shù)控振蕩器的方法。首先推導(dǎo)了算法產(chǎn)生正余弦信號(hào)的實(shí)現(xiàn)過程,然后給出了
  • 關(guān)鍵字: FPGA  正交數(shù)字  混頻器  數(shù)控振蕩器  

積分梳狀濾波器的FPGA實(shí)現(xiàn)

  • 本文提出了多級(jí)CIC抽取濾波器結(jié)構(gòu)不僅能夠?qū)崿F(xiàn)更寬輸入信號(hào)的任意速率的抽取,并且對(duì)帶外信號(hào)的衰減也更大。
  • 關(guān)鍵字: FPGA  積分  梳狀濾波器  

FPGA工作原理與簡(jiǎn)介

  •   FPGA工作原理與簡(jiǎn)介  如前所述,F(xiàn)PGA是在PAL、GAL、EPLD、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為ASIC領(lǐng)域中的一種半定制電路而出現(xiàn)的,即解決了定制電路的不足,又克服了原有可編程器件門電路有限的缺點(diǎn)。  由于FPGA需要被反復(fù)燒寫,它實(shí)現(xiàn)組合邏輯的基本結(jié)構(gòu)不可能像ASIC那樣通過固定的與非門來完成,而只能采用一種易于反復(fù)配置的結(jié)構(gòu)。查找表可以很好地滿足這一要求,目前主流FPGA都采用了基于SRAM工藝的查找表結(jié)構(gòu),也有一些軍品和宇航級(jí)FPGA采用Flash或者熔絲與反熔
  • 關(guān)鍵字: FPGA  Xilinx  Altera  

用于反激式適配器的多功能PWM控制器 FAN6754

  • 當(dāng)你把幾乎任何小型計(jì)算或消費(fèi)電子設(shè)備插入電源插座時(shí),便不難發(fā)現(xiàn)手中的插頭大部分都連接到外部電源(EPS)。EPS是所有小型電子設(shè)備工作的必不可少的部分,單單在美國(guó),就有多達(dá)15億個(gè)在使用中 (據(jù)業(yè)界估計(jì),在全球則
  • 關(guān)鍵字: 6754  PWM  FAN  反激式  

可在1%~99%范圍內(nèi)數(shù)字式設(shè)定占空比的高精度PWM波產(chǎn)生電路

  • 電路的功能關(guān)于PWM波的產(chǎn)生,采用最多的方法是用電壓比較器把要調(diào)制的信號(hào)與線性好的三角波進(jìn)行比較。本電路可用數(shù)字據(jù)以1%為1檔在1%~99%范圍內(nèi)準(zhǔn)確無
  • 關(guān)鍵字: PWM  99  數(shù)字式  設(shè)定  

常用FPGA/CPLD四種設(shè)計(jì)技巧

  • 常用FPGA/CPLD四種設(shè)計(jì)技巧,FPGA/CPLD的設(shè)計(jì)思想與技巧是一個(gè)非常大的話題,本文僅介紹一些常用的設(shè)計(jì)思想與技巧,包括乒乓球操作、串并轉(zhuǎn)換、流水線操作和數(shù)據(jù)接口的同步方法。希望本文能引起工程師們的注意,如果能有意識(shí)地利用這些原則指導(dǎo)日
  • 關(guān)鍵字: FPGA  CPLD  設(shè)計(jì)技巧  

FPGA/EPLD的自上而下設(shè)計(jì)方法

  • FPGA/EPLD的自上而下設(shè)計(jì)方法,FPGA/EPLD的自上而下(Top-Down)設(shè)計(jì)方法:  傳統(tǒng)的設(shè)計(jì)手段是采用原理圖輸入的方式進(jìn)行的,如圖1所示。通過調(diào)用FPGA/EPLD廠商所提供的相應(yīng)物理元件庫,在電路原理圖中繪制所設(shè)計(jì)的系統(tǒng),然后通過網(wǎng)表轉(zhuǎn)換產(chǎn)生某一特
  • 關(guān)鍵字: FPGA  EPLD  自上而下  設(shè)計(jì)方法  

不斷演進(jìn)的無源光網(wǎng)絡(luò)(PON)需要FPGA設(shè)計(jì)的靈活性支持

  • FPGA技術(shù)、低成本光學(xué)器件以及無源架構(gòu)都為無源光網(wǎng)絡(luò)(PON)以及這些網(wǎng)絡(luò)的演進(jìn)做出了巨大貢獻(xiàn)。系統(tǒng)級(jí)OEM廠商不斷發(fā)現(xiàn),F(xiàn)PGA能夠提供技術(shù)性設(shè)計(jì)和經(jīng)濟(jì)
  • 關(guān)鍵字: FPGA  PON  無源光網(wǎng)絡(luò)  

是什么讓我成為一個(gè)厲害的工程師?

  •   傳說中有一對(duì)美麗的紅舞鞋,穿上它,你將舞出最美麗的舞步……  正式從事電子硬件設(shè)計(jì)工作有十幾年時(shí)光了,回憶起剛接觸電子,感觸很多……雖然經(jīng)歷了很多酸甜苦辣,但也給我的生活增添了很多色彩……  第一次真正意義上的接觸電子應(yīng)當(dāng)算是高中的時(shí)候。當(dāng)時(shí)很喜歡學(xué)校圖書館里的一份雜志,雜志名字不記得了,只記得雜志里有兩頁是關(guān)于電子制作的,當(dāng)時(shí)那兩頁一直是我的最愛……慢慢的積累了一些電子方面的知識(shí),也逐漸有了自己要做一塊電路板的想法……  那時(shí)我對(duì)電子的感情用“癡迷”兩個(gè)字來形容絕不為過――因這家境不好,我每月只有不
  • 關(guān)鍵字: ARM  FPGA  

3個(gè)思路教你使用STM32測(cè)量頻率和占空比

  •   使用平臺(tái):官方STM32F429DISCOVERY開發(fā)板,180MHz的主頻,定時(shí)器頻率90MHz?! ∠嚓P(guān)題目:  (1)測(cè)量脈沖信號(hào)頻率f_O,頻率范圍為10Hz~2MHz,測(cè)量誤差的絕對(duì)值不大于0.1%。(15分)  (2)測(cè)量脈沖信號(hào)占空比D,測(cè)量范圍為10%~90%,測(cè)量誤差的絕對(duì)值不大于2%。(15分)  思路一:外部中斷  思路:這種方法是很容易想到的,而且對(duì)幾乎所有MCU都適用(連51都可以)。方法也很簡(jiǎn)單,聲明一個(gè)計(jì)數(shù)變量TIM_cnt,每次一個(gè)上升沿/下降沿就進(jìn)入一次中斷,對(duì)TIM
  • 關(guān)鍵字: STM32  PWM  

一種新的三相電壓型PWM整流器控制方法

  • 摘要:針對(duì)采用常規(guī)控制方式的PWM整流器存在動(dòng)靜態(tài)性能較差的問題,提出了一種PWM整流器的新型控制方法。該方法電壓外環(huán)采用滑模控制,電流內(nèi)環(huán)采用內(nèi)模控制,結(jié)合了滑??刂坪蛢?nèi)??刂频膬?yōu)點(diǎn),即充分利用滑??刂频?/li>
  • 關(guān)鍵字: PWM  三相電壓型  控制方法  整流器  

什么是LabVIEW FPGA?NI FlexRIO必須使用FPGA模塊嗎?

  • NI LabVIEW FPGA模塊可以幫助您利用LabVIEW程序框圖對(duì)一個(gè)FPGA進(jìn)行編程。在其底層,該模塊采用代碼生成技術(shù)實(shí)現(xiàn)圖形化開發(fā)環(huán)境與FPGA硬件的整合。這種
  • 關(guān)鍵字: FPGA  LabVIEW  FlexRIO  模塊  

FPGA 解決方案和標(biāo)準(zhǔn)控制器內(nèi)核比較

  • FPGA 解決方案和標(biāo)準(zhǔn)控制器內(nèi)核比較, MicroBlaze處理器是賽靈思(Xilinx)在嵌入式開發(fā)套件 (EDK) 中提供的兩款32位內(nèi)核之一,是實(shí)現(xiàn)硬件加速的靈活工具。圖1是MicroBlaze的典型設(shè)計(jì)。該內(nèi)核含有一個(gè)32位乘法器,但不含浮點(diǎn)單元(FPU)、桶式移位器或?qū)S糜?/li>
  • 關(guān)鍵字: FPGA  方案  標(biāo)準(zhǔn)  比較  

正交相干檢波方法及FPGA的實(shí)現(xiàn)

  • 正交相干檢波方法及FPGA的實(shí)現(xiàn),引言
    現(xiàn)代雷達(dá)普遍采用相參信號(hào)來進(jìn)行處理,而如何獲得高精度基帶數(shù)字正交(I,Q)信號(hào)是整個(gè)系統(tǒng)信號(hào)處理成敗的關(guān)鍵。傳統(tǒng)的做法是采用模擬相位檢波器來得到I、Q信號(hào),其正交性能一般為:幅度平衡在2%左右,相位
  • 關(guān)鍵字: FPGA  相干檢波  方法  
共7218條 33/482 |‹ « 31 32 33 34 35 36 37 38 39 40 » ›|

fpga-pwm介紹

您好,目前還沒有人創(chuàng)建詞條fpga-pwm!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga-pwm的理解,并與今后在此搜索fpga-pwm的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473