首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga-pwm

基于ARM的SoC FPGA嵌入式系統(tǒng)的設計實現(xiàn)

  • 本白皮書討論用于實現(xiàn)基于ARM 的嵌入式系統(tǒng)的Altera 可編程芯片系統(tǒng)(SoC)方法。對于面臨產(chǎn)品及時面市、成本、性能、設計重用和產(chǎn)品長壽命等苛刻要求的嵌入式系統(tǒng)開發(fā)人員而言,單芯片方案是非常有價值的方法。
  • 關鍵字: 硬核處理器  嵌入式系統(tǒng)  FPGA  

利用FPGA實現(xiàn)外設通信接口之: 利用FPGA實現(xiàn)常用顯示接口(Display Interface)

  • 七段數(shù)碼管因為價格低廉,使用簡單,經(jīng)常被用來實現(xiàn)一些簡單的狀態(tài)顯示功能。七段數(shù)碼管的標準外觀圖如圖10.16所示。右下角的圓點用Dp來表示,用來實現(xiàn)小數(shù)點的顯示。
  • 關鍵字: 顯示接口  七段數(shù)碼管  FPGA  字符型LCD顯示接口  VGA  

利用FPGA實現(xiàn)外設通信接口之:利用FPGA實現(xiàn)USB 2.0通信接口

  • 利用FPGA來實現(xiàn)USB 2.0接口的方式一般有兩種,一是借助外圍的USB接口芯片,二是FPGA內(nèi)部實現(xiàn)USB協(xié)議控制器,外部通過USB的PHY芯片來實現(xiàn)接口。
  • 關鍵字: 外設通信接口  USB2.0  FPGA  CY7C68013  

基于FFT方法的音頻信號分析儀在FPGA上的實現(xiàn)

  • 傳統(tǒng)的完全由單片機控制的音頻信號分析儀由于實時性差、穩(wěn)定性不好等缺點而無法得到廣泛應用。本文設計的基于FFT方法的音頻信號分析儀,通過快速傅里葉變換(FFT)把被測的音頻信號由時域信號轉(zhuǎn)換為頻域信號,將其分解成分立的頻率分量,利用FPGA(EP2C8Q208C8N)實現(xiàn)FFT算法,由凌陽單片機SPCE061A控制分析結果的顯示等人機交互接口功能。
  • 關鍵字: FFT算法  音頻信號分析儀  FPGA  

利用FPGA實現(xiàn)外設通信接口之:FPGA在外設接口實現(xiàn)方面的優(yōu)勢

  • FPGA的一個重要的應用領域就是數(shù)據(jù)采集和接口邏輯設計。隨著芯片封裝技術的提高,現(xiàn)在的FPGA已經(jīng)可以在單位面積上提供更多的I/O管腳資源。
  • 關鍵字: 外設接口  I/O資源  FPGA  

FPGA大型設計應用的多時鐘設計策略闡述

  • 利用FPGA實現(xiàn)大型設計時,可能需要FPGA具有以多個時鐘運行的多重數(shù)據(jù)通路,這種多時鐘FPGA設計必須特別小心,需要注意最大時鐘速率、抖動、最大時鐘數(shù)、異步時鐘設計和時鐘/數(shù)據(jù)關系。設計過程中最重要的一步是確定要用多少個不同的時鐘,以及如何進行布線,本文將對這些設計策略深入闡述。
  • 關鍵字: 亞穩(wěn)態(tài)性  多時鐘  FPGA  

SOPC系統(tǒng)的智能命令行設計

  • 相對其他成熟的計算機體系,SOPC系統(tǒng)現(xiàn)在還沒有命令行。為了更好的推廣SOPC應用,筆者開發(fā)了一個智能的命令行模塊,可以調(diào)用系統(tǒng)中的任意函數(shù),降低了開發(fā)人員的使用難度。
  • 關鍵字: SOPC  命令行  FPGA  

基于VHDL和高精度浮點運算器的基2 FFT在FPGA上的設計仿真

  • 基于IEEE浮點表示格式及FFT算法,提出一種基2FFT的FPGA方法,完成了基于FPGA高精度浮點運算器的FFT的設計。利用VHDL語言描述了蝶形運算過程及地址產(chǎn)生單元,其仿真波形基本能正確的表示輸出結果。
  • 關鍵字: 蝶形運算  FFT  FPGA  

基于FPGA的片上可編程系統(tǒng)(SOPC)設計之:典型實例-基于NIOS II處理器的數(shù)字鐘設計

  • 本節(jié)旨在通過給定的工程實例——“數(shù)字鐘”來熟悉Altera軟嵌入式系統(tǒng)的軟硬件設計方法。同時使用基于Altera FPGA的開發(fā)板將該實例進行下載驗證,完成工程設計的硬件實現(xiàn)。在本節(jié)中,將主要講解以下知識點。
  • 關鍵字: SOPC  NiosII  FPGA  數(shù)字鐘  

基于分層測試的Virtex系列FPGA互聯(lián)資源測試新方法

  • 以基于靜態(tài)隨機存儲器(SRAM)的現(xiàn)場可編程門陣列(FPGA)為例,在傳統(tǒng)的三次測試方法的基礎上提出了一種新穎的針對FPGA互聯(lián)資源的測試方法。該方法運用了層次化的思想,根據(jù)開關矩陣中可編程互聯(lián)點(PIP)兩端連線資源的區(qū)別將互聯(lián)資源進行層次化分類,使得以這種方式劃分的不同類別的互聯(lián)資源能夠按一定方式進行疊加測試,這就從根本上減少了實際需要的測試配置圖形和最小配置次數(shù)。
  • 關鍵字: 互聯(lián)資源  分層測試  FPGA  

基于FPGA的片上可編程系統(tǒng)(SOPC)設計之:典型實例-基于NIOS II處理器的“Hello LED”程序設計

  • 本節(jié)旨在通過給定的工程實例——“Hello LED”來熟悉Altera軟嵌入式系統(tǒng)的軟硬件設計方法。同時使用基于Altera FPGA的開發(fā)板將該實例進行下載驗證,完成工程設計的硬件實現(xiàn)。本節(jié)主要講解下面一些
  • 關鍵字: SOPC  NiosII  FPGA  

基于FPGA的超級電容充放電控制

  • 由于超級電容器單體性能參數(shù)的離散性,當多個單體串聯(lián)組成電容器組時,在充放電過程中容易造成過充或過放現(xiàn)象,嚴重危害超級電容器的使用壽命。文中提出以FPGA為檢測、控制單元,對電容進行有效地充放電控制,防止過充或過放,提高超級電容器的循環(huán)使用次數(shù),降低不必要的能量消耗。
  • 關鍵字: 超級電容  串聯(lián)均壓  FPGA  

基于FPGA的片上可編程系統(tǒng)(SOPC)設計之:基于NIOS II的開發(fā)設計流程

  • NIOS II使用NIOS II IDE集成開發(fā)環(huán)境來完成整個軟件工程的編輯、編譯、調(diào)試和下載。在采用NIOS處理器設計嵌入式系統(tǒng)時,通常會按照以下步驟。
  • 關鍵字: 片上可編程系統(tǒng)  SOPC  FPGA  NiosII  

基于FPGA控制的動態(tài)背光源設計方案

  • LCD 顯示離不開背光源的輔助,而現(xiàn)在絕大多數(shù)顯示器采用恒定亮度背光源,存在顯示效果動態(tài)模糊以及低對比度等問題,并且耗能也較為嚴重。文章著重敘述一種基于視頻內(nèi)容逐幀分析,然后選擇最佳背光亮度的一種由FPGA 控制的動態(tài)背光源設計方案。實驗采用的是TI 公司的TLC5947,具有多個輸出通道,可以適用于大規(guī)模顯示屏。
  • 關鍵字: RGB  背光  FPGA  

基于FPGA的片上可編程系統(tǒng)(SOPC)設計之:Altera公司的NIOS II解決方案

  • NIOS II是一個用戶可配置的通用RISC嵌入式處理器。Altera推出的NIOS II系列嵌入式處理器擴展了目前世界上最流行的軟核嵌入式處理器的性能。
  • 關鍵字: Altera  片上可編程系統(tǒng)  SOPC  FPGA  NiosII  
共7218條 81/482 |‹ « 79 80 81 82 83 84 85 86 87 88 » ›|

fpga-pwm介紹

您好,目前還沒有人創(chuàng)建詞條fpga-pwm!
歡迎您創(chuàng)建該詞條,闡述對fpga-pwm的理解,并與今后在此搜索fpga-pwm的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473