首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁 >> 主題列表 >> fpga

Altera公開業(yè)界第一款集成了HBM2 DRAM和FPGA的異構(gòu)SiP器件

  •   Altera公司(Nasdaq)公開業(yè)界第一款異構(gòu)系統(tǒng)級(jí)封裝(SiP,System-in-Package)器件,集成了來自SK Hynix的堆疊寬帶存儲(chǔ)器(HBM2)以及高性能Stratix® 10 FPGA和SoC。Stratix 10 DRAM SiP代表了新一類器件,其特殊的體系結(jié)構(gòu)設(shè)計(jì)滿足了高性能系統(tǒng)對(duì)存儲(chǔ)器帶寬最嚴(yán)格的要求。   數(shù)據(jù)中心、廣播、固網(wǎng)和高性能計(jì)算等系統(tǒng)要處理的數(shù)據(jù)量不斷攀升,需要的帶寬非常高。相對(duì)于目前的分立DRAM解決方案,Stratix 10 DRAM SiP的
  • 關(guān)鍵字: Altera  FPGA  

Altera公開業(yè)界第一款集成了HBM2 DRAM和FPGA的異構(gòu)SiP器件

  •   Altera公司今天公開業(yè)界第一款異構(gòu)系統(tǒng)級(jí)封裝(SiP,System-in-Package)器件,集成了來自SK Hynix的堆疊寬帶存儲(chǔ)器(HBM2)以及高性能Stratix® 10 FPGA和SoC。Stratix 10 DRAM SiP代表了新一類器件,其特殊的體系結(jié)構(gòu)設(shè)計(jì)滿足了高性能系統(tǒng)對(duì)存儲(chǔ)器帶寬最嚴(yán)格的要求。   數(shù)據(jù)中心、廣播、固網(wǎng)和高性能計(jì)算等系統(tǒng)要處理的數(shù)據(jù)量不斷攀升,需要的帶寬非常高。相對(duì)于目前的分立DRAM解決方案,Stratix 10 DRAM SiP的存儲(chǔ)器帶寬提
  • 關(guān)鍵字: Altera  FPGA  

小梅哥和你一起深入學(xué)習(xí)FPGA之串口調(diào)試(一)(下)

  •   以上為小梅哥為了對(duì)特權(quán)同學(xué)的串口收發(fā)模塊進(jìn)行測(cè)試所展開的部分工作,到這里,仿真測(cè)試所需要的準(zhǔn)備工作我們就做好了,接下來將實(shí)際進(jìn)行仿真,通過仿真來分析該模塊的性能?! ∵@里極力推薦大家使用modelsim進(jìn)行仿真,因?yàn)閝uartusII自帶的仿真工具靈活性和功能都趕modelsim相差甚遠(yuǎn)。Modelsim作為一款強(qiáng)大的仿真軟件,在業(yè)界被廣泛使用。同時(shí),modelsim針對(duì)不同的EDA廠家,也推出了OEM版本,modelsim-altera就是為Altera公司開發(fā)的OEM版本,此版本針對(duì)Altera公
  • 關(guān)鍵字: FPGA  串口調(diào)試  

小梅哥和你一起深入學(xué)習(xí)FPGA之串口調(diào)試(一)(上)

  •   大家好,這幾天在各個(gè)論壇上,經(jīng)常就有人在向我咨詢基于FPGA的串口通信代碼,大部分都是在網(wǎng)上下載一個(gè)現(xiàn)成的代碼,但是在使用中就遇到了各種問題,于是就發(fā)到了論壇上來求助。在閱讀了他們的代碼之后,我發(fā)現(xiàn)幾乎出自同一個(gè)版本(目前確定為特權(quán)同學(xué)的基于EPM240入門實(shí)驗(yàn)的代碼)。他們?cè)谡{(diào)試這個(gè)代碼的時(shí)候,經(jīng)常存在這樣幾個(gè)問題:1、部分人對(duì)該串口通訊模塊完全不理解,對(duì)每句話,甚至每個(gè)模塊的功能都不理解;2、部分人采用最原始的畫波形的方式來對(duì)該模塊進(jìn)行仿真,結(jié)果無法得到仿真結(jié)果;3、部分人不會(huì)使用modelsim
  • 關(guān)鍵字: FPGA  串口調(diào)試  

ASDF:精細(xì)粒度異構(gòu)助力創(chuàng)新, Altera將進(jìn)入大FPGA時(shí)代

  •   “數(shù)十個(gè)合作伙伴,數(shù)百家客戶,數(shù)千計(jì)的工程師,這三股強(qiáng)大的力量構(gòu)成了Altera SoC大的生態(tài)系統(tǒng),也是Altera在SoC領(lǐng)域投入5年所獲得的成就。”Altera公司嵌入式處理營銷資深總監(jiān)Chris Balough在一年一度的Altera SoC開發(fā)者大會(huì)上自豪地表示。   
  • 關(guān)鍵字: Altera  FPGA  

Altera榮獲Frost & Sullivan全球FPGA技術(shù)創(chuàng)新領(lǐng)先獎(jiǎng)

  •   Altera公司榮獲分析公司Frost & Sullivan的全球FPGA技術(shù)創(chuàng)新領(lǐng)先獎(jiǎng),表彰Altera在技術(shù)特性和未來業(yè)務(wù)價(jià)值方面更勝一籌。該獎(jiǎng)項(xiàng)彰顯Altera在其Arria® 10 FPGA中實(shí)現(xiàn)IEEE 754單精度硬核浮點(diǎn)DSP (數(shù)字信號(hào)處理)模塊——處理速率高達(dá)1.5 TFLOPS (每秒萬億次浮點(diǎn)運(yùn)算),進(jìn)一步提高了數(shù)字系統(tǒng)設(shè)計(jì)的能效和生產(chǎn)效率。Altera的可編程器件幫助客戶針對(duì)大數(shù)據(jù)和搜索應(yīng)用、數(shù)據(jù)中心加速、軍事通信和高性能計(jì)算等需要高精度
  • 關(guān)鍵字: Altera  FPGA  

使用面向FPGA的OpenCL設(shè)計(jì)兩百萬點(diǎn)頻域?yàn)V波器

  • 快速傅里葉變換(FFT)是信號(hào)處理應(yīng)用的基礎(chǔ)。FPGA供應(yīng)商一直以來提供了運(yùn)行良好的FFT庫,處理適配到FPGA片內(nèi)存儲(chǔ)器中的大量數(shù)據(jù)。但是,如果數(shù)據(jù)規(guī)模太大,應(yīng)該如何應(yīng)對(duì)? 為解決這一問題,F(xiàn)PGA設(shè)計(jì)人員現(xiàn)在必須要做出設(shè)計(jì)決定,這些決定互相糾纏在一起,例如,片內(nèi)FFT內(nèi)核的配置選擇,其數(shù)量,它們?cè)鯓舆B接并訪問外部存儲(chǔ)器,多個(gè)內(nèi)核之間的同步等。分析所有這類設(shè)計(jì)決定就是要能夠很好的結(jié)合現(xiàn)有產(chǎn)品,在HDL中編程,這會(huì)非常耗時(shí),而且?guī)砹诵阅軉栴}。采用OpenCL等高級(jí)編程語言,能夠很快的完成系統(tǒng)設(shè)計(jì)分析。本
  • 關(guān)鍵字: FPGA  頻域?yàn)V波器  OpenCL  201511  

OpenPOWER+CAPI實(shí)現(xiàn)第二代分布計(jì)算

  • 本文介紹了CAPI技術(shù),并給出基于CAPI應(yīng)用的三個(gè)案例。
  • 關(guān)鍵字: CAPI  CPU  FPGA  201511  

在Xilinx FPGA上快速實(shí)現(xiàn)JESD204B

  •   簡(jiǎn)介   JESD204是一種連接數(shù)據(jù)轉(zhuǎn)換器(ADC和DAC)和邏輯器件的高速串行接口,該標(biāo)準(zhǔn)的 B 修訂版支持高達(dá) 12.5 Gbps串行數(shù)據(jù)速率,并可確保 JESD204 鏈路具有可重復(fù)的確定性延遲。隨著轉(zhuǎn)換器的速度和分辨率不斷提升,JESD204B接口在ADI高速轉(zhuǎn)換器和集成RF收發(fā)器中也變得更為常見。此外,F(xiàn)PGA和ASIC中靈活的串行器/解串器(SERDES)設(shè)計(jì)正逐步取代連接轉(zhuǎn)換器的傳統(tǒng)并行LVDS/CMOS接口,并用來實(shí)現(xiàn) JESD204B物理層。本文介紹如何快速在Xilinx?
  • 關(guān)鍵字: Xilinx  FPGA  

Altera:通信領(lǐng)域,我們做得更好

  •   EEPW:我想了解一下Patrick Dorsey先生對(duì)英特爾收購了Altera的一些看法,其次就是Altera也是OpenPower的一個(gè)成員,因?yàn)榧尤肓薎ntel之后,Altera這邊會(huì)不會(huì)繼續(xù)跟OpenPower合作。   Patrick Dorsey:就像您所說的,我們也是OpenPower機(jī)構(gòu)的一個(gè)成員。關(guān)于我們的看法,我們FPGA會(huì)繼續(xù)支持不同的架構(gòu),包括ARM架構(gòu),Power架構(gòu)還有Intel自己的架構(gòu)。   6月份我看我們的新聞發(fā)布宣布我們的OpenCL這個(gè)工具可以支持普通的架構(gòu),
  • 關(guān)鍵字: Altera  FPGA  

Xilinx跨界擴(kuò)張,五年預(yù)增5倍用戶

  • 編者按:五年來,Xilinx正經(jīng)歷轉(zhuǎn)型: 從FPGA供應(yīng)商到可以支持系統(tǒng)和軟件工程師的全可編程技術(shù)(All Programmable technology )公司,致力于未來五年內(nèi)增長(zhǎng)5倍的潛在用戶,并為此推出了多處理器SoC和一系列軟件定義的設(shè)計(jì)環(huán)境。近日該公司的戰(zhàn)略規(guī)劃師Steve Glaser來華,向我們解釋了其構(gòu)想。
  • 關(guān)鍵字: xilinx  FPGA  全可編程  201510  

Synopsys的全新HAPS-80基于FPGA的原型解決方案提供高達(dá)100MHz的系統(tǒng)性能

  •   新思科技(Synopsys, Inc.)日前宣布:推出全新HAPS®-80基于FPGA的原型系統(tǒng),該系統(tǒng)為Synopsys的端到端原型解決方案的一部分。HAPS-80系統(tǒng)提供了高達(dá)100MHz的多FPGA性能,以及全新的專用高速時(shí)分復(fù)用(HSTDM)技術(shù)。HAPS-80采用Xilinx最新的Virtex UltraScale VU440 FPGA器件,每顆FPGA可容納2600萬個(gè)ASIC門,結(jié)合ProtoCompiler設(shè)計(jì)自動(dòng)化和調(diào)試軟件,可支持高達(dá)16億個(gè)ASIC門的設(shè)計(jì)。HAPS硬件與
  • 關(guān)鍵字: Synopsys  FPGA  

第一屆5G算法創(chuàng)新大賽公布復(fù)賽入圍名單

  •   Altera公司宣布,由Altera、西安電子科技大學(xué)、友晶科技主辦,華為、英特爾、展訊通信贊助的第一屆5G算法創(chuàng)新大賽公布進(jìn)入復(fù)賽的團(tuán)隊(duì)名單。第一屆5G算法創(chuàng)新大賽是業(yè)界首個(gè)面向未來無線通信技術(shù)的高校大賽,旨在促進(jìn)創(chuàng)新。大賽共有184支隊(duì)伍報(bào)名參賽,462名參賽學(xué)生,覆蓋全國31個(gè)城市、76所高校,其中包括28所985高校和47所211高校。初賽角逐后進(jìn)入復(fù)賽共49支隊(duì)伍。由于初賽交付的高質(zhì)量作品較多并不乏創(chuàng)新性,大賽組委會(huì)宣布在原定一、二、三等獎(jiǎng)基礎(chǔ)上,增設(shè)優(yōu)秀獎(jiǎng)——&ld
  • 關(guān)鍵字: 5G  FPGA  

OpenPOWER基金會(huì)推第二代分布式計(jì)算 為企業(yè)“互聯(lián)網(wǎng)+”轉(zhuǎn)型加速

  •   今天,OpenPOWER基金會(huì)在京召開主題為“開放力量?引領(lǐng)新一代計(jì)算技術(shù)”的第二代分布式計(jì)算技術(shù)峰會(huì)。來自IBM公司、賽靈思公司、深圳市恒揚(yáng)科技股份有限公司、聯(lián)科集團(tuán)(中國)有限公司、無錫中太服務(wù)器有限公司、新浪網(wǎng)、清華大學(xué)等機(jī)構(gòu)的領(lǐng)導(dǎo)、專家,以及ISV、FPGA技術(shù)人員和行業(yè)用戶200余人共同出席了峰會(huì)。峰會(huì)期間,OpenPOWER基金會(huì)宣布成立第二代分布式計(jì)算聯(lián)盟,以推動(dòng)新一代計(jì)算技術(shù)和應(yīng)用的發(fā)展。同時(shí),構(gòu)建于SuperVessel云平臺(tái)上的CAPI FPGA應(yīng)
  • 關(guān)鍵字: OpenPOWER  FPGA   

Altera啟動(dòng)全球 SoC FPGA開發(fā)者論壇

  •   Altera公司今天宣布,啟動(dòng)Altera SoC開發(fā)者論壇(ASDF,Altera SoC Developers Forum)。這些開幕活動(dòng)在硅谷、中國深圳和德國法蘭克福舉行,合作伙伴、開發(fā)者和工程師將匯聚一堂,他們共同關(guān)注使用基于ARM的SoC FPGA中的精細(xì)粒度異構(gòu)計(jì)算技術(shù),滿足下一代嵌入式計(jì)算應(yīng)用需求。在ASDF提供的環(huán)境中,系統(tǒng)架構(gòu)師、硬件工程師、軟件開發(fā)人員和固件工程師一起協(xié)作,討論概念和遇到的難題,學(xué)習(xí)最新的技術(shù),了解Altera及其合作伙伴提供的SoC FPGA新產(chǎn)品。   A
  • 關(guān)鍵字: Altera  FPGA  
共6383條 118/426 |‹ « 116 117 118 119 120 121 122 123 124 125 » ›|

fpga介紹

FPGA是英文Field-Programmable Gate Array的縮寫,即現(xiàn)場(chǎng)可編程門陣列,它是在PAL、GAL、EPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。 FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個(gè)新概念,內(nèi)部包括可 [ 查看詳細(xì) ]
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473