EEPW首頁(yè) >>
主題列表 >>
fpga
fpga 文章 進(jìn)入fpga技術(shù)社區(qū)
如何設(shè)計(jì)基于FPGA和USB2.0的高精度數(shù)據(jù)采集系統(tǒng)?
- 現(xiàn)代電子偵查技術(shù)要求能夠?qū)ν獠磕M信號(hào)進(jìn)行精確提取和分析,從而對(duì)數(shù)據(jù)采集的精度提出了很高的要求,本文提出了一種以FPGA 作為主控制器的高精度500
- 關(guān)鍵字: FPGA USB2.0 高精度 數(shù)據(jù)采集系統(tǒng)
如何基于多DSP互聯(lián)技術(shù)研究頻譜監(jiān)測(cè)儀?
- 0 引言隨著微波技術(shù)的廣泛發(fā)展,空間和地面電磁環(huán)境越來(lái)越復(fù)雜,無(wú)線電頻譜資源作為公共資源的一種,需要頻譜管理部門(mén)進(jìn)行有效的分配和監(jiān)控。特別是在
- 關(guān)鍵字: DDR2內(nèi)存卡 頻譜監(jiān)測(cè)儀 FPGA DSP
幾組實(shí)用FPGA原理設(shè)計(jì)圖
- FPGA(Field-Programmable Gate Array),即現(xiàn)場(chǎng)可編程門(mén)陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專(zhuān)用集成電路(ASIC
- 關(guān)鍵字: FPGA
關(guān)于FPGA原理圖設(shè)計(jì)
- FPGA(Field-Programmable Gate Array),即現(xiàn)場(chǎng)可編程門(mén)陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專(zhuān)用集成電路(ASIC
- 關(guān)鍵字: FPGA
PCB設(shè)計(jì)中常見(jiàn)的錯(cuò)誤有哪些?
- 電子工程師指從事各類(lèi)電子設(shè)備和信息系統(tǒng)研究、教學(xué)、產(chǎn)品設(shè)計(jì)、科技開(kāi)發(fā)、生產(chǎn)和管理等工作的高級(jí)工程技術(shù)人才。一般分為硬件工程師和軟件工程師。 硬件工程師:主要負(fù)責(zé)電路分析、設(shè)計(jì);并以電腦軟件為工具進(jìn)行PCB設(shè)計(jì),待工廠PCB制作完畢并且焊接好電子元件之后進(jìn)行測(cè)試、調(diào)試; 軟件工程師:主要負(fù)責(zé)單片機(jī)、DSP、ARM、FPGA等嵌入式程序的編寫(xiě)及調(diào)試。FPGA程序有時(shí)屬硬件工程師工作范疇。 是人就會(huì)犯錯(cuò),何況是工程師呢?雖然斗轉(zhuǎn)星移,工程師們卻經(jīng)常犯同樣的錯(cuò)誤!下面,就請(qǐng)各位對(duì)號(hào)入座,看看自己有沒(méi)有中
- 關(guān)鍵字: PCB FPGA
一文讀懂光學(xué)FPGA
- 基于鍺離子注入的硅波導(dǎo)工藝和激光退火工藝,他們實(shí)現(xiàn)了可擦除的定向耦合器,進(jìn)而實(shí)現(xiàn)了可編程的硅基集成光路,也就是所謂的光學(xué)FPGA。 這篇筆記主要分享硅光芯片的一篇最新進(jìn)展。英國(guó)南開(kāi)普敦大學(xué)Reed研究組最近在arXiv貼出了一篇硅光的研究進(jìn)展 arXiv 1807.01656, “Towards an optical FPGA - Programmable silicon photonic circuits“。基于鍺離子注入的硅波導(dǎo)工藝和激光退火工藝,他們實(shí)現(xiàn)了可擦除的定向耦合器,進(jìn)而實(shí)現(xiàn)了可編程的
- 關(guān)鍵字: FPGA
交流斬波調(diào)壓器中PWM控制的FPGA實(shí)現(xiàn)
- 本文就是利用EDA開(kāi)發(fā)平臺(tái),實(shí)現(xiàn)基于IGBT器件的交流斬波調(diào)壓器中PWM波的控制。這種基于IGBT器件和PWM控制的交流調(diào)壓器,相比于傳統(tǒng)的變壓器調(diào)壓和可控硅
- 關(guān)鍵字: 交流斬波調(diào)壓器 PWM FPGA
基于FPGA的Petri網(wǎng)的硬件實(shí)現(xiàn)
- Petri網(wǎng)是異步并發(fā)現(xiàn)象建模的重要工具,Petri網(wǎng)的硬件實(shí)現(xiàn)將為并行控制器的設(shè)計(jì)提供一種有效的途徑.本文在通用的EDA軟件Max+PlusII中,研究了基本Petr
- 關(guān)鍵字: EDA技術(shù) FPGA VHDL Petri網(wǎng)
FPGA芯片選擇策略
- FPGA器件的選用同其它通用邏輯器件不同,除考慮器件本身的性能外,軟件下具也很重要。目前市場(chǎng)上已有的FPGA器件生產(chǎn)廠家有20多個(gè),而設(shè)計(jì)軟件除生產(chǎn)廠
- 關(guān)鍵字: FPGA FPGA選型 FPGA選型策略和原則
fpga介紹
FPGA是英文Field-Programmable Gate Array的縮寫(xiě),即現(xiàn)場(chǎng)可編程門(mén)陣列,它是在PAL、GAL、EPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專(zhuān)用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門(mén)電路數(shù)有限的缺點(diǎn)。
FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個(gè)新概念,內(nèi)部包括可 [ 查看詳細(xì) ]
熱門(mén)主題
FPGA/CPLD
FPGA/協(xié)處理器
FPGA-to-ASIC
CPLD/FPGA
FPGA)
DSP+FPGA
FPGA專(zhuān)題
FPGA專(zhuān)題安全
FPGA專(zhuān)題汽車(chē)
FPGA專(zhuān)題消費(fèi)
現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)
Spartan.FPGA
FPGA/EPLD
PLD/FPGA
Virtex-5FPGA
FPGA/MCU
FPGA-SPARTAN
FPGA:QuartusⅡ
視頻服務(wù)器、碼流平滑、FPGA/CPLD、FIFO
ASIC、FPGA和DSP
FPGA/
FPGA/CPLD開(kāi)發(fā)
現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)
ASIC-to-FPGA
樹(shù)莓派
linux
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473