fpga 文章 進(jìn)入fpga技術(shù)社區(qū)
什么是PCI Express 高速串行互聯(lián)接口標(biāo)準(zhǔn)?
- PCI Express是從PCI發(fā)展而來的一種系統(tǒng)互聯(lián)接口標(biāo)準(zhǔn)。PCI和PCI-X都是基于32位以及64位的并行總線,而PCI Express則使用高速串行總線。PCI Express后向兼容于PCI,能夠靈活地提供大峰值帶寬。
- 關(guān)鍵字: PCIExpress PCI FPGA
FPGA市場未來成長潛力有多大?
- 2014年FPGA市場規(guī)模為52.7億美元,據(jù)Green Mountain Outlook報(bào)導(dǎo),研調(diào)機(jī)構(gòu)Global Market Insights的最新報(bào)告顯示,F(xiàn)PGA市場在2015~2022年間將出現(xiàn)8.4%的年復(fù)合成長率,屆時(shí)規(guī)模可望超過99.8億美元。 成長動(dòng)能主要來自資料處理、汽車、工業(yè)和消費(fèi)電子等不同終端使用產(chǎn)業(yè)增加的需求,其中又以智能型手機(jī)對市場的影響最大。此外,內(nèi)建RAM的FPGA可增加執(zhí)行訊號處理、影像增強(qiáng)等數(shù)碼訊號處理(DSP)功能的效率,而平面顯示器對于處理、顯示面板應(yīng)用
- 關(guān)鍵字: FPGA
輔助駕駛:基于圖像傳感器的汽車全景環(huán)視系統(tǒng)
- 我們具有自主知識產(chǎn)權(quán)的車載全景視覺技術(shù)是將分布安裝于車輛周邊的圖像傳感器捕捉的圖像進(jìn)行合成和投影,在人機(jī)界面虛擬一個(gè)單一的全景圖像,并且這個(gè)圖像時(shí)無盲區(qū)的,能夠360°的觀察車身周邊的狀況。同時(shí),這個(gè)圖像經(jīng)過合成和投影,形成符合人的思維習(xí)慣的全景圖像。
- 關(guān)鍵字: 全景視覺傳感器 汽車環(huán)視系統(tǒng) 計(jì)算機(jī)視覺 FPGA 圖像處理
基于腦電的駕駛疲勞檢測系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn),包括原理圖、電路圖等
- 基于腦電的疲勞駕駛檢測系統(tǒng)的設(shè)計(jì)思想為:首先要通過腦電采集電路采集腦電信號,再對其進(jìn)行小波去噪處理,去掉腦電偽跡和高頻噪聲,最后通過處理分析腦電信號,從而給出駕駛?cè)藛T的疲勞程度。
- 關(guān)鍵字: 駕駛疲勞檢測系統(tǒng) 腦電 FPGA SPI接口控制器 小波去噪
汽車離道報(bào)警系統(tǒng)設(shè)計(jì)
- 本設(shè)計(jì)包括以FPGA為開發(fā)平臺的信號處理運(yùn)算和控制的系統(tǒng)核心,以攝像頭為核心的圖像采集系統(tǒng),能檢測底盤是否變形的位置檢測系統(tǒng),能提示用戶的聲光報(bào)警系統(tǒng),以及由電源電路、電源檢測保護(hù)電路、信號處理預(yù)處理電路組成的輔助系統(tǒng)。
- 關(guān)鍵字: 汽車離道報(bào)警系統(tǒng) Nexsy3 FPGA 圖像采集 位置檢測
基于FPGA腦機(jī)接口設(shè)計(jì)
- 腦機(jī)接口BCI(Brain Computer Interface)是一種新穎的人機(jī)接口方式。它的定義是:不依賴于腦的正常輸出通路(外周神經(jīng)系統(tǒng)及肌肉組織)的腦-機(jī)(計(jì)算機(jī)或其他裝置)通訊系統(tǒng)。要實(shí)現(xiàn)腦機(jī)接口,必須有一種能反映人腦不同狀態(tài)的信號,并且能夠?qū)崟r(shí)或短時(shí)對這種信號進(jìn)行提取和分類。
- 關(guān)鍵字: 腦機(jī) 接口設(shè)計(jì) FPGA
北京公交GPS車輛監(jiān)控系統(tǒng)研究
- 介紹了北京市公共交通總公司智能化調(diào)度指揮系統(tǒng)中的GPS車輛監(jiān)控系統(tǒng)的組成及其所采用的一些關(guān)鍵技術(shù):DGPS、組合定位、集群通信、電子地圖等,描述了系統(tǒng)中采用的具體工作方式:TDMA、專用信道、廣播同步等,闡述了硬件設(shè)計(jì)及實(shí)現(xiàn)中的FPGA技術(shù)。最后說明了系統(tǒng)的應(yīng)用環(huán)境。
- 關(guān)鍵字: 車輛監(jiān)控系統(tǒng) GPS FPGA
fpga介紹
FPGA是英文Field-Programmable Gate Array的縮寫,即現(xiàn)場可編程門陣列,它是在PAL、GAL、EPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個(gè)新概念,內(nèi)部包括可 [ 查看詳細(xì) ]
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473