首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fsp:fpga-pcb

FPGA開發(fā)技巧之同步復位與異步復位的理解

  • FPGA開發(fā)技巧之同步復位與異步復位的理解-前兩天和師兄討論了一下design rule其中提到了同步異步復位的比較這個常見問題,據(jù)說也是IC公司經(jīng)常問到的一面試題。
  • 關鍵字: FPGA  同步復位  異步復位  

詳細圖解在NetFPGA上創(chuàng)建一個OpenFlow Switch的網(wǎng)絡

  • 詳細圖解在NetFPGA上創(chuàng)建一個OpenFlow Switch的網(wǎng)絡-Author: KiKiCompany:Digilent ChinaEmail : Date: 2012.02.14 目的 如 圖所示,我們會創(chuàng)建一個基于OpenFlow Switch的網(wǎng)絡。
  • 關鍵字: FPGA  NetFPGA  

用FPGA實現(xiàn)MAC核所要完成的功能

  • 用FPGA實現(xiàn)MAC核所要完成的功能-MAC發(fā)送模塊可將上層協(xié)議提供的數(shù)據(jù)封裝之后通過MII接口發(fā)送給PHY。
  • 關鍵字: FPGA  MAC  MII  

FPGA verilog實現(xiàn)的1602時鐘計數(shù)器

  • FPGA verilog實現(xiàn)的1602時鐘計數(shù)器-網(wǎng)上很少用人公開這一類代碼,一搜FPGA 1602,都是寫一個靜態(tài)的顯示,在實際應用中,是沒有用的,因此這個簡單的例子,給大家拋磚引玉了!
  • 關鍵字: FPGA  1602時鐘計數(shù)器  

如何使用PlanAhead/Adept加速管腳排布

  • 如何使用PlanAhead/Adept加速管腳排布-在排布FPGA管腳生成ucf文件的過程中,當FPGA管腳較多的時候,手工排布管腳不僅效率低,而且很容易出錯。借助PlanAhead和Adept等工具,可以很方便快速的實現(xiàn)管腳排布。
  • 關鍵字: PlanAhead  Adept  FPGA  

組合邏輯設計中的毛刺現(xiàn)象

  • 組合邏輯設計中的毛刺現(xiàn)象-和所有的數(shù)字電路一樣,毛刺也是FPGA電路中的棘手問題,它的出現(xiàn)會影響電路工作的穩(wěn)定性,可靠性,嚴重時會導致整個數(shù)字系統(tǒng)的誤動作和邏輯紊亂。
  • 關鍵字: 毛刺  FPGA  電路  

FPGA管腳分配時需注意的一些事項

  • FPGA管腳分配時需注意的一些事項-設計過FPGA的原理圖,看FPGA的手冊,說管腳的分配問題,如時鐘管腳要用GC類管腳,而且單端時鐘輸入時要用P類型的管腳,不能用N類型管腳等等。
  • 關鍵字: FPGA  

學習FPGA需要注意的幾個重要問題

  • 學習FPGA需要注意的幾個重要問題-如何學好FPGA呢,很多人很困惑,多數(shù)停留在基礎位置徘徊,我就這方面問題給大家談幾點自己的看法。
  • 關鍵字: FPGA  數(shù)字電路  HDL語言  

使用Signal Tap II采集到的數(shù)據(jù)進行Matlab仿真

  • 使用Signal Tap II采集到的數(shù)據(jù)進行Matlab仿真-在使用FPGA進行無線通信或者進行信號處理時,一般按照這樣的步驟進行
  • 關鍵字: FPGA  Matlab仿真  SignalTapII  

FPGA專家教您如何在FPGA設計中使用HLS

  • FPGA專家教您如何在FPGA設計中使用HLS-Luke Miller并非一開始就是HLS(高層次綜合)的倡導者。在使用早期的工具版本的時候,他似乎有過一些糟糕的經(jīng)歷。
  • 關鍵字: FPGA  HLS  

深度學習算法有望在FPGA和超級計算機上運行

  • 深度學習算法有望在FPGA和超級計算機上運行-由NSF資助的一個研究項目,目前正在研究如何使用RDMA高性能連接器將深度學習算法在FPGA和跨系統(tǒng)之間運行;另一個由Andrew Ng和兩個超算專家牽頭的項目,則希望把模型放在超級計算機上,給它們一個Python接口。
  • 關鍵字: FPGA  深度學習  人工智能  

不可錯過的400Gbps以太網(wǎng)演示

  • 不可錯過的400Gbps以太網(wǎng)演示-在那里,毫無疑問你會駐足在賽靈思展位前(# 23)觀看一個基于賽靈思Virtex UltraScale VU095 FPGA評估板VCU109的Spirent 400G以太網(wǎng)測試系統(tǒng),該系統(tǒng)連接四個100Gbps的住友電工 CFP4 LR4光模塊。
  • 關鍵字: 賽靈思  FPGA  光模塊  

一個FPGA中現(xiàn)在可集成多少32位RISC處理器?

  • 一個FPGA中現(xiàn)在可集成多少32位RISC處理器?-Jan Gray是在FPGA中集成32位RISC處理器的專家,他寫了一篇博客叫作FPGA CPU 新聞,副標題為 “使用FPGA開發(fā)并行計算機體系架構”。
  • 關鍵字: FPGA  RISC處理器  

基于FPGA開放流程的SDN轉發(fā)引擎

  • 基于FPGA開放流程的SDN轉發(fā)引擎-博主Greg Ferro在其Ethereal Mind網(wǎng)頁上發(fā)布了一則關于 Corsa Technology簡短博客信息,提到Corsa公司制作了一對基于FPGA開放流程的SDN轉發(fā)引擎。Ferro同時簡單討論了此引擎是否適用于WANs網(wǎng)絡。
  • 關鍵字: SDN  FPGA  WAN  

PCB布局時去耦電容擺放經(jīng)驗分享

  • PCB布局時去耦電容擺放經(jīng)驗分享-對于電容的安裝,首先要提到的就是安裝距離。容值最小的電容,有最高的諧振頻率,去耦半徑最小,因此放在最靠近芯片的位置。容值稍大些的可以距離稍遠,最外層放置容值最大的。但是,所有對該芯片去耦的電容都盡量靠近芯片。
  • 關鍵字: PCB  去耦電容  
共8329條 78/556 |‹ « 76 77 78 79 80 81 82 83 84 85 » ›|

fsp:fpga-pcb介紹

您好,目前還沒有人創(chuàng)建詞條fsp:fpga-pcb!
歡迎您創(chuàng)建該詞條,闡述對fsp:fpga-pcb的理解,并與今后在此搜索fsp:fpga-pcb的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473