EEPW首頁(yè) >>
主題列表 >>
ip&
ip& 文章 進(jìn)入ip&技術(shù)社區(qū)
德州儀器推出IP質(zhì)量管理單元系統(tǒng)
- 日前,德州儀器 (TI) 宣布推出一套新型的 IP 質(zhì)量管理單元系統(tǒng)—PIQUA,該產(chǎn)品將使服務(wù)供應(yīng)商能夠在 VoIP、IP 視頻、IPTV 以及因特網(wǎng)音樂(lè)服務(wù)方面,為個(gè)人消費(fèi)者與企業(yè)用戶提供高級(jí)服務(wù)質(zhì)量。通過(guò)積極與 Motive 及 Viola Networks 的合作,融合了PIQUA 的TI IP 通信技術(shù)產(chǎn)品,可提供重要技術(shù)信息來(lái)正確管理各種新興
- 關(guān)鍵字: IP 德州儀器 質(zhì)量管理單元系統(tǒng)
QuickLogic推出SDIO IP和SDIO參考設(shè)計(jì)
- QuickLogic公司近日宣布推出可嵌入QuickLogic 微瓦FPGA產(chǎn)品系列Eclipse II™的SDIO主控器IP核。為了進(jìn)一步縮短客戶產(chǎn)品設(shè)計(jì)的時(shí)間,QuickLogic同時(shí)還提供基于Eclipse II QL8325和QL8150 的SDIO參考設(shè)計(jì)。 Quick
- 關(guān)鍵字: IP QuickLogic SDIO
ST無(wú)線IP家庭網(wǎng)絡(luò)多媒體流組合
- 多媒體/手機(jī)芯片領(lǐng)導(dǎo)廠商針對(duì)下一代家庭娛樂(lè)信息產(chǎn)品推出成套關(guān)鍵技術(shù) 意法半導(dǎo)體日前公布了該公司正在為無(wú)線家庭IP網(wǎng)絡(luò)的音視頻流應(yīng)用開發(fā)一套關(guān)鍵技術(shù)的細(xì)節(jié),以實(shí)現(xiàn)新一代消費(fèi)電子產(chǎn)品。有了這些技術(shù),不同的消費(fèi)產(chǎn)品(機(jī)頂盒、DVD影碟機(jī)、DVD錄放機(jī)、移動(dòng)終端)就可以通過(guò)無(wú)線連接來(lái)共享多媒體內(nèi)容。ST正在開發(fā)的關(guān)鍵技術(shù)包括視頻碼轉(zhuǎn)換、先進(jìn)的視頻編碼器和強(qiáng)固的解碼器 (H.264)、自適應(yīng)播放、802.11n WLAN和安全/DRM (數(shù)字權(quán)限管理)。 這些技術(shù)的開發(fā)目標(biāo)是按照“隨時(shí)
- 關(guān)鍵字: IP ST 多媒體 家庭網(wǎng)絡(luò) 無(wú)線 移動(dòng)多媒體
用PowerPC實(shí)現(xiàn)高帶寬 TCP/IP 性能
- 用PowerPC實(shí)現(xiàn)高帶寬 TCP/IP 性能,今天,實(shí)現(xiàn)線速 TCP/IP 性能仍舊是一項(xiàng)重大設(shè)計(jì)挑戰(zhàn)。在本文中,我們將討論限制 TCP/IP 性能的單位字節(jié)和單位包的處理成本,并給出在基于嵌入式處理器的應(yīng)用中實(shí)現(xiàn)千兆位以太網(wǎng) TCP/IP 性能最大化的技術(shù)。
- 關(guān)鍵字: 性能 TCP/IP 帶寬 實(shí)現(xiàn) PowerPC
IP業(yè)務(wù)網(wǎng)解決方案
- 當(dāng)前IP網(wǎng)所承擔(dān)的業(yè)務(wù)已經(jīng)不再是電子郵件和網(wǎng)頁(yè)瀏覽,除了基于IP網(wǎng)的寬帶業(yè)務(wù),還逐步出現(xiàn)了VPN等高增值業(yè)務(wù)。這就要求IP網(wǎng)不僅有容量上,而且要在業(yè)務(wù)支持種類、服務(wù)質(zhì)量和可管理性上有所提高,最終發(fā)展到以IP/MPLS網(wǎng)實(shí)現(xiàn)統(tǒng)一的業(yè)務(wù)提供和業(yè)務(wù)承載。 今天,IP/MPLS標(biāo)準(zhǔn)和技術(shù)正日益得到完善,其市場(chǎng)接受度正不斷提高,許多運(yùn)營(yíng)商將在網(wǎng)絡(luò)中構(gòu)建具有業(yè)務(wù)提供能力的IP/MPLS業(yè)務(wù)層作為其重要戰(zhàn)略。傳統(tǒng)的路由器也具有一定的IP或MPLS隧道能力,但是它們并不是基于“面向服務(wù)”進(jìn)行設(shè)計(jì)的,只能以粗放的
- 關(guān)鍵字: IP
NexTone:為IP網(wǎng)絡(luò)實(shí)現(xiàn)會(huì)話管理
- 關(guān)鍵字: 會(huì)話 管理 實(shí)現(xiàn) 網(wǎng)絡(luò) IP NexTone
自由IP Core資源的利用
- 摘 要:本文介紹了與免費(fèi)IP Core運(yùn)作有關(guān)的問(wèn)題以及免費(fèi)資源的若干來(lái)源,然后通過(guò)對(duì)兩個(gè)不同來(lái)源的、免費(fèi)的八位RISC CPU進(jìn)行比較和分析,給出了若干選用免費(fèi)核時(shí)應(yīng)考慮的問(wèn)題。關(guān)鍵詞:IP Core; CPU引言隨著集成電路單位面積晶體管數(shù)量的激增和人們對(duì)縮短設(shè)計(jì)周期的追求,設(shè)計(jì)重用已經(jīng)成為有效的應(yīng)對(duì)方法,它不但適合于ASIC,也適合于CPLD/FPGA。在CPLD/FPGA的設(shè)計(jì)過(guò)程中,由于開發(fā)工具的通用性、設(shè)計(jì)語(yǔ)言的標(biāo)準(zhǔn)化,設(shè)計(jì)過(guò)程幾乎與所用器件的硬件結(jié)構(gòu)無(wú)關(guān),
- 關(guān)鍵字: CPU IP Core
TCP/IP協(xié)議棧在嵌入式芯片上的實(shí)現(xiàn)
- 摘 要:本文介紹了一種在Atmega128芯片上嵌入TCP/IP協(xié)議棧的實(shí)現(xiàn)方法,整個(gè)協(xié)議棧采用模塊化設(shè)計(jì),結(jié)構(gòu)簡(jiǎn)單,可以很方便的移植到不同芯片上。關(guān)鍵詞:TCP/IP;嵌入式系統(tǒng);8019AS;Atmega128引言對(duì)于嵌入式系統(tǒng)而言,考慮到TCP/IP協(xié)議的復(fù)雜性以及嵌入式系統(tǒng)自身資源的有限,對(duì)TCP/IP的實(shí)現(xiàn)并不是一件容易的事情。在一些特殊場(chǎng)合,比如要求實(shí)時(shí)性或者數(shù)據(jù)的安全性,實(shí)現(xiàn)TCP/IP協(xié)議時(shí)還需要特別加以考慮。下面以ATMEL公司的mega128芯片為硬
- 關(guān)鍵字: 8019AS Atmega128 TCP/IP 嵌入式系統(tǒng)
基于C*SoC200的32位稅控機(jī)專用系統(tǒng)芯片設(shè)計(jì)
- 摘 要:本文首先介紹了一個(gè)32位嵌入式稅控機(jī)專用系統(tǒng)芯片C3118的功能、結(jié)構(gòu)和特點(diǎn),然后分析了一個(gè)自動(dòng)化程度很高的SoC設(shè)計(jì)平臺(tái)——C*SoC200,對(duì)該平臺(tái)的主要結(jié)構(gòu)和功能進(jìn)行了分析。關(guān)鍵詞:IP;SoC;平臺(tái);仿真 引言2003年7月,中國(guó)國(guó)家質(zhì)量監(jiān)督檢驗(yàn)檢疫總局發(fā)布了由稅控機(jī)國(guó)家標(biāo)準(zhǔn)制定委員會(huì)制定的稅控收款機(jī)國(guó)家標(biāo)準(zhǔn)。并將陸續(xù)出臺(tái)一系列的管理法規(guī)。為了滿足國(guó)家標(biāo)準(zhǔn)的要求,各稅控機(jī)生產(chǎn)廠家都在積極使用32位MCU開發(fā)符合新規(guī)范的稅控機(jī)。而32位的嵌入式稅控機(jī)專用
- 關(guān)鍵字: IP SoC 仿真 平臺(tái) SoC ASIC
基于FPGA的可編程定時(shí)器/計(jì)數(shù)器8253的設(shè)計(jì)與實(shí)現(xiàn)
- 摘 要:本文介紹了可編程定時(shí)器/計(jì)數(shù)器8253的基本功能,以及一種用VHDL語(yǔ)言設(shè)計(jì)可編程定時(shí)器/計(jì)數(shù)器8253的方法,詳述了其原理和設(shè)計(jì)思想,并利用Altera公司的FPGA器件ACEX 1K予以實(shí)現(xiàn)。關(guān)鍵詞:FPGA;IP;VHDL 引言在工程上及控制系統(tǒng)中,常常要求有一些實(shí)時(shí)時(shí)鐘,以實(shí)現(xiàn)定時(shí)或延時(shí)控制,如定時(shí)中斷,定時(shí)檢測(cè),定時(shí)掃描等,還要求有計(jì)數(shù)器能對(duì)外部事件計(jì)數(shù)。要實(shí)現(xiàn)定時(shí)或延時(shí)控制,有三種主要方法:軟件定時(shí)、不可編程的硬件定時(shí)、可編程的硬件定時(shí)器。其中可編
- 關(guān)鍵字: FPGA IP VHDL
ip&介紹
您好,目前還沒(méi)有人創(chuàng)建詞條ip&!
歡迎您創(chuàng)建該詞條,闡述對(duì)ip&的理解,并與今后在此搜索ip&的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)ip&的理解,并與今后在此搜索ip&的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473