首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> pcb)

電子產(chǎn)品的無形敵人竟然是它

  •   半個世紀(jì)以來,靜電在電子行業(yè)引起的著火、爆炸等事故不勝枚舉。僅美國電子行業(yè)每年因靜電造成的損失就高達(dá)幾百億美元,因此,靜電防護在減少損失、提升品質(zhì)和消費效率方面具有重要的意義。   隨著集成電路行業(yè)的迅速發(fā)展,體積小、集成度高的器件越發(fā)受市場歡迎,這種需求也導(dǎo)致導(dǎo)線間間距越來越小,內(nèi)部氧化膜逐漸變薄,以至于制造過程中一些微小電壓就可能擊穿這些電子器件。而電子產(chǎn)品在生產(chǎn)、運輸、儲存和轉(zhuǎn)運等一系列過程中所產(chǎn)生的靜電電壓卻遠(yuǎn)遠(yuǎn)超過其耐壓值,這就可能造成器件的擊穿或失效,影響產(chǎn)品的可靠性。所以必須要重視靜電
  • 關(guān)鍵字: 靜電  PCB  

EMC問題-接地技巧及PCB工程師注意事項

  •   EMC問題  在布板的時候還應(yīng)該注意EMC的抑制哦!!這很不好把握,分布電容隨時存在!!  如何接地  PCB設(shè)計原本就要考慮很多的因素,不同的環(huán)境需要考慮不同的因素.另外,我不是PCB工程師,經(jīng)驗并不豐富  地的分割與匯接  接地是抑制電磁干擾、提高電子設(shè)備EMC性能的重要手段之一。正確的接地既能提高產(chǎn)品抑制電磁干擾的能力,又能減少產(chǎn)品對外的EMI發(fā)射?! 〗拥氐暮x  電子設(shè)備的“地”通常有兩種含義:一種是“大地”(安全地),另一種是“系統(tǒng)基準(zhǔn)地”(信號地)。接地就是指在系統(tǒng)與某個電位基準(zhǔn)面之間建
  • 關(guān)鍵字: PCB  EMC  

教科書上絕對不會教的PCB布局秘籍

  •   在電路設(shè)計過程中,應(yīng)用工程師往往會忽視印刷電路板(PCB)的布局。通常遇到的問題是,電路的原理圖是正確的,但并不起作用,或僅以低性能運行。在本文中,我將向您介紹如何正確地布設(shè)運算放大器的電路板以確保其功能、性能和穩(wěn)健性?! ∽罱?,我與一名實習(xí)生在利用增益為2V/V、負(fù)荷為10k?、電源電壓為+/-15V的非反相配置OPA191運算放大器進行設(shè)計。圖1所示為該設(shè)計的原理圖。       圖1:采用非反相配置的OPA191]OPA191原理圖  我讓實習(xí)生為該設(shè)計布設(shè)電路板,同時為他
  • 關(guān)鍵字: PCB  

實現(xiàn)PCB高效自動布線的設(shè)計技巧和要點

  •   盡管現(xiàn)在的EDA工具很強大,但隨著PCB尺寸要求越來越小,器件密度越來越高,PCB設(shè)計的難度并不小。如何實現(xiàn)PCB高的布通率以及縮短設(shè)計時間呢?本文介紹PCB規(guī)劃、布局和布線的設(shè)計技巧和要點。 現(xiàn)在PCB設(shè)計的時間越來越短,越來越小的電路板空間,越來越高的器件密度,極其苛刻的布局規(guī)則和大尺寸的組件使得設(shè)計師的工作更加困難。為了解決設(shè)計上的困難,加快產(chǎn)品的上市,現(xiàn)在很多廠家傾向于采用專用EDA工具來實現(xiàn)PCB的設(shè)計。但專用的EDA工具并不能產(chǎn)生理想的結(jié)果,也不能達(dá)到100%的布通率,而且很亂,通常還需花
  • 關(guān)鍵字: PCB  EDA  

PCB行業(yè)競爭格局分散 大陸產(chǎn)值增速最快

  •   印制線路板(Printed Circuit Board,簡稱 PCB)是在通用基材上按預(yù)定設(shè)計形成點間連接及印制組件的印制板。PCB 產(chǎn)品的主要功能是使各種電子零組件形成預(yù)定電路的連接,起到中繼傳輸?shù)淖饔谩?        作為電子零件裝載的基板和關(guān)鍵互連件,印刷電路板的制造品質(zhì)不但直接影響電子產(chǎn)品的可靠性,而且影響系統(tǒng)產(chǎn)品整體競爭力,因此被稱為“電子系統(tǒng)產(chǎn)品之母”。印刷電路板產(chǎn)業(yè)的發(fā)展水平一定程度上反映一個國家或地區(qū)電子產(chǎn)業(yè)的發(fā)展速度與技術(shù)水準(zhǔn)。   制作
  • 關(guān)鍵字: PCB  

【E問E答】高速PCB設(shè)計入門概念問答集

  •   要做高速的 PCB 設(shè)計,首先必須明白下面的一些基本概念,這是基礎(chǔ)。  1、什么是電磁干擾(EMI)和電磁兼容性(EMC)?  (Electromagnetic Interference),有傳導(dǎo)干擾和輻射干擾兩種。 傳導(dǎo)干擾是指通過導(dǎo)電介質(zhì)把一個電網(wǎng)絡(luò)上的信號耦合(干擾)到另一個電網(wǎng)絡(luò)。輻射干擾是指干擾源通過空間把其信號耦合(干擾)到另一個電網(wǎng)絡(luò)。在高速 PCB 及系統(tǒng)設(shè)計中,高頻信號線、集成電路的引腳、各類接插件等都可能成為具有天線特性的
  • 關(guān)鍵字: PCB  EMC  

PCB布線設(shè)計-模擬和數(shù)字布線的異同

  •   工程領(lǐng)域中的數(shù)字設(shè)計人員和數(shù)字電路板設(shè)計專家在不斷增加,這反映了行業(yè)的發(fā)展趨勢。盡管對數(shù)字設(shè)計的重視帶來了電子產(chǎn)品的重大發(fā)展,但仍然存在,而且還會一直存在一部分與模擬或現(xiàn)實環(huán)境接口的電路設(shè)計。模擬和數(shù)字領(lǐng)域的布線策略有一些類似之處,但要獲得更好的結(jié)果時,由于其布線策略不同,簡單電路布線設(shè)計就不再是最優(yōu)方案了。本文就旁路電容、電源、地線設(shè)計、電壓誤差和由PCB布線引起的電磁干擾(EMI)等幾個方面,討論模擬和數(shù)字布線的基本相似之處及差別?! ∧M和數(shù)字布線策略的相似之處  旁路或去耦電容  在布線時,模
  • 關(guān)鍵字: PCB  去耦電容  

PCB板再度漲價!LED顯示屏行業(yè)中誰壓力最大?

  • 無論是漲價,還是降價,市場總會變化,只有拿著一手好牌才能保持議價權(quán)力,化危機為機遇。
  • 關(guān)鍵字: PCB  LED  

PCB基本設(shè)計流程詳解

  •   一般PCB基本設(shè)計流程如下:前期準(zhǔn)備->PCB結(jié)構(gòu)設(shè)計->PCB布局->布線->布線優(yōu)化和絲印->網(wǎng)絡(luò)和DRC檢查和結(jié)構(gòu)檢查->制版?! 〉谝唬呵捌跍?zhǔn)備。這包括準(zhǔn)備元件庫和原理圖?!肮び破涫?,必先利其器”,要做出一塊好的板子,除了要設(shè)計好原理之外,還要畫得好。在進行PCB設(shè)計之前,首先要準(zhǔn)備好原理圖SCH的元件庫和PCB的元件庫。元件庫可以用peotel自帶的庫,但一般情況下很難找到合適的,最好是自己根據(jù)所選器件的標(biāo)準(zhǔn)尺寸資料自己做元件庫。原則上先做PCB的元件庫
  • 關(guān)鍵字: PCB  布線  

基于FPGA的PCB測試機硬件電路設(shè)計

  •   PCB 光板測試機基本的測試原理是歐姆定律,其測試方法是將待測試點間加一定的測試電壓,用譯碼電路選中PCB 板上待測試的兩點,獲得兩點間電阻值對應(yīng)的電壓信號,通過電壓比較電路,測試出兩點間的電阻或通斷情況。 重復(fù)以上步驟多次,即可實現(xiàn)對整個電路板的測試?! ∮捎诒粶y試的點數(shù)比較多, 一般測試機都在2048點以上,測試控制電路比較復(fù)雜,測試點的查找方法以及切換方法直接影響測試機的測試速度,本文研究了基于FPGA的硬件控制系統(tǒng)設(shè)計?! ∮布刂葡到y(tǒng)  測試過程是在上
  • 關(guān)鍵字: FPGA  PCB  

解密PROTEL DXP軟件的PCB設(shè)計技巧

  •   Protel DXP是第一個將所有設(shè)計工具集于一身的板級設(shè)計系統(tǒng),電子設(shè)計者從最初的項目模塊規(guī)劃到最終形成生產(chǎn)數(shù)據(jù)都可以按照自己的設(shè)計方式實現(xiàn)。Protel DXP運行在優(yōu)化的設(shè)計瀏覽器平臺上,并且具備當(dāng)今所有先進的設(shè)計特點,能夠處理各種復(fù)雜的PCB設(shè)計過程。Protel DXP作為一款新推出的電路設(shè)計軟件,在前版本的基礎(chǔ)上增加了許多新的功能。新的可定制設(shè)計環(huán)境功能包括雙顯示器支持,可固定、浮動以及彈出面板,強大的過濾和對象定位功能及增強的用戶界面等。通過設(shè)計輸入仿真、P
  • 關(guān)鍵字: PROTEL  PCB  

FPGA設(shè)計需注意的方方面面

  •   不管你是一名邏輯設(shè)計師、硬件工程師或系統(tǒng)工程師,甚或擁有所有這些頭銜,只要你在任何一種高速和多協(xié)議的復(fù)雜系統(tǒng)中使用了FPGA,你就很可能需要努力解決好器件配置、電源管理、IP集成、信號完整性和其他的一些關(guān)鍵設(shè)計問題。不過,你不必獨自面對這些挑戰(zhàn),因為在當(dāng)前業(yè)內(nèi)領(lǐng)先的FPGA公司里工作的應(yīng)用工程師每天都會面對這些問題,而且他們已經(jīng)提出了一些將令你的設(shè)計工作變得更輕松的設(shè)計指導(dǎo)原則和解決方案?! /O信號分配  可提供最多的多功能引腳、I/O標(biāo)準(zhǔn)、端接方案和差分對的FPGA在信號分配方面也具有最復(fù)雜的設(shè)
  • 關(guān)鍵字: FPGA  PCB  

PCB走線寬度變化產(chǎn)生的反射

  •   在進行PCB布線時,經(jīng)常會發(fā)生這樣的情況:走線通過某一區(qū)域時,由于該區(qū)域布線空間有限,不得不使用更細(xì)的線條,通過這一區(qū)域后,線條再恢復(fù)原來的寬度。走線寬度變化會引起阻抗變化,因此發(fā)生反射,對信號產(chǎn)生影響。那么什么情況下可以忽略這一影響,又在什么情況下我們必須考慮它的影響?  有三個因素和這一影響有關(guān):阻抗變化的大小、信號上升時間、窄線條上信號的時延。  首先討論阻抗變化的大小。很多電路的設(shè)計要求反射噪聲小于電壓擺幅的5%(這和信號上的噪聲預(yù)算有關(guān)),根據(jù)反射系數(shù)公式:  ρ=(Z2-Z1)/(Z2+Z
  • 關(guān)鍵字: PCB  

智能手環(huán)的PCB設(shè)計的注意事項

  •   智能手環(huán),作為近兩年比較流行的產(chǎn)品形式,越來越多的受到人們的關(guān)注,雖然不能被全部人接受,但是它的產(chǎn)生,確實使電子產(chǎn)品市場產(chǎn)生了一些變化。  一個智能手環(huán)通常由射頻電路單元、時鐘電路單元、存儲器電路單元、傳感器電路單元和主控MCU單元等組成,而電路PCB通常集中在較小的范圍內(nèi),進行單面或者雙面貼片,電路板為4層或者6層為主?! 〖热荒敲炊喙δ芗性谝粋€較小的PCB板上,那么在手環(huán)的布局和布線中我們要進行格外的注意,現(xiàn)在總結(jié)一些注意事項,以供參考?! ?nbsp;     圖&nbs
  • 關(guān)鍵字: 智能手環(huán)  PCB  

智能手環(huán)PCB布局、布線的注意事項總結(jié)

  •   智能手環(huán),作為近兩年比較流行的產(chǎn)品形式,越來越多的受到人們的關(guān)注,同時,也使電子產(chǎn)品市場產(chǎn)生了一些變化?! ?nbsp;     一個智能手環(huán)通常由射頻電路單元、時鐘電路單元、存儲器電路單元、傳感器電路單元和主控MCU單元等組成,而電路PCB通常集中在較小的范圍內(nèi),進行單面或者雙面貼片,電路板為4層或者6層為主?! 〖热荒敲炊喙δ芗性谝粋€較小的PCB板上,那么在手環(huán)的布局和布線中我們要進行格外的注意,現(xiàn)在總結(jié)一些注意事項,以供參考?! CB各部分電路分區(qū)布局,注意走線保護  
  • 關(guān)鍵字: PCB  智能手環(huán)  
共2009條 33/134 |‹ « 31 32 33 34 35 36 37 38 39 40 » ›|

pcb)介紹

您好,目前還沒有人創(chuàng)建詞條pcb)!
歡迎您創(chuàng)建該詞條,闡述對pcb)的理解,并與今后在此搜索pcb)的朋友們分享。    創(chuàng)建詞條

相關(guān)主題

熱門主題

關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473