EEPW首頁(yè) >>
主題列表 >>
xilinx fpga
xilinx fpga 文章 進(jìn)入xilinx fpga技術(shù)社區(qū)
從錯(cuò)誤中學(xué)習(xí) —— 不再仿真
- 前幾天,我與一位從事硬核FPGA設(shè)計(jì)的設(shè)計(jì)師談起我開(kāi)發(fā)系統(tǒng)芯片的方式。由于我提到了‘FPGA’,因此他問(wèn)我對(duì)于仿真器的感覺(jué)怎么樣。而當(dāng)我告訴他我已近三年不依賴仿真器后,他大吃一驚,覺(jué)得不可思議。 這同我與許多其他FPGA設(shè)計(jì)師圍繞著提高設(shè)計(jì)抽象度的對(duì)話很類似。正如軟件開(kāi)發(fā)人員非常依賴調(diào)試器和代碼仿真器來(lái)查找錯(cuò)誤和驗(yàn)證功能一樣,F(xiàn)PGA設(shè)計(jì)師同樣一直習(xí)慣利用仿真器來(lái)進(jìn)行這些工作。仿真器為FPGA設(shè)計(jì)師提供了開(kāi)發(fā)復(fù)雜IP所需的控制手段和可視性,隨后設(shè)計(jì)師們?cè)O(shè)計(jì)流程就可以以良好
- 關(guān)鍵字: Altium 電子設(shè)計(jì) FPGA
從錯(cuò)誤中學(xué)習(xí)――不再仿真
- 從錯(cuò)誤中學(xué)習(xí)――不再仿真,前幾天,我與一位從事硬核FPGA設(shè)計(jì)的設(shè)計(jì)師談起我開(kāi)發(fā)系統(tǒng)芯片的方式。由于我提到了‘FPGA’,因此他問(wèn)我對(duì)于仿真器的感覺(jué)怎么樣。而當(dāng)我告訴他我已近三年不依賴仿真器后,他大吃一驚,覺(jué)得不可思議。這同我與許多其
- 關(guān)鍵字: 仿真 不再 學(xué)習(xí) FPGA
controller_4G08的方案設(shè)計(jì) 實(shí)現(xiàn)了FPGA對(duì)Flash的控制
- 本文設(shè)計(jì)了一個(gè)Flash控制器controller_4G08,它建立了自己的指令集,可以方便地實(shí)現(xiàn)FPGA對(duì)Flash的控制和讀寫操作。FPGA主狀態(tài)機(jī)可以在系統(tǒng)時(shí)鐘頻率下對(duì)controller_4G08發(fā)送指令,然后等待controller_4G08返回的中斷
- 關(guān)鍵字: Flash 控制 FPGA 實(shí)現(xiàn) 方案設(shè)計(jì) controller_4G08
一種基于FPGA的多路視頻通道控制系統(tǒng)設(shè)計(jì)
- 視頻監(jiān)控以其直觀、方便、信息內(nèi)容豐富而廣泛應(yīng)用于許多場(chǎng)合。視頻監(jiān)控成為人們生活中不可缺少的技術(shù)。...
- 關(guān)鍵字: FPGA DSP 視頻監(jiān)控
賽靈思第二屆開(kāi)放源碼硬件大賽完美落幕
- 由中國(guó)電子學(xué)會(huì)和美國(guó)賽靈思公司主辦的“第二屆OpenHW開(kāi)放源碼硬件與嵌入式大賽” 最終決賽及發(fā)獎(jiǎng)儀式在北京工業(yè)大學(xué)隆重舉行,經(jīng)過(guò)層層篩選進(jìn)入決賽的中國(guó)大陸及臺(tái)灣地區(qū)20支精英團(tuán)隊(duì), 面對(duì)由北大、清華、中科院、北理工、北工大和臺(tái)灣高校和香港高校的教授們以及教育部高教司、電子學(xué)會(huì)等部門的領(lǐng)導(dǎo)組成的專家評(píng)委會(huì), 現(xiàn)場(chǎng)展示了精彩紛呈的創(chuàng)新項(xiàng)目。比賽當(dāng)天評(píng)出了獲獎(jiǎng)項(xiàng)目并舉行了隆重的頒獎(jiǎng)儀式。最終來(lái)自北京大學(xué)深圳研究生院的師生代表隊(duì)摘取了桂冠, 清華大學(xué)、崑山科技大學(xué)(臺(tái)灣地區(qū)),北京交
- 關(guān)鍵字: Xilinx 嵌入式 OpenHW
基于Xilinx FPGA的千兆以太網(wǎng)及E1信號(hào)的光纖傳輸
- 本文設(shè)計(jì)的基于Xilinx FPGA的千兆位以太網(wǎng)及E1信號(hào)的光纖傳輸系統(tǒng)采用Xilinx XC5VLX30T芯片,通過(guò)以太網(wǎng)測(cè)試儀和數(shù)據(jù)誤碼儀對(duì)本系統(tǒng)分別進(jìn)行性能測(cè)試,測(cè)試結(jié)果滿足設(shè)計(jì)要求,系統(tǒng)工作穩(wěn)定。從而實(shí)現(xiàn)了千兆位以太網(wǎng)信號(hào)和E1信號(hào)的接入功能,為用戶搭建了一個(gè)大容量、多業(yè)務(wù)的傳輸平臺(tái)。
- 關(guān)鍵字: Xilinx FPGA 千兆以太網(wǎng) 光纖傳輸
FPGA低功耗設(shè)計(jì)須權(quán)衡多項(xiàng)指標(biāo)
- FPGA的功耗高度依賴于用戶的設(shè)計(jì),沒(méi)有哪種單一的方法能夠?qū)崿F(xiàn)這種功耗的降低,如同其它多數(shù)事物一樣,降低功耗的設(shè)計(jì)就是一種協(xié)調(diào)和平衡藝術(shù),在進(jìn)行低功耗器件的設(shè)計(jì)時(shí),人們必須仔細(xì)權(quán)衡性能、易用性、成本、密
- 關(guān)鍵字: FPGA 低功耗設(shè)計(jì) 指標(biāo)
基于FPGA的PROFIBUS-DP集線器設(shè)計(jì)
- 摘要:給出了用PROFIBUS―DP HUB來(lái)改變現(xiàn)場(chǎng)總線拓?fù)浣Y(jié)構(gòu)的設(shè)計(jì)方案,并對(duì)數(shù)據(jù)轉(zhuǎn)發(fā)方法進(jìn)行比較。描述了DP協(xié)議傳輸?shù)母袷?,重點(diǎn)介紹并分析了兩種幀結(jié)束檢測(cè)方法及其優(yōu)劣,最后通過(guò)八通道DP HUB的實(shí)例來(lái)說(shuō)明了整個(gè)設(shè)計(jì)
- 關(guān)鍵字: 設(shè)計(jì) 集線器 PROFIBUS-DP FPGA 基于
基于FPGA的LDPC編碼設(shè)計(jì)
- 針對(duì)低密度奇偶校驗(yàn)碼(簡(jiǎn)稱LDPC碼)的直接編碼運(yùn)算量較大、復(fù)雜度高,根據(jù)RicIlarclson和Urbanke(RU)建議的編碼方案,介紹一種適于在FPGA上實(shí)現(xiàn),利用有效校驗(yàn)矩陣來(lái)降低編碼復(fù)雜度的LDPC編碼方案,給出了編碼器設(shè)計(jì)實(shí)現(xiàn)的原理和編碼器的結(jié)構(gòu)和基本組成。在QuartusⅡ7.2軟件平臺(tái)上采用基于FPGA的VHDL語(yǔ)言實(shí)現(xiàn)了有效的編碼過(guò)程。結(jié)果表明:此方案在保證高效可靠傳輸?shù)耐瑫r(shí)降低了實(shí)現(xiàn)的復(fù)雜度。這種編碼方案可靈活應(yīng)用于不同的校驗(yàn)矩陣H,碼長(zhǎng)和碼率的系統(tǒng)中。
- 關(guān)鍵字: FPGA LDPC 編碼
賽靈思第二屆開(kāi)放源碼硬件大賽完美落幕
- 由中國(guó)電子學(xué)會(huì)和美國(guó)賽靈思公司主辦的“第二屆OpenHW開(kāi)放源碼硬件與嵌入式大賽” 最終決賽及發(fā)獎(jiǎng)儀式在北京工業(yè)大學(xué)隆重舉行,經(jīng)過(guò)層層篩選進(jìn)入決賽的中國(guó)大陸及臺(tái)灣地區(qū)20支精英團(tuán)隊(duì), 面對(duì)由北大、清華、中科院、北理工、北工大和臺(tái)灣高校和香港高校的教授們以及教育部高教司、電子學(xué)會(huì)等部門的領(lǐng)導(dǎo)組成的專家評(píng)委會(huì), 現(xiàn)場(chǎng)展示了精彩紛呈的創(chuàng)新項(xiàng)目。比賽當(dāng)天評(píng)出了獲獎(jiǎng)項(xiàng)目并舉行了隆重的頒獎(jiǎng)儀式。最終來(lái)自北京大學(xué)深圳研究生院的師生代表隊(duì)摘取了桂冠, 清華大學(xué)、崑山科技大學(xué)(臺(tái)灣地區(qū)),北京交
- 關(guān)鍵字: Xilinx 嵌入式 OpenHW
基于DSP與FPGA的全姿態(tài)指引儀圖形顯示系統(tǒng)設(shè)計(jì)
- 基于DSP與FPGA的全姿態(tài)指引儀圖形顯示系統(tǒng)設(shè)計(jì),摘要:針對(duì)機(jī)載電子全姿態(tài)指引儀顯示圖形信息的特征及其變化特點(diǎn),在系統(tǒng)初始化時(shí)將圖形內(nèi)容分為背景層、填充層和動(dòng)態(tài)字符層三層,運(yùn)算過(guò)程中只改變根據(jù)參數(shù)變化的填充層和字符層;將圖形運(yùn)算過(guò)程分為圖形輪廓生成和
- 關(guān)鍵字: 圖形 顯示系統(tǒng) 設(shè)計(jì) 指引 姿態(tài) DSP FPGA A/D轉(zhuǎn)換
xilinx fpga介紹
Xilinx FPGA
Xilinx FPGA主要分為兩大類,一種側(cè)重低成本應(yīng)用,容量中等,性能可以滿足一般的邏輯設(shè)計(jì)要求,如Spartan系列;還有一種側(cè)重于高性能應(yīng)用,容量大,性能能滿足各類高端應(yīng)用,如Virtex系列,用戶可以根據(jù)自己實(shí)際應(yīng)用要求進(jìn)行選擇。 在性能可以滿足的情況下,優(yōu)先選擇低成本器件。
Xilinx FPGA可編程邏輯解決方案縮短了電子設(shè)備制造商開(kāi)發(fā)產(chǎn)品的時(shí)間 [ 查看詳細(xì) ]
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473