首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁 >> 主題列表 >> xilinx fpga

GPON脈沖模式接收器的低功率解決方案

MIMO-OFDMA無線基站的DSP-FPGA系統(tǒng)劃分

  • 引言   無線運(yùn)營(yíng)商通過提供增強(qiáng)數(shù)據(jù)服務(wù)來提高單位用戶平均收益(ARPU),這同時(shí)推動(dòng)了對(duì)寬帶的需求,導(dǎo)致對(duì)數(shù)據(jù)速率的要求越來越高。而且,為用戶提供各種應(yīng)用體驗(yàn)的要求也促使底層網(wǎng)絡(luò)體系結(jié)構(gòu)進(jìn)行變革。窄帶2G GSM、IS-95系統(tǒng)等以語音為中心的技術(shù)已經(jīng)發(fā)展到了基于WCDMA的HSDPA和HSUPA系統(tǒng),峰值數(shù)據(jù)速率達(dá)到了10Mbps。今后的3GPP長(zhǎng)期發(fā)展規(guī)范采用了多輸入多輸出(MIMO)等復(fù)雜的信號(hào)處理技術(shù),以及正交頻分復(fù)用接入(OFDMA)和多載波碼分復(fù)用接入(MC-CDMA)等新的射頻技術(shù),這些
  • 關(guān)鍵字: MIMO  WiMAX  LTE  3G  FPGA  

基于USB2.0與FPGA技術(shù)的高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)

  •   近年來筆記本電腦迅速普及和更新,其中大部分已經(jīng)不配置RS232接口,而USB接口已成為今后一段時(shí)間PC機(jī)與外設(shè)接口的主流。本采集系統(tǒng)的設(shè)計(jì)構(gòu)建了一個(gè)基于USB接口的多功能通用數(shù)據(jù)采集、傳輸平臺(tái),將嵌入式系統(tǒng)的實(shí)時(shí)性、靈活性和PC機(jī)強(qiáng)大的數(shù)據(jù)存儲(chǔ)、處理、顯示功能結(jié)合起來。該采集系統(tǒng)在智能儀器儀表、測(cè)控系統(tǒng)、工控系統(tǒng)等領(lǐng)域有廣闊的應(yīng)用前景。 1 系統(tǒng)總體結(jié)構(gòu)設(shè)計(jì)   1.1 系統(tǒng)總體結(jié)構(gòu)   系統(tǒng)總體結(jié)構(gòu)框圖如圖1所示,系統(tǒng)包括:?jiǎn)纹瑱C(jī)與USB接口模塊、FPGA模塊、信號(hào)調(diào)理及A/D模塊。其中,單片
  • 關(guān)鍵字: 單片機(jī)  USB  FPGA  A/D  

基于DSP的嵌入式顯微圖像處理系統(tǒng)的設(shè)計(jì)

  •   顯微圖像處理是數(shù)字圖像處理的一個(gè)重要研究領(lǐng)域,隨著其技術(shù)的不斷發(fā)展,已經(jīng)在材料、生物、醫(yī)學(xué)等領(lǐng)域得到了廣泛應(yīng)用[1][2]。目前的顯微圖像處理通常利用圖像采集系統(tǒng)將顯微圖像采集到計(jì)算機(jī)中再進(jìn)行圖像處理,這樣,雖然運(yùn)算速度高,但體積龐大、不便于攜帶,有一定的局限性。因此,采用數(shù)字圖像處理技術(shù)和DSP技術(shù)實(shí)現(xiàn)顆粒顯微圖像的高效、快速、全面的統(tǒng)計(jì)與測(cè)量,具有重要的實(shí)用價(jià)值和廣闊的應(yīng)用前景。     本文提出并設(shè)計(jì)了一種基于DSP和FPGA的嵌入式顯微圖像采集處理系統(tǒng),如圖1所
  • 關(guān)鍵字: DSP  圖像處理  顯微  FPGA  

GE Fanuc智能設(shè)備推出首個(gè)加固XMCV5夾層卡

  •   針對(duì)數(shù)字信號(hào)處理應(yīng)用而設(shè)計(jì);可應(yīng)用于最惡劣的環(huán)境當(dāng)中   * Xilinx Virtex FPGA 處理器   * 5種加固選項(xiàng)   * 靈活配置選項(xiàng)   * 兼容 VITA-42.0、VITA 42.2 和VITA 42.3   GE Fanuc 智能設(shè)備近日發(fā)布支持Xilinx Virtex-5 FPGA 的XMCV5夾層卡,以滿足軍事和航空領(lǐng)域客戶日益增長(zhǎng)的對(duì)FPGA技術(shù)的需求。我們?cè)O(shè)計(jì)的XMCV5應(yīng)用范圍十分廣泛,在數(shù)字信號(hào)(DSP)處理應(yīng)用方面,可應(yīng)用于地面移動(dòng)通信、飛機(jī)固定和旋
  • 關(guān)鍵字: FPGA  數(shù)字信號(hào)處理  GE Fanuc  夾層卡  

Spartan-3 FPGA系列中高效PCB布局的LVDS信號(hào)倒相

  •   提要   在比較簡(jiǎn)單的未大量使用過孔的四層或六層 PCB 上,可能很難對(duì) LVDS 或 LVPECL 這類差分信號(hào)布線。其原因是,驅(qū)動(dòng)器上的正極引腳必須驅(qū)動(dòng)接收器上的相應(yīng)正極引腳,而負(fù)極引腳則必須驅(qū)動(dòng)接收器的負(fù)極引腳。有時(shí)跡線以錯(cuò)誤的方向結(jié)束,這實(shí)際上是向電路中添加了一個(gè)倒相器。本應(yīng)用指南說明 Spartan?- 3 FPGA 系列如何僅通過在接收器數(shù)據(jù)通路中加入一個(gè)倒相器即可避免大量使用過孔,并且在不要求 PCB 重新設(shè)計(jì)的情況下即可解決意外的 PCB 跡線交換問題。這項(xiàng)技術(shù)同樣適用于將 FPGA
  • 關(guān)鍵字: PCB  LVDS  倒相器  FPGA  SDR  

3G系統(tǒng)中AGC的FPGA設(shè)計(jì)實(shí)現(xiàn)

  •   1 引 言    大多數(shù)接收機(jī)必須處理動(dòng)態(tài)范圍很大的信號(hào),這需要進(jìn)行增益調(diào)整,以防止過載或某級(jí)產(chǎn)生互調(diào),調(diào)整解調(diào)器的工作以優(yōu)化工作。在現(xiàn)代無線電接收裝置中。可變?cè)鲆娣糯笃魇请娍氐?,并且?dāng)接收機(jī)中使用衰減器時(shí),他們通常都是由可變電壓控制的連續(xù)衰減器。控制應(yīng)該是平滑的并且與輸入的信號(hào)能量通常成對(duì)數(shù)關(guān)系(線性分貝)。在大多數(shù)情況下,由于衰落,AGC通常用來測(cè)量輸入解調(diào)器的信號(hào)電平,并且通過反饋控制電路把信號(hào)電平控制在要求的范同內(nèi)。   2 系統(tǒng)總體設(shè)計(jì)   在本設(shè)計(jì)中,前端TD_SCDM
  • 關(guān)鍵字: TD_SCDMA  AGC  FPGA  RSP  IIR  

利用FPGA實(shí)現(xiàn)工業(yè)以太網(wǎng)交換機(jī)設(shè)計(jì)優(yōu)化

  • 利用FPGA實(shí)現(xiàn)工業(yè)以太網(wǎng)交換機(jī)設(shè)計(jì)優(yōu)化,工業(yè)以太網(wǎng)技術(shù)一直在進(jìn)步,并越來越普及,而設(shè)計(jì)師面臨著對(duì)高性價(jià)比工業(yè)交換機(jī)日益強(qiáng)勁的需求?;贏SIC和ASSP的交換機(jī)因其架構(gòu)固定,所以實(shí)際上沒有余地定制出新的系統(tǒng)特性。為了增加特性設(shè)計(jì)一般要推倒重來,此舉會(huì)導(dǎo)致額外的設(shè)計(jì)時(shí)間和成本支出。但如上所述的支持IEEE 1588交換機(jī)的FPGA設(shè)計(jì)可節(jié)省6到9個(gè)月的工程時(shí)間,并提供給設(shè)計(jì)師夢(mèng)寐以求的靈活性,幫助他們實(shí)現(xiàn)精確定時(shí)協(xié)議(PTP)、 支持多個(gè)工業(yè)以太網(wǎng)標(biāo)準(zhǔn)、額外的標(biāo)準(zhǔn)接口或者其它可能的定制特性。
  • 關(guān)鍵字: 交換機(jī)  設(shè)計(jì)  優(yōu)化  以太網(wǎng)  工業(yè)  FPGA  實(shí)現(xiàn)  利用  

Xilinx公司任命楊飛為亞太區(qū)銷售副總裁 加速亞太地區(qū)業(yè)務(wù)拓展

  •   賽靈思公司(Xilinx, Inc.)今天宣布,任命現(xiàn)年41歲的楊飛擔(dān)任亞太區(qū)銷售副總裁,直接向全球銷售資深副總裁 Frank Tornaghi 匯報(bào)工作。楊飛先生將總體領(lǐng)導(dǎo)亞太地區(qū)由市場(chǎng)和銷售人員組成的包括技術(shù)銷售部門、生產(chǎn)商代表以及分銷商在內(nèi)的廣大團(tuán)隊(duì)網(wǎng)絡(luò)。   作為亞太區(qū)銷售副總裁, 楊飛將負(fù)責(zé)進(jìn)一步推動(dòng)屢創(chuàng)新高的賽靈思亞太地區(qū)業(yè)務(wù)增長(zhǎng)。根據(jù)2008年6月剛剛結(jié)束的賽靈思09財(cái)年第一季度銷售數(shù)據(jù),亞太地區(qū)銷售收入占公司總營(yíng)業(yè)收入的32%,創(chuàng)造了新的歷史紀(jì)錄。據(jù)業(yè)內(nèi)領(lǐng)先的市場(chǎng)分析公司 iSupp
  • 關(guān)鍵字: Xilinx  PLD  楊飛  

在高清晰LCD HDTV中使用Cyclone III FPGA

  •   引言   當(dāng)今的液晶顯示(LCD) 技術(shù)在高清晰電視(HDTV) 領(lǐng)域得到了廣泛應(yīng)用,其挑戰(zhàn)在于如何獲得更高的分辨率,實(shí)現(xiàn)更快的數(shù)據(jù)速率。提高數(shù)據(jù)速率需要專業(yè)圖像處理算法來支持快速移動(dòng)的視頻。業(yè)界遇到的主要問題是:怎樣實(shí)現(xiàn)這些算法,率先將產(chǎn)品推向市場(chǎng),并且能夠控制好產(chǎn)品功耗?   為解決這一問題,當(dāng)硬件平臺(tái)和不同尺寸的LCD 顯示屏連接時(shí),設(shè)計(jì)人員需要確定怎樣重新配置圖像處理算法。面積較大的LCD 顯示屏需要更快的數(shù)據(jù)速率,因此,難點(diǎn)在于怎樣根據(jù)顯示屏大小來調(diào)整數(shù)據(jù)速率。   采用新的低成本Cy
  • 關(guān)鍵字: FPGA  Cyclone III  LCD  HDTV  

立體液晶顯示器的圖像獲取及顯示

  •   立體液晶顯示器是近年來新出現(xiàn)的虛擬現(xiàn)實(shí)顯示設(shè)備,它真實(shí)地再現(xiàn)場(chǎng)景的三維信息,顯示具有縱深感的圖像。其最大特點(diǎn)就是觀察者無需使用任何附加設(shè)備,直接用肉眼就可看到屏幕上顯示的立體圖像。觀測(cè)者可以更容易、更快速地理解真實(shí)的景深信息,更全面、更直觀地洞察圖像空間位置的實(shí)際分布狀況。   目前,國(guó)內(nèi)外的自由立體液晶顯示方式通常采用計(jì)算機(jī)采集圖像并存儲(chǔ),處理后輸出到液晶屏驅(qū)動(dòng)電路板,然后通過板載模數(shù)轉(zhuǎn)換模塊等處理后在液晶屏顯示立體圖像。這種方式主要由計(jì)算機(jī)進(jìn)行圖像采集和處理,其開發(fā)周期短,但成本較高,體積較大,
  • 關(guān)鍵字: 顯示器  虛擬  液晶  FPGA  

FPGA設(shè)計(jì)開發(fā)中應(yīng)用仿真技術(shù)解決故障的方法

  •   本文針對(duì)FPGA實(shí)際開發(fā)過程中,出現(xiàn)故障后定位困難、反復(fù)修改代碼編譯時(shí)間過長(zhǎng)、上板后故障解決無法確認(rèn)的問題,提出了一種采用仿真的方法來定位、解決故障并驗(yàn)證故障解決方案??梢源蟠蟮墓?jié)約開發(fā)時(shí)間,提高開發(fā)效率。   FPGA近年來在越來越多的領(lǐng)域中應(yīng)用,很多大通信系統(tǒng)(如通信基站等)都用其做核心數(shù)據(jù)的處理。但是過長(zhǎng)的編譯時(shí)間,在研發(fā)過程中使得解決故障的環(huán)節(jié)非常令人頭痛。本文介紹的就是一種用仿真方法解決故障從而減少研發(fā)過程中的編譯次數(shù),最終達(dá)到準(zhǔn)確定位故障、縮短解決故障時(shí)間的目的。文例所用到的軟件開發(fā)平臺(tái)
  • 關(guān)鍵字: FPGA  應(yīng)用仿真  

影響FPGA設(shè)計(jì)中時(shí)鐘因素的探討

  •   時(shí)鐘是整個(gè)電路最重要、最特殊的信號(hào),系統(tǒng)內(nèi)大部分器件的動(dòng)作都是在時(shí)鐘的跳變沿上進(jìn)行, 這就要求時(shí)鐘信號(hào)時(shí)延差要非常小, 否則就可能造成時(shí)序邏輯狀態(tài)出錯(cuò);因而明確FPGA設(shè)計(jì)中決定系統(tǒng)時(shí)鐘的因素,盡量較小時(shí)鐘的延時(shí)對(duì)保證設(shè)計(jì)的穩(wěn)定性有非常重要的意義。   1.1 建立時(shí)間與保持時(shí)間   建立時(shí)間(Tsu:set up time)是指在時(shí)鐘沿到來之前數(shù)據(jù)從不穩(wěn)定到穩(wěn)定所需的時(shí)間,如果建立的時(shí)間不滿足要求那么數(shù)據(jù)將不能在這個(gè)時(shí)鐘上升沿被穩(wěn)定的打入觸發(fā)器;保持時(shí)間(Th:hold time)是指數(shù)據(jù)穩(wěn)定后
  • 關(guān)鍵字: FPGA  時(shí)鐘  

2008年7月18日,Altera公布第二季度業(yè)績(jī)

  •   Altera公司今天宣布第二季度銷售額達(dá)到3.599億美元,比2008年第一季度增長(zhǎng)7%,比2007年第二季度增長(zhǎng)13%。在2008年第一季度0.839億美元凈收入和每股攤薄后收益0.27美元基礎(chǔ)上,第二季度凈收入增長(zhǎng)到0.98億美元,每股攤薄后收益0.32美元。和2007年第二季度相比,今年第二季度凈收入增長(zhǎng)22%,每股攤薄后收益增長(zhǎng)43%。   上半年運(yùn)營(yíng)現(xiàn)金流為2.268億美元。第二季度,Altera以140萬美元回購(gòu)其65,000普通股。到目前為止,在第三季度,Altera已經(jīng)以1004萬美
  • 關(guān)鍵字: Altera  FPGA  Stratix   

基于SOPC的視頻采集系統(tǒng)設(shè)計(jì)

  •   0 引言   視頻采集的主流實(shí)現(xiàn)方案有兩種:一是基于ASIC,該方案一般采用意法、AMD等公司的專用視頻處理芯片;二是基于DSP,主要采用TI、ADI等公司的DSP信號(hào)處理器。它們作為輔處理器,可在主CPU控制下進(jìn)行視頻信號(hào)的采集壓縮。隨著FPGA的發(fā)展,通過SOPC技術(shù)實(shí)現(xiàn)視頻采集已成為一種易于開發(fā)、設(shè)計(jì)靈活的方案。而這主要得益于IP復(fù)用技術(shù)的發(fā)展。在FPGA上構(gòu)建復(fù)雜嵌入式系統(tǒng)可利用既有的功能模塊及其驅(qū)動(dòng)程序。該方案具有更大的集成度和靈活性,因而必將成為電子設(shè)計(jì)發(fā)展的一大趨勢(shì)。   本文介紹了
  • 關(guān)鍵字: SOPC  視頻采集  DSP  ASIC  FPGA  
共6764條 397/451 |‹ « 395 396 397 398 399 400 401 402 403 404 » ›|

xilinx fpga介紹

  Xilinx FPGA   Xilinx FPGA主要分為兩大類,一種側(cè)重低成本應(yīng)用,容量中等,性能可以滿足一般的邏輯設(shè)計(jì)要求,如Spartan系列;還有一種側(cè)重于高性能應(yīng)用,容量大,性能能滿足各類高端應(yīng)用,如Virtex系列,用戶可以根據(jù)自己實(shí)際應(yīng)用要求進(jìn)行選擇。 在性能可以滿足的情況下,優(yōu)先選擇低成本器件。   Xilinx FPGA可編程邏輯解決方案縮短了電子設(shè)備制造商開發(fā)產(chǎn)品的時(shí)間 [ 查看詳細(xì) ]

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473