新聞中心

EEPW首頁 > 手機(jī)與無線通信 > 設(shè)計(jì)應(yīng)用 > 數(shù)字音頻廣播(DAB)接收機(jī)的方案原理及設(shè)計(jì)思路

數(shù)字音頻廣播(DAB)接收機(jī)的方案原理及設(shè)計(jì)思路

作者: 時(shí)間:2010-09-20 來源:網(wǎng)絡(luò) 收藏

本文引用地址:http://butianyuan.cn/article/157071.htm

  圖4 DSP與DAC連接

  現(xiàn)今的高速DSP內(nèi)存不再基于Flash,而是采用存取速度更快的RAM。DSP掉電后其內(nèi)部RAM中的程序和數(shù)據(jù)將全部丟失,所以在脫離仿真器的環(huán)境中,DSP芯片每次上電后必須自舉,將外部存儲區(qū)的執(zhí)行代碼通過某種方式搬移到內(nèi)部存儲區(qū),并自動(dòng)執(zhí)行。常用的自舉方式有并行自舉、串行自舉、主機(jī)接口(HPI)自舉和I/O自舉。HPI自舉需要有一個(gè)主機(jī)進(jìn)行干預(yù),雖然可以通過這個(gè)主機(jī)對DSP內(nèi)部工作情況進(jìn)行監(jiān)控,但電路復(fù)雜、成本高;串行自舉代碼加載速度慢;I/O自舉僅占用一個(gè)端口地址,代碼加載速度快,但電路復(fù)雜,成本高;并行自舉加載速度快,雖然需要占用DSP數(shù)據(jù)區(qū)的部分地址,但無須增加其他接口芯片,電路簡單。因此在TI公司的5000系列DSP中得到了廣泛應(yīng)用,本次也是采用并行自舉。與傳統(tǒng)的EEPROM相比,F(xiàn)lash具有支持在線擦寫且擦寫次數(shù)多、速度快、功耗低、容量大和價(jià)格低廉等優(yōu)點(diǎn)。目前在很多Flash芯片采用3.3V單電源供電,與DSP連接時(shí)無須采用電平轉(zhuǎn)換芯片,因此電路連接簡單。在系統(tǒng)編程時(shí),利用系統(tǒng)本身的DSP直接對外掛的Flash編程,節(jié)省了編程器的費(fèi)用和開發(fā)時(shí)間,使得DSP執(zhí)行代碼可以在線更新。圖5為外部程序數(shù)據(jù)存儲器Flash的電路連接。

  

  圖5 外部程序數(shù)據(jù)存儲器Flash的電路連接

  FPGA與DSP通過McBSP、GPIO、EMIF和EHPI口相連,接口種類多,便于根據(jù)需要靈活使用。FPGA內(nèi)的程序和數(shù)據(jù)掉電后也會全部丟失,所以為其配備了專用配置芯片EPC16,上電后自動(dòng)將程序下載到FPGA中,簡單易用。

  總結(jié)

  為了方便調(diào)試,本次十分靈活,留的系統(tǒng)資源也比較多,不僅可以實(shí)現(xiàn)模式1,其他三種模式也可以在此硬件平臺上實(shí)現(xiàn)。用來存儲程序和數(shù)據(jù)的Flash既可以用FPGA來讀寫,也可以用DSP來讀寫。DSP和FPGA分別配了JTAG下載口用于下載程序和檢測芯片。DSP還連接RS232,用于發(fā)出控制指令以及監(jiān)控DSP內(nèi)部情況。FIC解碼完成后可進(jìn)行/DMB的業(yè)務(wù)選擇,依據(jù)選擇業(yè)務(wù)的不同進(jìn)行不同的處理后分別產(chǎn)生聲音和圖像信號,并分別從喇叭或液晶顯示器輸出。


上一頁 1 2 3 下一頁

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉