新聞中心

EEPW首頁 > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 基于Multisim的集成放大運(yùn)算器仿真分析

基于Multisim的集成放大運(yùn)算器仿真分析

作者: 時(shí)間:2012-05-22 來源:網(wǎng)絡(luò) 收藏

4 仿真常見問題及其解決方法

由于設(shè)計(jì)者要求是各種各樣,經(jīng)常會(huì)遇到找不到仿真元件的情況,雖然存有成千上萬個(gè)仿真元件,但仍然不能滿足用戶的所有要求,缺一個(gè)或缺幾個(gè)都會(huì)影響仿真運(yùn)行。下面介紹幾種缺仿真元件的解決方法:

(1)用性能相近的元器件代替,但會(huì)影響其準(zhǔn)確性。

(2)通過EDAparts.com網(wǎng)站與Free Trade zone Design center聯(lián)系,從其標(biāo)稱超過120萬的元器件中查找并購買所需器件模型,還需對(duì)圖形。引腳進(jìn)行處理。

(3)利用Muhisim提供的元件編輯工具,對(duì)現(xiàn)有元件模型進(jìn)行編輯修改,不失為一個(gè)有效可行的方法。

(4)若自創(chuàng)建一個(gè)元件,需要設(shè)計(jì)者熟悉SPice語言,熟悉元件的各種電器參數(shù)等條件,且設(shè)計(jì)過程非常復(fù)雜。因此,作者建議設(shè)計(jì)者在遇到此類情況時(shí),盡量避免創(chuàng)建元件。

另外,設(shè)計(jì)者在運(yùn)行仿真時(shí),常會(huì)出現(xiàn)仿真失敗提示,常見錯(cuò)誤及糾正方法如下:

(1)節(jié)點(diǎn)未找到或節(jié)點(diǎn)錯(cuò)誤。根據(jù)失敗提示,設(shè)計(jì)者須對(duì)仿真原理圖分析,找出缺失節(jié)點(diǎn)處,進(jìn)行糾正。

(2)設(shè)計(jì)規(guī)則沖突。設(shè)計(jì)者設(shè)計(jì)的仿真原理圖與設(shè)置的電氣規(guī)則不符,通過對(duì)仿真原理圖和電氣規(guī)則的分析,根據(jù)實(shí)際情況,選擇對(duì)仿真原理圖或?qū)﹄姎庖?guī)則進(jìn)行修改。

(3)若出現(xiàn)“No convergerice in Dc analysis”信息提示,可從分析選項(xiàng)中找到Miscellaneous options菜單,選中ITL1,將其默認(rèn)值100增加到500~1 000。

(4)若出現(xiàn)“Time step too small”或者“No convergence in Ttransint analysis”,可從分析選項(xiàng)中找到Miscellaneous options菜單,選中ITIA,將其默認(rèn)值10增加到15~20。

5 結(jié)語

本文應(yīng)用Muhisim軟件對(duì)運(yùn)算器進(jìn)行了,結(jié)果表明仿真與理論分析和計(jì)算結(jié)果一致。另外,還針對(duì)仿真過程中可能存在的各種問題,提出了一系列的解決方案,從而為該領(lǐng)域的研究者提供了參考。

以后的工作包括以下兩個(gè)方面:一是進(jìn)一步研究基于的門電路以及差分電路的;二是基于進(jìn)行虛擬電子實(shí)驗(yàn)的設(shè)計(jì),并將其應(yīng)用到實(shí)踐教學(xué)中。

三維掃描儀相關(guān)文章:三維掃描儀原理

上一頁 1 2 3 4 下一頁

關(guān)鍵詞: Multisim 集成 放大 仿真分析

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉