新聞中心

EEPW首頁 > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 基于HyperLynx的FPGA系統(tǒng)信號(hào)完整性仿真分析

基于HyperLynx的FPGA系統(tǒng)信號(hào)完整性仿真分析

作者: 時(shí)間:2011-05-23 來源:網(wǎng)絡(luò) 收藏


3 LineSim仿真
LineSim可以在布局布線前對所設(shè)計(jì)的方案進(jìn)行仿真,將仿真的結(jié)果作為實(shí)際布線的約束條件,在初期預(yù)測和消除信號(hào)完整性問題。
3.1 高速信號(hào)線端接仿真
信號(hào)反射的原因是信號(hào)沿導(dǎo)線傳播所受到的瞬態(tài)阻抗發(fā)生變化時(shí),則一部分信號(hào)將被反射,另一部分發(fā)生失真并繼續(xù)傳播下去,這將導(dǎo)致波形的邊沿處發(fā)生振鈴現(xiàn)象。一般要求過沖幅值限定在150 mV左右,否則會(huì)造成EMC問題。典型的端接方式包括:源端串聯(lián)端接;遠(yuǎn)端并聯(lián)端接;遠(yuǎn)端戴維南端接;遠(yuǎn)端RC端接。其中源端串聯(lián)端接使用器件少并且效果好,因此該采用源端串聯(lián)端接方案。
由于EP2C8采用20 MHz獨(dú)立的有源時(shí)鐘,因此在仿真時(shí)只需考慮EP2C8的CLK。若將有源晶振的輸出直接和EP2C8相連,則LineSim仿真的結(jié)果如圖3(a)所示,信號(hào)邊沿處有振鈴現(xiàn)象,電壓過沖幅值3.629 V,下沖值為-450.2 mV,超過了過沖幅值范圍。當(dāng)采用一個(gè)阻值為50 Ω源端串聯(lián)電阻時(shí),SI仿真的結(jié)果如圖3(b)所示,接收端接收到的時(shí)鐘信號(hào)在跳變處無振鈴現(xiàn)象,抑制信號(hào)反射的效果很好。

本文引用地址:http://butianyuan.cn/article/191200.htm

d.jpg



評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉