新聞中心

EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 基于CPLD的函數(shù)信號(hào)發(fā)生器設(shè)計(jì)

基于CPLD的函數(shù)信號(hào)發(fā)生器設(shè)計(jì)

作者: 時(shí)間:2010-03-18 來(lái)源:網(wǎng)絡(luò) 收藏

3.3 軟、硬聯(lián)調(diào)
該系統(tǒng)軟件與硬件之間的聯(lián)系不是十分緊密,一般是軟件計(jì)算完畢后,將數(shù)據(jù)存入ROM,讀取單片機(jī)系統(tǒng)的數(shù)據(jù),進(jìn)行運(yùn)算、邏輯分析,從而產(chǎn)生波形。因此在軟、硬件都基本調(diào)通的情況下,系統(tǒng)的軟、硬件聯(lián)調(diào)難度不大。輸出波形的頻率范圍測(cè)試數(shù)據(jù)如表1所示。

本文引用地址:http://butianyuan.cn/article/191767.htm


由表1可以看出,在頻率穩(wěn)定度方面,正弦波、方波、三角波在帶負(fù)載的情況下均十分穩(wěn)定,這正體現(xiàn)了DDFS技術(shù)的特點(diǎn),輸出頻率穩(wěn)定度和晶振穩(wěn)定度在同一數(shù)量級(jí)。脈沖波占空比的調(diào)試如表2所示。


由表2可以看出,占空比可以在10%~90%范圍內(nèi)預(yù)置。在20 kHz正弦波條件下測(cè)得的輸出波形幅度數(shù)據(jù)如表3所示。


由表3可見(jiàn),電壓穩(wěn)定度方面,在電壓的絕對(duì)值和預(yù)置值之差及帶負(fù)載和不帶負(fù)載的情況下,輸出電壓之差均小于±1/100。

4 結(jié) 語(yǔ)
系統(tǒng)采用DDFS技術(shù)和單片機(jī)控制的方法,實(shí)現(xiàn)了常用的正弦波、方波、三角波和占空比可調(diào)的矩形波,頻率范圍為20 Hz~20 kHz。利用LED顯示波形的類型、頻率和幅值,并具有輸出電路保護(hù)功能。經(jīng)實(shí)際調(diào)試,該系統(tǒng)的頻率范圍寬,步進(jìn)小,幅度和頻率的精度高。

負(fù)離子發(fā)生器相關(guān)文章:負(fù)離子發(fā)生器原理
塵埃粒子計(jì)數(shù)器相關(guān)文章:塵埃粒子計(jì)數(shù)器原理

上一頁(yè) 1 2 3 下一頁(yè)

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉