基于FPGA的串行接收模塊的設(shè)計
4 FPGA接收串行數(shù)據(jù)的軟件設(shè)計
本方案采用的串行異步通信的幀格式為:1位起始位+5位數(shù)據(jù)位+1位停止位。經(jīng)檢測與分析,如果已經(jīng)確定異步通信的幀格式,那么每個字符就可以分別用固定的 7位數(shù)據(jù)表示。比如:字符‘ 0’:‘0000011’;字符‘ 1’:‘0100011’。其中第 1位數(shù)據(jù)‘ 0’為起始位,昀后 1位數(shù)據(jù)‘1’為停止位,中間 5位數(shù)據(jù)為數(shù)據(jù)位。例如:用串口調(diào)試助手軟件發(fā)送字符串‘100’,則會在 FPGA的 RxD引腳測得如圖 3的波形。其中, st1,st2,st3表示先后發(fā)送的 3個字符, t1,t2,t3則表示對每個字符進(jìn)行檢測時所經(jīng)過的 3種狀態(tài)。
正如圖3波形所示,接收邏輯首先通過檢測輸入數(shù)據(jù)的下降沿來檢查起始位。然后產(chǎn)生接收時鐘,利用接收時鐘來采樣串行輸入數(shù)據(jù)。由于字符‘0’和‘1’在5位數(shù)據(jù)位中的僅第一位有區(qū)別,因此只要準(zhǔn)確地將第一位數(shù)據(jù)檢測出來就可以得出串口調(diào)試助手所發(fā)送的字符串。再利用移位操作,將字符串存儲在緩存器(即另一組可以更新的字符串)中。
至于剩下的4位數(shù)據(jù)位和一位停止位,就可以不隨接收時鐘采樣。待串口調(diào)試組手發(fā)送的字符串全部存儲之后,一起在該模塊中進(jìn)行判斷,并根據(jù)字符串的不同來控制FPGA不同的輸出。接收時鐘是根據(jù)數(shù)據(jù)傳輸?shù)牟ㄌ芈十a(chǎn)生的:接收時鐘= 16×19200Hz。它始于起始位的下降沿,終于第5位數(shù)據(jù)位的上升沿。下面是實現(xiàn)檢測第1個字符的VHDL源程序。
if(clk0'event and clk0='1')then ----外部時鐘
case state is
when st1=> ----第1 個字符開始
case tate is
when t1=> ----起始位開始
if(rxd='1')then ----未到下降沿不計數(shù)
cnt16 = 0000;
cnt48 = 000000; ----所有時鐘清零
else cnt16 =cnt16+1; ----下降沿來,起始位計數(shù)開始
end if;
if(cnt16=1111)then
tate = t2; ----起始位完,進(jìn)入數(shù)據(jù)位
end if;
when t2=> ----進(jìn)入第1 位數(shù)據(jù)位
if(cnt16=1111)then
cnt16 = 0000;
else cnt16 = cnt16+1;
end if;
if(cnt16=0011)then
sdata = rxd; ----采樣第1 位數(shù)據(jù)位
end if;
if(cnt16=0111)then
if(sdata='0')then
data(0)='0';
else data(0)='1'; ----判斷采樣值,如果為0,則發(fā)送字符為0,
反之亦然
end if;
end if;
if(cnt16=1111)then
tate = t3; ----第1 位數(shù)據(jù)位完,進(jìn)入下一狀態(tài)
end if;
when t3=> ----進(jìn)入第2 位,第3 位和第4 位數(shù)據(jù)狀態(tài)
if(cnt16=1111)then
cnt48 = 000000;
else cnt48 = cnt48+1; ----不對剩下的數(shù)據(jù)采樣,直接計數(shù)
end if;
if(cnt48=101111)then
sdata ='0'; ----采樣位清零
tate = t1; ----進(jìn)入采集下一字符的準(zhǔn)備狀態(tài)
state = st2; ----第1 個字符采集完,進(jìn)入下一字符
end if;
end case;
fdata(0) = data(0); ----采集完的字符存入緩存區(qū)
…… …… ……
評論