新聞中心

EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 基于FPGA的電子琴動態(tài)錄音與回放系統(tǒng)的設(shè)計

基于FPGA的電子琴動態(tài)錄音與回放系統(tǒng)的設(shè)計

作者: 時間:2009-05-06 來源:網(wǎng)絡(luò) 收藏

寫操作的FSM狀態(tài)轉(zhuǎn)移流程以及轉(zhuǎn)移條件如圖3所示;讀操作的FSM狀態(tài)轉(zhuǎn)移流程以及轉(zhuǎn)移條件如圖4所示。

本文引用地址:http://butianyuan.cn/article/192067.htm

用狀態(tài)機(jī)對RAM進(jìn)行讀寫控制的部分源程序如下:

其仿真波形圖如圖5所示。從仿真圖上可以看出,RAM/ROM控制模塊電路既產(chǎn)生了控制RAM存儲器的時鐘ram_wrclk信號,也產(chǎn)生了相應(yīng)的控制RAM的使用使能信號ram_wren和寫入地址ram_wradd。

3 RAM隨機(jī)存儲器的設(shè)計



評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉