新聞中心

EEPW首頁(yè) > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 基于EDA技術(shù)的電子設(shè)計(jì)要點(diǎn)

基于EDA技術(shù)的電子設(shè)計(jì)要點(diǎn)

作者: 時(shí)間:2016-09-12 來(lái)源:網(wǎng)絡(luò) 收藏

3 基于 技術(shù)的電子設(shè)計(jì)應(yīng)注意的事項(xiàng)

第一,考慮到電子電路延時(shí)的時(shí)間具備不確定性,和部分自動(dòng)編譯可能會(huì)為冗余的電路所簡(jiǎn)化兩個(gè)因素,將 技術(shù)應(yīng)用于電子設(shè)計(jì)中時(shí),不宜采用偶數(shù)個(gè)數(shù)的反向器,并以并聯(lián)的方式將它們連接以構(gòu)成“延時(shí)電路”;第二,輸入引腳不能置于懸空狀態(tài),一者要有有源信號(hào)來(lái)驅(qū)動(dòng),再者一些不用的引腳必須時(shí)刻保持接地;第三,要切實(shí)保證各大器件的電源和地線引腳是始終連接著的,且它們之間有必要進(jìn)行濾波及去耦;第四,為了使設(shè)計(jì)擴(kuò)展及修改更容易更方便進(jìn)行,在使用器件的過(guò)程中,不管是邏輯單元還是引腳都要有一個(gè)多余的量;第五,環(huán)境問(wèn)題也應(yīng)警惕,盡可能避免器件過(guò)熱。

總之, 技術(shù)是對(duì)傳統(tǒng)電子設(shè)計(jì)技術(shù)的一種突破與創(chuàng)新,如果失去了EDA 技術(shù)的支持,是不可能順利完成出大規(guī)模集成電路設(shè)計(jì)制造的,反過(guò)來(lái)思考,現(xiàn)代集成電路技術(shù)發(fā)展需求對(duì)EDA 技術(shù)提出了更高的要求,可以預(yù)見,在不久的將來(lái),EDA 技術(shù)定會(huì)成為電子設(shè)計(jì)中的主導(dǎo)力量。


上一頁(yè) 1 2 下一頁(yè)

關(guān)鍵詞: EDA ASIC

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉