新聞中心

EEPW首頁(yè) > 設(shè)計(jì)應(yīng)用 > 基于雙口RAM核監(jiān)測(cè)數(shù)字示波器設(shè)計(jì)研究

基于雙口RAM核監(jiān)測(cè)數(shù)字示波器設(shè)計(jì)研究

作者: 時(shí)間:2016-10-10 來(lái)源:網(wǎng)絡(luò) 收藏

摘要:在核監(jiān)測(cè)中,常將各種傳感器輸出的信號(hào)通過(guò)A/D轉(zhuǎn)換器轉(zhuǎn)換為數(shù)字信號(hào),然后利用數(shù)字信號(hào)處理技術(shù)對(duì)各種核信號(hào)進(jìn)行數(shù)字處理。為了準(zhǔn)確測(cè)量核信號(hào)的各種參數(shù),對(duì)基于進(jìn)行了設(shè)計(jì)和測(cè)試分析。實(shí)驗(yàn)表明,該能準(zhǔn)確獲取核信號(hào)的數(shù)字渡形及各種參數(shù)的值,可對(duì)核信號(hào)的波形進(jìn)行錄制、回放和精確分析,為核監(jiān)測(cè)及其儀器準(zhǔn)確設(shè)計(jì)提供有力的保證。

本文引用地址:http://www.butianyuan.cn/article/201610/306469.htm

福島核事故促進(jìn)了核監(jiān)測(cè)儀器的飛速發(fā)展。在核爆監(jiān)測(cè)中,需對(duì)核輻射的各種信號(hào)如光輻射、放射線沾染、沖擊波、電磁輻射等進(jìn)行測(cè)量,通過(guò)測(cè)量這些信號(hào)的時(shí)間、幅度和信號(hào)波形信息,判斷核爆炸的時(shí)間、位置、方式和當(dāng)量等。為了將信號(hào)存儲(chǔ)、分析及各種數(shù)學(xué)處理,需要將核信號(hào)轉(zhuǎn)換為數(shù)字信號(hào)?;?a class="contentlabel" href="http://www.butianyuan.cn/news/listbylabel/label/FPGA">FPGA的數(shù)字存儲(chǔ)示波器可以實(shí)現(xiàn)核信號(hào)的采集、存儲(chǔ)及各種處理,獲取核信號(hào)的各種參數(shù),輸出報(bào)警信息,再將獲取的信號(hào)通過(guò)GPRS、北斗1和數(shù)傳電臺(tái)等多種方式傳送至指揮中心,為核監(jiān)測(cè)決策提供數(shù)據(jù)支持。下面就基于的數(shù)字存儲(chǔ)示波器進(jìn)行設(shè)計(jì)研究。

1 FPGA簡(jiǎn)介

現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)是在專用集成電路(ASIC)的基礎(chǔ)上發(fā)展起來(lái)的一種新型邏輯器件,是當(dāng)今數(shù)字系統(tǒng)設(shè)計(jì)的主要硬件平臺(tái)。其主要特點(diǎn)就是完全由用戶通過(guò)軟件進(jìn)行配置和編程,從而完成某種特定的功能,且可以反復(fù)擦寫(xiě)。在修改和升級(jí)時(shí),不需額外地改變PCB電路板,只要在PC機(jī)上修改更新程序,使硬件設(shè)計(jì)工作成為軟件開(kāi)發(fā)工作。

通過(guò)編程可以立刻把一個(gè)通用的FPGA芯片配置成用戶需要的硬件數(shù)字電路,因而大大加快電子產(chǎn)品的研發(fā)周期,降低研發(fā)成本,縮短產(chǎn)品上市時(shí)間。FPGA具有高密度(一個(gè)器件內(nèi)部可用邏輯門(mén)可達(dá)數(shù)百萬(wàn)門(mén)),運(yùn)行速度快(管腳間的延時(shí)小,僅幾個(gè)納秒)的特點(diǎn)。用FPGA設(shè)計(jì)數(shù)字電路可以簡(jiǎn)化系統(tǒng)設(shè)計(jì),縮小數(shù)據(jù)規(guī)模,提高系統(tǒng)的穩(wěn)定性。FPGA不僅可以解決電子系統(tǒng)小型化、低功耗、高可靠性等問(wèn)題,而且開(kāi)發(fā)軟件投入少、芯片價(jià)格不斷降低,這使得FPGA占有越來(lái)越多的市場(chǎng),特別是對(duì)小批量、多品種的產(chǎn)品需求,使FPGA成為首選。同時(shí)FPGA的Inte llectual Property(IP)越來(lái)越被高度重視,帶有IP內(nèi)核的功能塊在ASIC設(shè)計(jì)平臺(tái)上的應(yīng)用日益廣泛。尤其是FPGA很方便設(shè)計(jì)各模塊并行處理,極大地提高信號(hào)處理速度。由于FPGA的上述優(yōu)點(diǎn),基于FPGA的各種儀器設(shè)計(jì)技術(shù)得到了越來(lái)越廣泛的應(yīng)用。

2 基于設(shè)計(jì)

2.1 基于雙口RAM的數(shù)字示波器的設(shè)計(jì)原理

核輻射探測(cè)傳感器將核輻射的各種信號(hào)轉(zhuǎn)換為電信號(hào),該電信號(hào)為模擬信號(hào),然后放大、成形等電路對(duì)模擬信號(hào)進(jìn)行適當(dāng)?shù)恼{(diào)理,高速A/D轉(zhuǎn)換器將模擬信號(hào)轉(zhuǎn)換為數(shù)字信號(hào),F(xiàn)PGA對(duì)該數(shù)字信號(hào)進(jìn)行數(shù)字濾波、存儲(chǔ)等處理?;陔p口RAM的數(shù)字示波器原理圖如圖1所示。

基于雙口RAM核監(jiān)測(cè)數(shù)字示波器設(shè)計(jì)研究

2.2 模/數(shù)轉(zhuǎn)換電路

要對(duì)核信號(hào)進(jìn)行精確的數(shù)字分析處理,就需要對(duì)核信號(hào)進(jìn)行精確的數(shù)字取樣,取樣頻率越高,取樣結(jié)果越準(zhǔn)確。AD9244是Analog Devi ce公司生產(chǎn)的14位高速高精度模/數(shù)轉(zhuǎn)換器,具有750 MHz輸入帶寬,采用流水線技術(shù),每個(gè)脈沖可進(jìn)行一次A/D變換,最高允許抽樣速率達(dá)到65 MHz。它專門(mén)應(yīng)用于峰峰值小于2 V的小信號(hào)模/數(shù)轉(zhuǎn)換系統(tǒng),其最大的特點(diǎn)是體積小、功耗低、精度高。輸入模擬量在-1~1 V之間時(shí),溢出位為0,輸入模擬電壓為-1 V時(shí),輸出14位數(shù)字量為00000000000000;輸入模擬電源為0 V時(shí),輸出數(shù)字量為10000000000000;輸入模擬量為1 V時(shí),輸出數(shù)字量為11111111111111。輸入模擬量低于-1 V時(shí),溢出位為1,輸出數(shù)字量為00000000000000;輸入模擬量高于1 V時(shí),溢出位為1,輸出數(shù)字量為11111111111111。A/D取樣示意圖如圖2所示。NaI(T1)閃爍體探測(cè)器信號(hào)經(jīng)放大整形后輸出近高斯波形模擬信號(hào),再經(jīng)8138轉(zhuǎn)換為差分模擬信號(hào)進(jìn)入AD9244,F(xiàn)PGA輸出50 MHz時(shí)鐘信號(hào)ADC_CLK到AD9244作為ADC的時(shí)鐘源,AD9244則輸出50 MHz 14位數(shù)字信號(hào)及1位溢出位信號(hào)到FPGA,完成模擬信號(hào)的高速采樣。每個(gè)ADC_CLK脈沖,ADC完成一次模/數(shù)變換。

基于雙口RAM核監(jiān)測(cè)數(shù)字示波器設(shè)計(jì)研究

2.3 雙口RAM IP核定制

存儲(chǔ)核監(jiān)測(cè)數(shù)字信號(hào)既可以使用FPGA內(nèi)部的FIFO存儲(chǔ)器,也可使用內(nèi)部RAM存儲(chǔ)器。FIFO存儲(chǔ)器控制簡(jiǎn)單,使用方便,但要訪問(wèn)存儲(chǔ)數(shù)據(jù)的中間數(shù)值不很方便;RAM存儲(chǔ)器使用更靈活,可以利用地址來(lái)處理RAM中的任何一個(gè)數(shù)據(jù)。在FPGA內(nèi)部,RAM有兩種類型,分別是BlockRAM和Distribute RAM。其中Block RAM為硬件RAM,集中分布在FPGA內(nèi)的一個(gè)區(qū)域,利用Block RAM存儲(chǔ)數(shù)據(jù)時(shí),不占用其他邏輯資源。Distribu te RAM是由FPGA內(nèi)的邏輯元件綜合成的存儲(chǔ)單元,廣泛分布在FPGA的各個(gè)區(qū)域,離邏輯單元電路較近,用于存儲(chǔ)各邏輯電路處理的信號(hào)。數(shù)字示波器存儲(chǔ)的波形數(shù)據(jù)量較大,所以在雙口RAM采用Block RAM實(shí)現(xiàn)。

基于雙口RAM核監(jiān)測(cè)數(shù)字示波器設(shè)計(jì)研究

AD9244輸出的數(shù)字信號(hào)為14位,所以RAM的數(shù)據(jù)寬度設(shè)置為16位,雙口RAM數(shù)據(jù)讀、寫(xiě)可采用相同的時(shí)鐘控制;波形存儲(chǔ)深度設(shè)定為1 024,即雙口RAM存儲(chǔ)1 024個(gè)采樣點(diǎn)數(shù)據(jù),所以雙口RAM存儲(chǔ)器共占用16 Kb RAM空間。由于核儀器工作在高輻射污染區(qū),人員一般不能進(jìn)入,通信一般采用無(wú)線通信方式,所以數(shù)據(jù)常采用串口通信方式。雙口RAM數(shù)據(jù)直接經(jīng)串口輸出的原理圖如圖3所示。雙口RAM數(shù)據(jù)經(jīng)FSL總線由Microblaze處理器輸出原理圖如圖4所示。A口用于RAM信號(hào)存儲(chǔ),數(shù)據(jù)寬度16位,深度1 024。B口用于RAM數(shù)據(jù)輸出,若用ISE編寫(xiě)串口程序,B口數(shù)據(jù)寬度為8位,深度2 048;若采用PLB或FSL總線IP核方式,B口數(shù)據(jù)寬度定制為16位(16位RAM數(shù)據(jù)加載到32位總線的低16位上,總線高16位補(bǔ)零),深度為1 024。

2.4 數(shù)據(jù)存儲(chǔ)及波形輸出

FPGA雙口RAM(Dual RAM)數(shù)據(jù)輸出控制可采用多種模式:存滿輸出模式、定時(shí)輸出模式和波形參數(shù)觸發(fā)模式,可用串口指令控制各模式間切換。存儲(chǔ)滿模式工作原理為Dual RAM存儲(chǔ)1 024點(diǎn)數(shù)據(jù)和串口輸出數(shù)據(jù)交替工作,每存儲(chǔ)滿一次數(shù)據(jù)就通過(guò)串口輸出數(shù)據(jù),串口輸出完數(shù)據(jù)后重新采集和存儲(chǔ)數(shù)據(jù);定時(shí)輸出為Dual RAM存儲(chǔ)1 024采樣點(diǎn)數(shù)據(jù),存儲(chǔ)滿后待定時(shí)信號(hào),設(shè)定每幾秒輸出一次波形數(shù)據(jù);脈沖波形參數(shù)觸發(fā)模式類似于通用數(shù)字存儲(chǔ)示波器的輸出觸發(fā)模式,在波形數(shù)據(jù)寫(xiě)入RAM前對(duì)波形參數(shù)(如脈沖幅值、脈沖形狀、脈沖寬度等)數(shù)據(jù)進(jìn)行提取,當(dāng)波形參數(shù)在需要的范圍時(shí),F(xiàn)PGA輸出,該模式可以采集并輸出指定參數(shù)的脈沖信號(hào),可以對(duì)核爆炸的光輻射、電磁脈沖、沖擊波、放射線沾染等各種效應(yīng)信號(hào)波形進(jìn)行錄制、回放和精確分析,從而實(shí)現(xiàn)核爆的自動(dòng)監(jiān)測(cè)和識(shí)別。

3 對(duì)信號(hào)進(jìn)行測(cè)試分析

利用示波器可對(duì)核爆炸γ射線、光輻射、沖擊波等傳感器信號(hào)進(jìn)行波形存儲(chǔ),通過(guò)存儲(chǔ)信號(hào)特征參數(shù)判斷核爆炸方式。示波器采集的NaI(T1)探測(cè)器經(jīng)成形后的近高斯核脈沖信號(hào)如圖5所示。將脈沖數(shù)字波形用OREC譜分析軟件進(jìn)行分析,由于輸出的值是數(shù)字多道工作的實(shí)際值,比用通用示波器更準(zhǔn)確,可進(jìn)行更準(zhǔn)確的分析。

基于雙口RAM核監(jiān)測(cè)數(shù)字示波器設(shè)計(jì)研究

脈沖波形形狀:圖5所示波形和通用數(shù)字示波器輸出波形一致,為近高斯波形,圖像更清晰,是判斷成形電路信號(hào)成形質(zhì)量的重要依據(jù)。該波形測(cè)量方法是在強(qiáng)輻射環(huán)境下觀察和分析脈沖堆積的很有效方法及堆積判棄處理的重要依據(jù)。從圖5還可看出,脈沖波形下沖偏大,需對(duì)探頭放大成形電路進(jìn)行調(diào)節(jié),減小高斯成形電路的下沖??筛鶕?jù)脈沖的形狀(混疊情況)初步判斷放射源的強(qiáng)弱。圖5所示,波形為示波器連續(xù)采得兩個(gè)核脈沖信號(hào)。波形圖中若測(cè)得脈沖波形密集,或出現(xiàn)脈沖重疊,則說(shuō)明源較強(qiáng);若脈沖稀疏,則源較弱。

基線值測(cè)量:該數(shù)值是探頭放大成形電路調(diào)節(jié)和數(shù)字多道基線扣除的重要依據(jù)。圖5中可讀出基線均值為1 072,基線值的范圍是1 069~1 074,波動(dòng)大小為5,本次測(cè)量波形基線值偏大,需要對(duì)探頭進(jìn)行調(diào)節(jié)或在數(shù)字多道中對(duì)基線值進(jìn)行扣除。

脈沖寬度測(cè)量:該值是抗干擾設(shè)計(jì)和基于脈寬測(cè)量反堆積的重要依據(jù)。可讀出正脈沖(高于基線均值的取樣點(diǎn))共約125左右個(gè)取樣點(diǎn),脈寬為2.5μs,可以計(jì)算出核脈沖成形的寬度。如果脈沖寬度過(guò)小,則可能是干擾信號(hào);過(guò)大可能是脈沖堆積信號(hào)。

脈沖幅值測(cè)量:該值是數(shù)字多道脈沖幅度分析器設(shè)計(jì)最重要的數(shù)據(jù)??勺x出兩個(gè)脈沖數(shù)字波形的最大值分別為1 384和1 381,扣除基線值后幅值為312和309;最大值左、右兩個(gè)采樣點(diǎn)的值與峰值差值也小于基線波動(dòng)值,說(shuō)明在該采樣頻率下,用逐點(diǎn)比較冒泡法提取幅度值是可靠的。脈沖幅度大小可基本看出射線的能量,從測(cè)量看出,幅值為312,對(duì)應(yīng)為312道,通過(guò)數(shù)字多道能譜分析,其能量約660 keV,和波形測(cè)試用的放射源一致。所以從波形的幅度規(guī)律,可大致看出放射源主要是什么核素。

脈沖幅值時(shí)間測(cè)量:可讀出在脈沖到來(lái)后的第66個(gè)采樣點(diǎn)獲取最大值。

噪聲測(cè)量及抗噪處理:從圖5波形還可看出,信號(hào)中存在一定的噪聲,所以在數(shù)字多道處理時(shí),可用DSPIP核對(duì)脈沖波形進(jìn)行數(shù)字平滑處理,同時(shí)可通過(guò)設(shè)定一定的噪聲容限,幅值低于噪聲容限的都看作噪聲,高于噪聲容限的信號(hào)才可能是有效信號(hào),對(duì)數(shù)字多道進(jìn)行抗干擾處理。

脈沖波形和幅度譜比較分析:由圖5信號(hào)源高斯波形代替核脈沖信號(hào),可用該示波器的波形圖和幅度譜圖對(duì)比,比較脈沖幅度和幅度譜數(shù)據(jù),可以對(duì)數(shù)字多道能譜儀的準(zhǔn)確性進(jìn)行測(cè)試驗(yàn)證。

4 結(jié)語(yǔ)

總之,利用基于FPGA的數(shù)字示波器,能很好地顯示、存儲(chǔ)和分析核信號(hào),是核儀器的重要技術(shù)之一,有較大的使用價(jià)值。該設(shè)計(jì)利用VHDL對(duì)FPGA進(jìn)行編程,并在編程中廣泛采用并行和流水線技術(shù),實(shí)現(xiàn)了信號(hào)高速處理;利用Block RAM定制雙口RAM存儲(chǔ)波形數(shù)據(jù),大大節(jié)約了邏輯資源的使用。



評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉