新聞中心

EEPW首頁 > 模擬技術(shù) > 設(shè)計應用 > 基于SAR模數(shù)轉(zhuǎn)換器的前端器件設(shè)計探究

基于SAR模數(shù)轉(zhuǎn)換器的前端器件設(shè)計探究

作者: 時間:2018-08-30 來源:網(wǎng)絡(luò) 收藏

本文引用地址:http://www.butianyuan.cn/article/201808/388074.htm

表1. 建立至N位分辨率所需的時間常數(shù)數(shù)目

計算出濾波器近似帶寬后,就可以分別選擇 REXT 和 CEXT 的值。上述計算假設(shè) CEXT = 2.7 nF,這是數(shù)據(jù)手冊所示應用電路的典型值。如果選擇較大的電容,則當容性DAC切換回輸入端時,對反沖的衰減幅度會更大。然而,電容越大,驅(qū)動就越有可能變得不穩(wěn)定,特別是給定帶寬下 REXT 值較小時。如果 REXT 值太小,相位裕量會降低,可能導致輸出發(fā)生響鈴振蕩或變得不穩(wěn)定。對于串聯(lián) REXT較小的負載,應采用低輸出阻抗的放大器來驅(qū)動。可以利用RC組合和放大器的波特圖執(zhí)行穩(wěn)定性分析,以便驗證相位裕量是否充足。最好選擇1 nF至3 nF的電容值和合理的電阻值,以使驅(qū)動放大器保持穩(wěn)定。此外務必使用低電壓系數(shù)的電容,如NP0型,以保持低失真。

REXT 的值必須能使失真水平保持在要求的范圍以內(nèi)。圖6顯示了驅(qū)動電路電阻對失真的影響與 AD7690輸入頻率的函數(shù)關(guān)系。失真隨著輸入頻率和源電阻的提高而提高。導致這種失真的原因主要是容性DAC提供的阻抗的非線性特性。

圖6. 源電阻對THD的影響與輸入頻率的關(guān)系

低輸入頻率(10 kHz)可以支持較大的串聯(lián)電阻值。失真還與輸入信號幅度有關(guān);對于同一失真水平,較低的幅度可以支持較高的電阻值。計算上例中的 REXT :τ = 51.16 ns,假設(shè) CEXT 為2.7 nF,得到電阻值為18.9 Ω。這些值接近ADI數(shù)據(jù)手冊應用部分給出的常見值。

此處計算的標稱RC值是有用的指南,但不是最終解決方案。選擇 REXT 與 CEXT 之間的適當平衡點,需要了解輸入頻率范圍、放大器可以驅(qū)動多大的電容以及可接受的失真水平。為了優(yōu)化RC值,必須利用實際的硬件進行試驗,從而實現(xiàn)最佳性能。

2 選擇合適的放大器

在上一部分中,我們根據(jù)輸入信號和ADC吞吐速率,計算了適合ADC輸入的RC帶寬。接下來必須利用此信息選擇合適的ADC驅(qū)動放大器。需要考慮如下方面:

·放大器大小信號帶寬

·建立時間

·放大器噪聲特性以及對系統(tǒng)噪聲的影響

·失真

·失真對于電源軌的裕量要求

該數(shù)據(jù)手冊通常會給出放大器的 小信號帶寬 .但是,根據(jù)輸入信號的類型,大信號帶寬 可能更重要,尤其是高輸入頻率(>100 kHz)或多路復用應用(因為電壓擺幅較大),而且輸入信號的正向建立更加關(guān)鍵。例如,ADA4841-1 的小信號帶寬為80 MHz(20 mV p-p信號),但大信號帶寬僅3 MHz(2 V p-p信號)。上例采用AD7980,計算的RC帶寬為3.11 MHz.對于較低的輸入頻率,ADA4841-1是很好的選擇,因為其80 MHz小信號帶寬對于反向建立而言綽綽有余,但在多路復用應用中則有困難,因為對于大信號擺幅,此時的RC帶寬要求提高到3.93 MHz.這種情況下,更合適的放大器是ADA4897-1,它具有30 MHz的大信號帶寬。一般而言,放大器的小/大信號帶寬至少應比RC帶寬大兩三倍,具體取決于是以反向建立還是正向建立為主。如果要求放大器級提供電壓增益(這會降低可用帶寬),更適用這條原則,甚至可能需要帶寬更寬的放大器。

看待正向建立要求的另一種方式是查看放大器的建立時間特性,它通常是指建立到額定階躍大小某一百分比所需的時間。對于16位到18位性能,通常要求建立到0.001%,但大多數(shù)放大器僅指定不同階躍大小的0.1%或0.01%建立時間。因此,為了確定建立特性是否支持ADC吞吐速率,需要對這些數(shù)值進行折中。ADA4841-1針對8 V階躍給出的0.01%建立時間為1 μs.在驅(qū)動1 MSPS(1 μs周期)AD7980的多路復用應用中,它將無法使?jié)M量程階躍的輸入及時建立,但如果降低吞吐速率,例如500 kSPS可能是可行的。

RC帶寬對于確定放大器的最大容許噪聲量十分重要。放大器噪聲一般通過低頻1/f噪聲(0.1 Hz至10 Hz)和高頻時的寬帶噪聲譜密度(圖7所示噪聲曲線的平坦部分)來規(guī)定。

圖7. ADA4084-2電壓噪聲與頻率的關(guān)系

折合到ADC輸入端的總噪聲可以按照如下方法計算。首先,計算放大器寬帶頻譜密度在RC帶寬上的噪聲。

其中, en = 噪聲頻譜密度(V/Hz), N = 放大器電路噪聲增益, BWRC = R帶寬(Hz)

然后,通常通過下式計算低頻1/f噪聲;它通常指定為峰峰值,需要轉(zhuǎn)換為均方根值。

其中,

= 1/f峰峰值噪聲電壓,N = 放大器電路噪聲增益。

總噪聲為以上兩個噪聲的和方根:

為將驅(qū)動器噪聲對總SNR的影響降至最低,此總噪聲應為ADC噪聲的1/10左右。根據(jù)目標系統(tǒng)的SNR要求,可能還允許更高的噪聲。例如,如果ADC的SNR為91 dB, VREF= 5 V,則總噪聲應小于或等于

由此值很容易算出1/f噪聲和寬帶噪聲譜密度的最大允許值。假設(shè)擬用的放大器具有可忽略不計的1/f噪聲,以單位增益工作,并采用RC帶寬為上例計算值(3.11 MHz)的濾波器,那么

因此,該放大器的寬帶噪聲譜密度必須小于或等于2.26 nV/√Hz.ADA4841-1的寬帶噪聲譜密度為2.1 nV/√Hz,符合這一要求。

放大器需要考慮的另一個重要特性是特定輸入頻率時的失真。通常,為獲得最佳性能,16位ADC需要大約100 dB的總諧波失真(THD),18位ADC需要大約110 dB.圖8顯示對于2 V p-p輸入信號,ADA4841-1的典型失真與頻率的關(guān)系圖。

圖8. ADA4841-1的失真與頻率的關(guān)系

圖中顯示的不是總諧波失真,而是一般最為重要的二次和三次諧波成分。ADA4841-1的噪聲非常小,失真特性優(yōu)異,足以驅(qū)動18位ADC到大約30 kHz.當輸入頻率接近100 kHz或更高時,失真性能開始下降。為在高頻時實現(xiàn)低失真,需要使用功耗更高、帶寬更寬的放大器。較大的信號也會降低性能。對于0 V至5 V的ADC輸入,失真性能信號范圍將提高到5 V p-p.從圖8所示的失真圖可看出,這將產(chǎn)生不同的性能,因此放大器可能需要測試,以確保它滿足要求。圖9比較了多個輸出電壓水平的失真性能。

圖9. 不同輸出電壓水平下失真與頻率的關(guān)系

裕量,即放大器最大實際輸入/輸出擺幅與正負電軌之差,也可能影響THD.放大器可能具有軌到軌輸入和/或輸出,或者要求最高1 V甚至更大的裕量。即便是軌到軌輸入/輸出,如果工作信號電平接近放大器的供電軌,也將難以獲得良好的失真性能。因此,最好應選擇讓最大輸入/輸出信號遠離供電軌的電源電平。考慮一個0 V至5 V輸入范圍的ADC,采用ADA4841-1放大器驅(qū)動,需要將ADC的范圍提高到最大。該放大器具有軌到軌輸出,對輸入有1 V的裕量要求。如果用作單位增益放大器,則至少需要1 V的輸入裕量,正電源至少必須是6 V.輸出為軌到軌,但仍然只能驅(qū)動到地或正供電軌的大約25 mV范圍內(nèi),因而需要一個負供電軌,以便一直驅(qū)動到地。為了給失真性能留有一定的裕量,負供電軌可以是-1 V.

如果允許降低ADC輸入范圍,從而喪失一定的SNR,則可以消除負電源。例如,如果ADC的輸入范圍降為0.5 V至5 V,此10%損失將導致SNR降低大約1 dB.然而,這樣就可以將負供電軌接地,從而消除用以產(chǎn)生負電源的電路,降低功耗和成本。

3 結(jié)語

因此,選擇放大器時,務必考慮輸入和輸出信號范圍要求,以便確定所需的電源電壓。本例中,額定工作電壓為5 V的放大器不能滿足要求;但ADA4841-1的額定電壓高達12 V,所以使用較高的電源電壓將能實現(xiàn)出色的性能,并提供充足的電源裕量。


上一頁 1 2 下一頁

關(guān)鍵詞: 放大器

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉