新聞中心

EEPW首頁 > 網(wǎng)絡(luò)與存儲 > 業(yè)界動態(tài) > 西安紫光國芯新一代多層陣列SeDRAM技術(shù)

西安紫光國芯新一代多層陣列SeDRAM技術(shù)

作者: 時間:2023-08-10 來源:電子產(chǎn)品世界 收藏
編者按:近日,西安紫光國芯半導(dǎo)體股份有限公司(以下簡稱“西安紫光國芯”)在VLSI 2023技術(shù)與電路研討會上(2023 Symposium on VLSI Technology and Circuits)公開發(fā)表了技術(shù)論文——《基于小間距混合鍵合和mini-TSV的135GBps/Gbit 0.66 pJ/bit 嵌入式多層陣列 DRAM》(135 GBps/Gbit 0.66 pJ/bit Stacked Embedded DRAM with Multilayer Arrays by Fine Pitch H

本年度 VLSI 會議共收到全球投稿 632 篇,在最終錄取的212 篇中,僅有2篇來自中國內(nèi)地企業(yè),其中1篇便是來自的嵌入式多層陣列DRAM論文。 

本文引用地址:http://www.butianyuan.cn/article/202308/449513.htm

1691675421836824.png

論文第一作者副總裁王嵩代表公司作論文報告

本次VLSI 2023上,發(fā)布的新一代多層陣列,相較于上一代單層陣列結(jié)構(gòu),新一代技術(shù)平臺主要采用了低溫混合鍵合技術(shù)(Hybrid Bonding,HB)和mini-TSV堆積技術(shù)。該技術(shù)平臺每Gbit由2048個數(shù)據(jù)接口組成,每個接口數(shù)據(jù)速度達(dá)541Mbps,最終實現(xiàn)業(yè)界領(lǐng)先的135GBps/Gbit 帶寬和0.66 pJ/bit 能效,為疊加更多層 DRAM 陣列結(jié)構(gòu)提供先進(jìn)有效的解決方案。

 1691675444464361.png

嵌入式多層陣列示意圖

論文通訊作者西安紫光國芯總經(jīng)理江喜平表示,“2020年IEDM我們發(fā)布了第一代技術(shù),之后我們實現(xiàn)了多款產(chǎn)品的大規(guī)模量產(chǎn)。這次發(fā)布的新一代多層陣列SeDRAM技術(shù),實現(xiàn)了更小的電容電阻、更大的帶寬和容量,可廣泛應(yīng)用于近存計算、大數(shù)據(jù)處理和高性能計算等領(lǐng)域?!?/p>

西安紫光國芯異質(zhì)集成嵌入式DRAM(SeDRAM)基于混合鍵合技術(shù)實現(xiàn)了邏輯單元和 DRAM陣列三維集成,多項研發(fā)成果已先后在IEDM 2020、CICC 2021、ISSCC 2022等多個期刊和會議上公開發(fā)表和作專題報告。



關(guān)鍵詞: 西安紫光國芯 SeDRAM

評論


技術(shù)專區(qū)

關(guān)閉