新聞中心

EEPW首頁(yè) > 測(cè)試測(cè)量 > 設(shè)計(jì)應(yīng)用 > PCIE3.0的發(fā)射機(jī)物理層測(cè)試

PCIE3.0的發(fā)射機(jī)物理層測(cè)試

作者: 時(shí)間:2012-12-04 來(lái)源:網(wǎng)絡(luò) 收藏

一、PCIE 3.0與 PCIE 2.0

PCIE 3.0相對(duì)于它的前一代PCIE 2.0的最主要的一個(gè)區(qū)別是速率由5GT/s提升到了8GT/s。為了保證數(shù)據(jù)傳輸密度和直流平衡以及時(shí)鐘恢復(fù),PCIE 2.0中使用了8B/10B編碼,即將每8位有效數(shù)據(jù)編碼為10位數(shù)據(jù)進(jìn)行傳輸,這樣鏈路中將會(huì)有20%信息量是無(wú)效的,即使得鏈路的最大傳輸容量打了20%的折扣。而速率提升的目的是為了更快的傳輸數(shù)據(jù),編碼方式也不可或缺,因此在PCIE 3.0中還通過(guò)使用128B/130B的編碼方式(無(wú)效信息量減低為1.5625%),同時(shí)使用加擾的方式(即數(shù)據(jù)流先和一個(gè)多項(xiàng)式異或得到一個(gè)更加隨機(jī)性的數(shù)據(jù),到接收端使用同樣的多項(xiàng)式將其恢復(fù)出來(lái))來(lái)實(shí)現(xiàn)數(shù)據(jù)傳輸密度和直流平衡以及時(shí)鐘恢復(fù)的實(shí)現(xiàn)。另外一個(gè)區(qū)別是,PCIE 3.0規(guī)范已經(jīng)要求接收機(jī)測(cè)試為必測(cè)項(xiàng)目,而PCIE 2.0是選測(cè)項(xiàng)目。下表所示為PCI Express 2.0與PCI Express 3.0的主要不同點(diǎn)的對(duì)比。

搜狗截圖_2012-12-03_11-34-01.jpg

二、PCIE 3.0測(cè)試

PCIE 3.0發(fā)射機(jī)測(cè)試項(xiàng)目,如下圖(力科的一致性測(cè)試軟件中包含的測(cè)試項(xiàng)目)所示為PCIE 3.0的CEM規(guī)范(Ver0.3)以及PCIE 3.0的基本規(guī)范(Rev3.0,Ver0.9)中規(guī)定的發(fā)射機(jī)測(cè)試項(xiàng)目。

搜狗截圖_2012-12-03_11-35-19.jpg

1.TxEQ Preset測(cè)試(Test 1.1)

由于PCIE 3.0的速率已經(jīng)達(dá)到8Gb/s,而且傳輸?shù)耐ǖ劳枰?jīng)歷主板至板卡,整個(gè)鏈路會(huì)比較長(zhǎng),這樣就會(huì)導(dǎo)致高速信號(hào)比較大的損耗。為了補(bǔ)償通道的損耗,確保接收端信號(hào)眼圖能夠張開(kāi),通過(guò)使用相應(yīng)的加重(去加重或者預(yù)加重)及均衡技術(shù)是非常有必要的。因此PCIE 3.0在發(fā)送端使用了施加去加重(de-emphasis)和前沖(preshoot)功能。

由于不同的設(shè)計(jì)或者不同的產(chǎn)品中PCIE 3.0信號(hào)傳輸通道的長(zhǎng)度是不等的,為了應(yīng)對(duì)更多復(fù)雜的情況,PCIE 3.0規(guī)范中規(guī)定了發(fā)送端可實(shí)現(xiàn)11種等級(jí)的去加重(de-emphasis)和前沖(preshoot)功能。

PCIE 3.0規(guī)范中對(duì)這11種等級(jí)的去加重(de-emphasis)和前沖(preshoot)功能做了規(guī)定,因此PCIE 3.0發(fā)射機(jī)測(cè)試中需要對(duì)這11種預(yù)加重和均衡進(jìn)行測(cè)試,即驗(yàn)證發(fā)送端芯片的de-emphasis及preshoot的能力,以確保其能夠滿足規(guī)范的要求。如下圖所示為De-emphasis Preshoot以及Boost的定義和計(jì)算方法。

搜狗截圖_2012-12-03_11-37-09.jpg

下表4-16所示為摘自PCIE 3.0規(guī)范的Preset 0到Preset 10的系數(shù)及去加重和前沖等級(jí)。


上一頁(yè) 1 2 3 下一頁(yè)

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉