新聞中心

EEPW首頁(yè) > 測(cè)試測(cè)量 > 設(shè)計(jì)應(yīng)用 > PCIE3.0的發(fā)射機(jī)物理層測(cè)試

PCIE3.0的發(fā)射機(jī)物理層測(cè)試

作者: 時(shí)間:2012-12-04 來(lái)源:網(wǎng)絡(luò) 收藏

EIEOS序列的全幅電壓測(cè)試(Vtx-eieos-fs)需要將Preset設(shè)為10,即最強(qiáng)的均衡增強(qiáng)(boost)情形,測(cè)試電壓的擺幅。

EIEOS序列的減小的測(cè)試(Vtx-eieos-rs)需要將Preset設(shè)為1,即較弱的均衡設(shè)置,以驗(yàn)證幅度較小的EIEOS碼型也同樣能夠被識(shí)別到。

EIEOS的測(cè)試是在Tx的管腳處測(cè)量的,因此需要考慮Breakout通道帶來(lái)的衰減,即要通過(guò)去嵌的方法將Breakout通道的影響消除掉,需要事先提供Breakout的S參數(shù)。下圖為力科(LeCroy)及自動(dòng)化測(cè)試軟件QPHY-的Vtx-eieos-rs/fs limits的測(cè)試結(jié)果:

搜狗截圖_2012-12-04_09-27-10.jpg

4、8GT/s一致性眼圖測(cè)試(Compliance Eye 8GT/s,Test 1.4)

該項(xiàng)測(cè)試的目的是驗(yàn)證被測(cè)系統(tǒng)的信號(hào)眼圖的眼高和眼寬等是否滿足CEM規(guī)范的要求。使用的碼型為128B/130B編碼格式的一致性測(cè)試碼型(compliance pattern)。由于Tx發(fā)送端波形有11種preset,CEM規(guī)范要求只要有一種preset碼型(可選擇一種最好的碼型)通過(guò)即可,可以任意選擇preset等于1或者7或者8的碼型進(jìn)行測(cè)試,如果三種preset所對(duì)應(yīng)的碼型都不能夠通過(guò),那么則需要繼續(xù)測(cè)量余下的其它preset對(duì)應(yīng)的碼型,直到有通過(guò)為止,否則需要將所有的preset對(duì)應(yīng)的碼型都測(cè)完以確定眼圖測(cè)試是否通過(guò)。規(guī)范要求示波器一次至少采集約1.5M個(gè)UIs(比特位)進(jìn)行測(cè)試,如果示波器采樣率設(shè)置為40GS/s,則需要采集約8M個(gè)數(shù)據(jù)點(diǎn)進(jìn)行測(cè)試。

測(cè)試點(diǎn)選擇在TP1,測(cè)試要求使用接收端的均衡設(shè)置,即需要打開(kāi)CTLE和DFE,在力科示波器中可使用眼圖醫(yī)生EyedoctorII來(lái)實(shí)現(xiàn)CTLE和DFE均衡以及串行數(shù)據(jù)分析軟件SDAIII來(lái)做眼圖測(cè)試。

由于規(guī)范也建議使用Intel的Sigtest軟件來(lái)實(shí)現(xiàn)CTLE、DFE以及眼圖測(cè)試功能,在力科示波器已經(jīng)集成了Intel的Sigtest軟件,可和力科的Qualify軟件一起實(shí)現(xiàn)所有項(xiàng)目的自動(dòng)化測(cè)試并自動(dòng)出多種格式的報(bào)告。

搜狗截圖_2012-12-04_09-29-05.jpg

5、8GT/s抖動(dòng)參數(shù)測(cè)試(8GT/s Tx Jitter Parameters,Test 1.5)

抖動(dòng)測(cè)試是高速串行信號(hào)的必測(cè)項(xiàng)目。該項(xiàng)測(cè)試就是測(cè)量PCIE GEN3在8Gb/s時(shí)的抖動(dòng)。測(cè)試碼型選擇最優(yōu)化后的128B/130B編碼格式的一致性測(cè)試碼型(compliance pattern)。測(cè)試點(diǎn)選擇在TP1,Breakout通道的影響需要消除掉(De-embedding);測(cè)試時(shí)需要所有通道都有輸出;對(duì)Breakout通道進(jìn)行去嵌時(shí),需要設(shè)置截止帶寬在8GHz-12GHz范圍內(nèi)(或者限制最大的boost值),因?yàn)槿デ犊赡軙?huì)放大噪聲。

PCIE GEN3需要測(cè)試抖動(dòng)參數(shù)有:

Ttx-ddj:最大數(shù)據(jù)相關(guān)性抖動(dòng)減去最小數(shù)據(jù)相關(guān)性抖動(dòng)的絕對(duì)值,DDJ(max)-DDJ(min);Ttx-utj:數(shù)據(jù)不相關(guān)的總體抖動(dòng),基于Q-Scale曲線定義得到。

Ttx-udjdd:數(shù)據(jù)不相關(guān)的固有抖動(dòng),基于Q-Scale曲線定義得到。

Ttx-upw-tj:數(shù)據(jù)不相關(guān)的總體脈沖寬度抖動(dòng)。

Ttx-upw-djdd:數(shù)據(jù)不相關(guān)的固有脈沖寬度抖動(dòng)。

上述抖動(dòng)參數(shù)的詳細(xì)定義可參考:PCI_Express_Base_r3.0的4.3.3.10.5-4.3.3.10.7.如下圖為力科示波器測(cè)得結(jié)果:

搜狗截圖_2012-12-04_09-30-58.jpg

6、8GT/s發(fā)送端信號(hào)通用參數(shù)測(cè)試(UI,Vtx-cm-ac-pp,Vtx-dc-cm,Ltx-Skew,Test 1.7)

該項(xiàng)目測(cè)試為發(fā)送端信號(hào)的通用參數(shù)測(cè)試,一個(gè)是UI即位率測(cè)試,該項(xiàng)測(cè)試需要將SSC關(guān)閉;另外兩個(gè)分別是Vtx-cm-ac-pp,即兩個(gè)差分信號(hào)之和的一半的峰峰值, Vtx-dc-cm,即直流共模電壓,這兩個(gè)參數(shù)需要測(cè)試數(shù)據(jù)量至少1M個(gè)UI,測(cè)試位置選擇在Tx端芯片管腳上,可通過(guò)在TP1位置測(cè)試,對(duì)Breakout通道進(jìn)行去嵌達(dá)到;Ltx-Skew為一個(gè)link中的兩個(gè)鏈路之間的時(shí)間偏移。如下圖為力科示波器測(cè)試結(jié)果。

搜狗截圖_2012-12-04_09-32-43.jpg


上一頁(yè) 1 2 3 下一頁(yè)

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉