基于立體封裝技術(shù)的復(fù)合電子系統(tǒng)模塊應(yīng)用
3.4 RS422
本文引用地址:http://butianyuan.cn/article/262228.htm OBT-MCES-01集成了RS422發(fā)送、接收接口電路,分別采用SM3030、SM3096。接口芯片采用+3.3V供電,信號(hào)直接和FPGA相連,FPGA內(nèi)需嵌入RS422 IP核,DSP可進(jìn)行此IP核進(jìn)行RS422功能操作。
3.5 DAC
OBT-MCES-01 DAC部分采用的是16位高速差分芯片B9726,采用+3.3V/+2.5V供電,使用內(nèi)部參考電壓VREF=1.2V。DSP和FPGA之間通訊完成DAC操作。DAC轉(zhuǎn)換輸出IOUTA、IOUTB至引腳,可外接運(yùn)放濾波器電路。B9726的FSADJ信號(hào)做引腳輸出,可外接電阻調(diào)節(jié)DAC輸出幅度。
DAC 輸出關(guān)系:IOUTFS = VREF/RFSADJ ×32
IOUTA = I OUTFS × DB[15:0]/65536
IOUTB = I OUTFS × (1 - DB[15:0])/65536
3.6 ADC
OBT-MCES-01包括兩ADC,一路為12位高速B9235,一路為14位B9243。ADC數(shù)據(jù)及控制信號(hào)連接至FPGA,DSP和FPGA之間通訊完成ADC操作。
其中B9235采用單+3.3V供電,兩差分輸入端做引腳輸入,操作模式MODE做引腳輸入。典型的應(yīng)用為使用差分驅(qū)動(dòng)將單端模擬輸入轉(zhuǎn)換成差分。需要注意的是模擬輸入范圍Vpp=2V。
B9243采用單+5V供電,連接成單端輸入模式VINA(Vpp=5V)做引腳輸入,ADC時(shí)鐘做引腳輸入,外部輸入+5V電平的時(shí)鐘信號(hào)。
4 總結(jié)
本文闡述了歐比特公司設(shè)計(jì)的基于DSP、FPGA的復(fù)合電子系統(tǒng)模塊OBT-MCES-01的功能構(gòu)成及接口應(yīng)用,此方案對(duì)今后訂制類(lèi)復(fù)合電子系統(tǒng)模塊的研制及應(yīng)用提供借鑒意義。
參考文獻(xiàn)
[1] OBT-MCES-01使用手冊(cè)V1.0,歐比特控制工程股份有限公司,2013
[2] 鄒彥,DSP原理及應(yīng)用,電子工業(yè)出版社,2005
[3] 劉嵐,黃秋元,陳適,F(xiàn)PGA應(yīng)用技術(shù)基礎(chǔ)教程,電子工業(yè)出版社,2009
[4] Walt Kester, DAC Interface Fundamentals, Analog Devices, Inc.,2009
[5] John Ardizzoni, Jonathan Pearson, “Rules of the Road” for High-Speed Differential ADC Drivers, Analog Devices, Inc.,2009
評(píng)論