EEPW首頁(yè) >>
主題列表 >>
現(xiàn)場(chǎng)可編程門陣列(fpga)
現(xiàn)場(chǎng)可編程門陣列(fpga) 文章 進(jìn)入現(xiàn)場(chǎng)可編程門陣列(fpga)技術(shù)社區(qū)
如何使用FPGA加速機(jī)器學(xué)習(xí)算法?
- 當(dāng)前,AI因?yàn)槠銫NN(卷積神經(jīng)網(wǎng)絡(luò))算法出色的表現(xiàn)在圖像識(shí)別領(lǐng)域占有舉足輕重的地位。基本的CNN算法需要大量的計(jì)算和數(shù)據(jù)重用,非常適合使用FPGA來實(shí)現(xiàn)。上個(gè)月,Ralph Wittig(Xilinx CTO Office的卓越工程師) 在2016年OpenPower峰會(huì)上發(fā)表了約20分鐘時(shí)長(zhǎng)的演講并討論了包括清華大學(xué)在內(nèi)的中國(guó)各大學(xué)研究CNN的一些成果?! ≡谶@項(xiàng)研究中出現(xiàn)了一些和CNN算法實(shí)現(xiàn)能耗相關(guān)的幾個(gè)有趣的結(jié)論: ?、傧薅ㄊ褂闷螹emory; ?、?/li>
- 關(guān)鍵字: FPGA CNN
如何擴(kuò)展 FPGA 的工作溫度
- 任何電子器件的使用壽命均取決于其工作溫度。在較高溫度下器件會(huì)加快老化,使用壽命會(huì)縮短。但某些應(yīng)用要求電子產(chǎn)品工作在器件最大額定工作結(jié)溫下。以石油天然氣產(chǎn)業(yè)為例來說明這個(gè)問題以及解決方案?! ∫晃豢蛻粽?qǐng)求我們 Aphesa 的團(tuán)隊(duì)設(shè)計(jì)一款能夠在油井中工作的高溫?cái)z像頭(如圖 1 所示)。該器件要求使用相當(dāng)大的FPGA 而且溫度要求至少高達(dá) 125℃——即系統(tǒng)的工作溫度。作為一家開發(fā)定制攝像頭和包括 FPGA 代碼及嵌入式軟件在
- 關(guān)鍵字: FPGA HDR
什么是異構(gòu)多處理系統(tǒng),為什么需要異構(gòu)多處理系統(tǒng)?
- 早期嵌入式處理系統(tǒng)通常由一個(gè)微控制器和一系列外設(shè)構(gòu)成。這些系統(tǒng)通常用來完成獲取少量數(shù)據(jù)、處理數(shù)據(jù)、做出決策、基于決策結(jié)果輸出信息等工作。在某些情況下會(huì)實(shí)現(xiàn)簡(jiǎn)單的人機(jī)交互接口如讀取鍵盤并顯示結(jié)果。處理需求、同時(shí)產(chǎn)生需求,以現(xiàn)在的標(biāo)準(zhǔn)來看似乎微不足道。現(xiàn)代嵌入式系統(tǒng)通常需要處理和分析十億字節(jié)級(jí)的海量數(shù)據(jù),而且常常在確定性和低延時(shí)運(yùn)算上還有一些額外要求。許多應(yīng)用還要求系統(tǒng)在滿足相關(guān)行業(yè)標(biāo)準(zhǔn)的同時(shí)可靠符合可靠性和安全性要求?! ∧壳埃坪踹€不可能在單一處理器上同時(shí)滿足處理高帶寬數(shù)據(jù)、執(zhí)行系統(tǒng)應(yīng)用程序、響應(yīng)實(shí)時(shí)
- 關(guān)鍵字: ARM FPGA
三大電機(jī)控制方案之FPGA篇:Actel Fusion
- 當(dāng)前電機(jī)控制的發(fā)展越來越趨于多樣化、復(fù)雜化,現(xiàn)場(chǎng)也提出越來越苛刻的性能要求。因此客戶有可能考慮自己開發(fā)專用的控制芯片,F(xiàn)PGA的可編程性正是可以滿足這種需求。上期講解了三大電機(jī)控制方案之MCU篇,這期來看看FPGA。 對(duì)于電機(jī)控制提出的不同要求,F(xiàn)PGA芯片固有的可編程性和并行處理的特點(diǎn)十分適合于中高端的電機(jī)控制應(yīng)用。由于它以純硬件的方式進(jìn)行并行處理,而且不占用CPU的資源,所以可以使系統(tǒng)達(dá)到很高的性能。 在電機(jī)控制的市場(chǎng)上,眾多專注于FPGA技術(shù)的廠商接連推出了各具特色的解決方案,本系列
- 關(guān)鍵字: FPGA Actel
集技術(shù)優(yōu)勢(shì)之大成 Lattice啟動(dòng)影像設(shè)計(jì)新想像
- 自從Lattice(萊迪思半導(dǎo)體)并購(gòu)了Silicon Blue后,在當(dāng)時(shí)就為FPGA產(chǎn)業(yè)投下一顆震撼彈,后來又在2015年,并購(gòu)Silicon Image來強(qiáng)化影像處理方面的產(chǎn)品陣容。在歷經(jīng)了約莫一年左右的時(shí)間,Lattice趁勝追擊推出了全新產(chǎn)品線:CrossLink,它被Lattice定義成可編程的ASSP,簡(jiǎn)稱為pASSP。 Lattice亞太區(qū)資深事業(yè)發(fā)展經(jīng)理陳英仁表示,之所以會(huì)推出這樣的產(chǎn)品,原因主要有兩個(gè),一是影音訊號(hào)輸入與輸入不相容的問題,其次則是輸入與輸出的通道無法匹配。舉例來
- 關(guān)鍵字: Lattice FPGA
萊迪思半導(dǎo)體針對(duì)工業(yè)市場(chǎng)提供增強(qiáng)的視頻橋接解決方案
- 萊迪思半導(dǎo)體公司,客制化智能互連解決方案市場(chǎng)的領(lǐng)先供應(yīng)商,今日宣布針對(duì)工業(yè)市場(chǎng)推出19款HDMI?產(chǎn)品。HDMI發(fā)送器、接收器、端口處理器和視頻處理器套件保證了無縫的“即插即用”連接,超越了傳統(tǒng)消費(fèi)電子和移動(dòng)應(yīng)用。 視頻應(yīng)用在整個(gè)工業(yè)產(chǎn)品市場(chǎng)普遍存在,在今天的智能自動(dòng)化系統(tǒng)中扮演著重要的角色。萊迪思提供了一系列可編程器件,滿足工業(yè)環(huán)境和長(zhǎng)時(shí)間工作的要求,同時(shí)保持連續(xù)工作和無與倫比的可靠性。隨著HDMI產(chǎn)品的加入,萊迪思可以幫助制造商解決關(guān)鍵橋接問題或?qū)崿F(xiàn)視頻處理功能,增強(qiáng)了人機(jī)界面、安全監(jiān)控以及數(shù)字
- 關(guān)鍵字: 萊迪思 FPGA
Altera發(fā)布Quartus Prime Pro設(shè)計(jì)軟件,加速大容量FPGA設(shè)計(jì)
- Altera,現(xiàn)在已屬英特爾公司,今天發(fā)布新的產(chǎn)品版Quartus? Prime Pro設(shè)計(jì)軟件,進(jìn)一步提高了FPGA設(shè)計(jì)性能和設(shè)計(jì)團(tuán)隊(duì)的效率。Quartus Prime Pro軟件設(shè)計(jì)用于支持英特爾下一代高度集成的大容量FPGA,這將推動(dòng)云計(jì)算、數(shù)據(jù)中心、物聯(lián)網(wǎng)及其連網(wǎng)等領(lǐng)域的創(chuàng)新。內(nèi)置在最新版軟件中的功能前所未有的縮短了編譯時(shí)間,提供通用設(shè)計(jì)輸入方法,簡(jiǎn)化了知識(shí)產(chǎn)權(quán)(IP)的集成,從而加速了大規(guī)模FPGA設(shè)計(jì)流程?! ∮⑻貭柕腇PGA軟件和IP市場(chǎng)營(yíng)銷總監(jiān)B
- 關(guān)鍵字: Altera FPGA
【E課題】FPGA/CPLD數(shù)字電路原理介紹
- 當(dāng)產(chǎn)生門控時(shí)鐘的組合邏輯超過一級(jí)時(shí),證設(shè)計(jì)項(xiàng)目的可靠性變得很困難。即使樣機(jī)或仿真結(jié)果沒有顯示出靜態(tài)險(xiǎn)象,但實(shí)際上仍然可能存在著危險(xiǎn)。通常,我們不應(yīng)該用多級(jí)組合邏輯去鐘控PLD設(shè)計(jì)中的觸發(fā)器?! D1給出一個(gè)含有險(xiǎn)象的多級(jí)時(shí)鐘的例子。時(shí)鐘是由SEL引腳控制的多路選擇器輸出的。多路選擇器的輸入是時(shí)鐘(CLK)和該時(shí)鐘的2分頻 (DIV2)。由圖1的定時(shí)波形圖看出,在兩個(gè)時(shí)鐘均為邏輯1的情況下,當(dāng)SEL線的狀態(tài)改變時(shí),存在靜態(tài)險(xiǎn)象。險(xiǎn)象的程度取決于工作的條件。 多級(jí)邏輯的險(xiǎn)象是可以去除的
- 關(guān)鍵字: FPGA CPLD
【E課堂】verilog之可綜合與不可綜合
- 可綜合的意思是說所編寫的代碼可以對(duì)應(yīng)成具體的電路,不可綜合就是所寫代碼沒有對(duì)應(yīng)的電路結(jié)構(gòu),例如行為級(jí)語法就是一種不可綜合的代碼,通常用于寫仿真測(cè)試文件?! 〗⒖删C合模型時(shí),需注意以下幾點(diǎn): 不使用initial 不使用#10之類的延時(shí)語句 不使用循環(huán)次數(shù)不確定的循環(huán)語句,如forever,while等 不使用用戶自定義原語(UDP元件) 盡量使用同步方式設(shè)計(jì)電路 用always塊來描述組合邏輯時(shí),應(yīng)列出所有輸入信號(hào)作為敏感信號(hào)列表,即always@(*) 所有的內(nèi)部寄存器都應(yīng)該能夠被復(fù)
- 關(guān)鍵字: verilog FPGA
Altera設(shè)計(jì)解決方案網(wǎng)絡(luò)連接客戶和專家,助力客戶基于FPGA的設(shè)計(jì)創(chuàng)新
- Altera,現(xiàn)在已屬英特爾公司,今天宣布啟動(dòng)其設(shè)計(jì)解決方案網(wǎng)絡(luò)(DSN,Design Solutions Network),這一全球輔助支持系統(tǒng)將穩(wěn)健的設(shè)計(jì)服務(wù)網(wǎng)絡(luò)、IP、電路板和商用現(xiàn)貨產(chǎn)品(COTS)公司合并到一個(gè)計(jì)劃中。DSN計(jì)劃將客戶與網(wǎng)絡(luò)成員連接起來,通過統(tǒng)一的搜索網(wǎng)站,為他們提供Altera CPLD、FPGA、SoC和Enpirion?電源器件相關(guān)的產(chǎn)品或者設(shè)計(jì)服務(wù),幫助客戶加速產(chǎn)品創(chuàng)新,網(wǎng)站位于www.altera.com.cn/dsn?! ntel可
- 關(guān)鍵字: Altera FPGA
數(shù)字電路(fpga/asic)設(shè)計(jì)入門之靜態(tài)時(shí)序分析
- 靜態(tài)時(shí)序分析簡(jiǎn)稱STA(Static Timming Analysis),它提供了一種針對(duì)大規(guī)模門級(jí)電路進(jìn)行時(shí)序驗(yàn)證的有效方法。它指需要更具電路網(wǎng)表的拓?fù)洌涂梢詸z查電路設(shè)計(jì)中所有路徑的時(shí)序特性,測(cè)試電路的覆蓋率理論上可以達(dá)到100%,從而保證時(shí)序驗(yàn)證的完備性;同時(shí)由于不需要測(cè)試向量,所以STA驗(yàn)證所需時(shí)間遠(yuǎn)小于門級(jí)仿真時(shí)間。但是,靜態(tài)時(shí)序分析也有自己的弱點(diǎn),它無法驗(yàn)證電路功能的正確性,所以這一點(diǎn)必須由RTL級(jí)的功能仿真來保證,門級(jí)網(wǎng)表功能的正確性可以用門級(jí)仿真技術(shù),也可以用后面講到的形式驗(yàn)證技術(shù)。值
- 關(guān)鍵字: fpga asic 靜態(tài)時(shí)序
現(xiàn)場(chǎng)可編程門陣列(fpga)介紹
您好,目前還沒有人創(chuàng)建詞條現(xiàn)場(chǎng)可編程門陣列(fpga)!
歡迎您創(chuàng)建該詞條,闡述對(duì)現(xiàn)場(chǎng)可編程門陣列(fpga)的理解,并與今后在此搜索現(xiàn)場(chǎng)可編程門陣列(fpga)的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)現(xiàn)場(chǎng)可編程門陣列(fpga)的理解,并與今后在此搜索現(xiàn)場(chǎng)可編程門陣列(fpga)的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473