首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> 現(xiàn)場(chǎng)可編程門陣列(fpga)

現(xiàn)場(chǎng)可編程門陣列(fpga) 文章 進(jìn)入現(xiàn)場(chǎng)可編程門陣列(fpga)技術(shù)社區(qū)

基于FPGA的跨時(shí)鐘域信號(hào)處理——借助存儲(chǔ)器

  •   為了達(dá)到可靠的數(shù)據(jù)傳輸,借助存儲(chǔ)器來(lái)完成跨時(shí)鐘域通信也是很常用的手段。在早期的跨時(shí)鐘域設(shè)計(jì)中,在兩個(gè)處理器間添加一個(gè)雙口RAM或者FIFO來(lái)完成相互間的數(shù)據(jù)交換是很常見的做法。如今的FPGA大都集成了一些用戶可靈活配置的存儲(chǔ)塊,因此,使用開發(fā)商提供的免費(fèi)IP核可以很方便的嵌入一些常用的存儲(chǔ)器來(lái)完成跨時(shí)鐘域數(shù)據(jù)傳輸?shù)娜蝿?wù)。使用內(nèi)嵌存儲(chǔ)器和使用外部擴(kuò)展存儲(chǔ)器的基本原理是一樣的,如圖1所示。    ?   圖1 借助存儲(chǔ)器的跨時(shí)鐘域傳輸   雙口RAM更適合于需要互通信的設(shè)計(jì),只要雙方
  • 關(guān)鍵字: FPGA  存儲(chǔ)器  

如何用PMIC快速、輕松且劃算的為FPGA供電

  •   如果你是一名研究現(xiàn)場(chǎng)可編程門陣列(FPGA)的工程師,你就應(yīng)該知道這些器件的高效運(yùn)行需要優(yōu)化的電源序列。使用離散組件來(lái)滿足這些特定的電源需求通常需要一個(gè)額外的離散排序器或微控制器。然而,對(duì)于小外形尺寸應(yīng)用來(lái)說(shuō),找到合適的部件常常會(huì)增加成本、時(shí)間,甚至外形尺寸,而這樣就不能滿足客戶的技術(shù)規(guī)格了。   如果你不想這么麻煩,不妨考慮一下電源管理集成電路(PMIC)。它主要有三方面的優(yōu)勢(shì):   這是一款滿足你整個(gè)系統(tǒng)電源需要的單芯片解決方案。   他提供對(duì)所有電壓軌的電源監(jiān)控,使你能夠確認(rèn)電源軌在系統(tǒng)技
  • 關(guān)鍵字: PMIC  FPGA  

基于OTDR原理的光網(wǎng)絡(luò)智能測(cè)試技術(shù)方案

  •   隨著光通信行業(yè)的大力發(fā)展,光纜大規(guī)模部署,光網(wǎng)絡(luò)如何全面地測(cè)試成了運(yùn)營(yíng)商面臨的主要問(wèn)題。傳統(tǒng)的測(cè)試方式有兩種:光損測(cè)試和OTDR測(cè)試法。光損測(cè)試采用光源和光功率計(jì)相結(jié)合來(lái)測(cè)試光鏈路的損耗,其優(yōu)點(diǎn)是設(shè)備價(jià)格低廉,使用簡(jiǎn)單,但是需要兩名技術(shù)人員才能完成,并且無(wú)法準(zhǔn)確定位光鏈路的故障點(diǎn)及其原因。OTDR測(cè)試可以測(cè)量光纖長(zhǎng)度、傳輸衰減、接頭衰減和故障定位,具有測(cè)試時(shí)間短、速度快和精度高等優(yōu)點(diǎn),但是使用OTDR測(cè)試,測(cè)試人員對(duì)測(cè)試結(jié)果有不同的解讀,很大程度上取決于使用者的經(jīng)驗(yàn)和能力,只有專家級(jí)的測(cè)試人員才能準(zhǔn)確
  • 關(guān)鍵字: OTDR  FPGA  

多路SDI信號(hào)單波長(zhǎng)無(wú)損光傳輸

  •   摘要:針對(duì)目前市場(chǎng)上越來(lái)越多針對(duì)SDI信號(hào)的應(yīng)用需求,提出了多路SDI電信號(hào)單波長(zhǎng)光纖傳輸?shù)膶?shí)現(xiàn)方案,就方案中出現(xiàn)的由于FIFO“寫滿”或“讀空”引起的SDI信號(hào)傳輸誤碼,提出了一種基于FPGA內(nèi)部PLL的可控時(shí)鐘,利用該時(shí)鐘作為FIFO的讀時(shí)鐘,實(shí)現(xiàn)SDI信號(hào)無(wú)損傳輸。   引言   串行數(shù)字接口(Serial Digital Interface,簡(jiǎn)寫為SDI)是針對(duì)演播室環(huán)境提出的用單根電纜來(lái)傳輸數(shù)字視音頻信號(hào)的方式。在SMTPE-259M標(biāo)準(zhǔn)中
  • 關(guān)鍵字: SDI  FPGA  光纖  FIFO  PLL  數(shù)據(jù)還原  201503  

降低工業(yè)應(yīng)用的總體擁有成本

  •   摘要:大約三分之一的嵌入式設(shè)計(jì)人員考慮在嵌入式應(yīng)用中采用FPGA,他們認(rèn)為在設(shè)計(jì)中使用FPGA過(guò)于昂貴。但是,從系統(tǒng)級(jí)了解總體擁有成本(TCO) (由產(chǎn)品生命周期中的開發(fā)、改進(jìn)、替換和維護(hù)成本來(lái)衡量),您會(huì)發(fā)現(xiàn)FPGA是分立微控制器(MCU)/數(shù)字信號(hào)處理器(DSP)/ASSP產(chǎn)品靈活的競(jìng)爭(zhēng)方案。   引言   工業(yè)自動(dòng)化和過(guò)程控制生產(chǎn)商一直面臨持續(xù)的全球競(jìng)爭(zhēng)和經(jīng)濟(jì)壓力,商業(yè)模式和利潤(rùn)不斷受到威脅,不得不應(yīng)對(duì)成本挑戰(zhàn),包括:   ● 利潤(rùn)和研發(fā)投入;   ● 產(chǎn)品及時(shí)面市壓力以適應(yīng)經(jīng)濟(jì)狀況的變
  • 關(guān)鍵字: 嵌入式  FPGA  工業(yè)以太網(wǎng)  DSP  TCO  MCU  201503  

工業(yè)4.0為元器件廠商帶來(lái)新機(jī)遇

  •   摘要:當(dāng)前全球制造業(yè)發(fā)展越來(lái)越呈現(xiàn)數(shù)字化、網(wǎng)絡(luò)化和智能化的新特征,美國(guó)提出“工業(yè)互聯(lián)網(wǎng)”戰(zhàn)略、德國(guó)提出“工業(yè)4.0”戰(zhàn)略,主要意圖就是搶占智能制造這一未來(lái)產(chǎn)業(yè)競(jìng)爭(zhēng)制高點(diǎn)。工業(yè)4.0革命將建立一個(gè)高度靈活的數(shù)字化、個(gè)性化產(chǎn)品與服務(wù)的生產(chǎn)模式,并將重組產(chǎn)業(yè)鏈分工。   第四次工業(yè)革命是綠色工業(yè)革命,一系列生產(chǎn)函數(shù)發(fā)生從自然要素投入為特征,到以綠色要素投入為特征的躍遷,并普及至整個(gè)社會(huì)。其核心特征應(yīng)該是高效節(jié)能,網(wǎng)絡(luò)化與模塊化。   工業(yè)4.0將會(huì)通過(guò)自動(dòng)
  • 關(guān)鍵字: 工業(yè)4.0  物聯(lián)網(wǎng)  FPGA  處理器  201503  

基于FPGA的跨時(shí)鐘域信號(hào)處理——亞穩(wěn)態(tài)

  •   在特權(quán)的上篇博文《基于FPGA的跨時(shí)鐘域信號(hào)處理——專用握手信號(hào)》中提出了使用專門的握手信號(hào)達(dá)到異步時(shí)鐘域數(shù)據(jù)的可靠傳輸。列舉了一個(gè)簡(jiǎn)單的由請(qǐng)求信號(hào)req、數(shù)據(jù)信號(hào)data、應(yīng)答信號(hào)ack組成的簡(jiǎn)單握手機(jī)制。riple兄更是提出了req和ack這兩個(gè)直接的跨時(shí)鐘域信號(hào)在被另一個(gè)時(shí)鐘域的寄存器同步時(shí)的亞穩(wěn)態(tài)問(wèn)題。這個(gè)問(wèn)題估計(jì)是整個(gè)異步通信中最值得探討和關(guān)注的。   很幸運(yùn),特權(quán)同學(xué)找到了很官方的說(shuō)法——《Application Note42:Metast
  • 關(guān)鍵字: FPGA  亞穩(wěn)態(tài)  

【從零開始走進(jìn)FPGA】教你什么才是真正的任意分頻

  •   一、為啥要說(shuō)任意分頻   也許FPGA中的第一個(gè)實(shí)驗(yàn)應(yīng)該是分頻實(shí)驗(yàn),而不是流水燈,或者LCD1602的"Hello World"顯示,因?yàn)榉诸l的思想在FPGA中極為重要。當(dāng)初安排流水燈,只是為了能讓大家看到效果,來(lái)激發(fā)您的興趣(MCU的學(xué)習(xí)也是如此)。   在大部分的教科書中,都會(huì)提到如何分頻,包括奇數(shù)分頻,偶數(shù)分頻,小數(shù)分頻等。有些教科書中也會(huì)講到任意分頻(半分頻,任意分?jǐn)?shù)分頻)原理,用的是相位與的電路,并不能辦到50%的占空比,也不是很靈活。   但沒(méi)有一本教科書會(huì)講到精
  • 關(guān)鍵字: FPGA  DDS  

零基礎(chǔ)學(xué)FPGA(十四)第一片IC——精簡(jiǎn)指令集RISC_CPU設(shè)計(jì)精講

  •   不得不說(shuō),SDRAM的設(shè)計(jì)是我接觸FPGA以來(lái)調(diào)試最困難的一次設(shè)計(jì),早在一個(gè)多月以前,我就開始著手想做一個(gè)SDRAM方面的教程,受特權(quán)同學(xué)影響,開始學(xué)習(xí)《高手進(jìn)階,終極內(nèi)存技術(shù)指南》這篇論文,大家都知道這篇文章是學(xué)習(xí)內(nèi)存入門的必讀文章,小墨同學(xué)花了一些時(shí)間在這上面,說(shuō)實(shí)話看懂這篇文章是沒(méi)什么問(wèn)題的,文件講的比較直白,通俗易懂,很容易入手。當(dāng)了解了SDRAM工作方式之后,我便開始寫代碼,從特權(quán)同學(xué)的那篇經(jīng)典教程里面,我認(rèn)真研讀代碼的來(lái)龍去脈,終于搞懂了特權(quán)同學(xué)的設(shè)計(jì)思想,并花了一些時(shí)間將代碼自己敲一遍,
  • 關(guān)鍵字: FPGA  RISC  

美高森美使用物理不可克隆功能技術(shù)增強(qiáng)SmartFusion2 SoC FPGA和IGLOO2 FPGA器件

  •   致力于在電源、安全、可靠和性能方面提供差異化半導(dǎo)體技術(shù)方案的領(lǐng)先供應(yīng)商美高森美公司(Microsemi Corporation)宣布為其旗艦SmartFusion®2 SoC FPGA和IGLOO®2 FPGA 器件的領(lǐng)先網(wǎng)絡(luò)安全功能組合加入Intrinsic-ID, B.V授權(quán)許可的物理不可克隆功能(Physically Unclonable Function, PUF) 。Intrinsic-ID是基于其專利硬件固有安全技術(shù)(Hardware Intrinsic Security
  • 關(guān)鍵字: 美高森美  FPGA   

OFDM信道調(diào)制解調(diào)的仿真及其FPGA設(shè)計(jì)

  •   OFDM(正交頻分復(fù)用)是一種高效的多載波調(diào)制技術(shù),其最大的特點(diǎn)是傳輸速率高,具有很強(qiáng)的抗碼間干擾和信道選擇性衰落能力。OFDM最初用于高速M(fèi)ODEM、數(shù)字移動(dòng)通信和無(wú)線調(diào)頻信道上的寬帶數(shù)據(jù)傳輸,隨著IEEE802.11a協(xié)議、BRAN(Broadband Radio Access Network)和多媒體的發(fā)展,數(shù)字音頻廣播(DAB)、地面數(shù)字視頻廣播((DVB-T)和高清晰度電視((HDTV)都應(yīng)用了OFDM技術(shù)。   OFDM利用離散傅立葉反變換/離散傅立葉變換(IDFT/DFT)代替多載波調(diào)
  • 關(guān)鍵字: OFDM  FPGA  

OFDM系統(tǒng)中DAGC的應(yīng)用研究及FPGA實(shí)現(xiàn)

  •   O 引 言   隨著各種FFT算法的出現(xiàn),DFT在現(xiàn)代信號(hào)處理中起著越來(lái)越重要的作用。在B3G和4G移動(dòng)通信中所采用的0FDM技術(shù),更是以IDFT/DFT來(lái)進(jìn)行OFDM調(diào)制和解調(diào)制,IDFT/DFT的精度直接影響基帶解調(diào)的性能。   在硬件實(shí)現(xiàn)中,通常影響定點(diǎn)化FFT算法精度的有量化誤差、舍入誤差和溢出誤差。一旦決定了量化方式和數(shù)據(jù)位寬后,量化誤差和舍入誤差都是可估計(jì)的,而溢出誤差則隨著輸入信號(hào)功率的增大而急劇增加,造成SNR嚴(yán)重惡化。   中射頻接收時(shí),通常使用AAGc和DAGC來(lái)改善ADC正
  • 關(guān)鍵字: OFDM  FPGA  

高速移動(dòng)下OFDM均衡器的FPGA實(shí)現(xiàn)

  •   O 引言   正交頻分復(fù)用(OFDM)是一種正交多載波調(diào)制技術(shù),它將寬帶頻率選擇性衰落信道轉(zhuǎn)換成一系列窄帶平坦衰落信道,在克服信道多徑衰落所引起的碼間干擾,實(shí)現(xiàn)高數(shù)據(jù)傳輸?shù)确矫婢哂歇?dú)特的優(yōu)勢(shì)。但是由于OFDM信號(hào)頻譜重疊,對(duì)信道變化很敏感,在高速移動(dòng)下,信道的時(shí)變特性更加明顯,此時(shí)OFDM系統(tǒng)載波間的正交性會(huì)遭到破壞,出現(xiàn)載波間干擾(ICI),這會(huì)導(dǎo)致系統(tǒng)性能明顯降低。為了消除ICI,必須采用適當(dāng)?shù)木饧夹g(shù)以補(bǔ)償ICI。國(guó)內(nèi)外許多學(xué)者對(duì)這些問(wèn)題進(jìn)行了大量的研究,提出了各種不同的方法,得到了一些階段性
  • 關(guān)鍵字: OFDM  FPGA  

中頻軟件無(wú)線電系統(tǒng)的FPGA實(shí)現(xiàn)方案

  •   一、 引言   現(xiàn)代通信技術(shù)、微電子技術(shù)和計(jì)算機(jī)技術(shù)的飛速發(fā)展,促進(jìn)了無(wú)線通信技術(shù)從數(shù)字化走向軟件化。軟件無(wú)線電的出現(xiàn)掀起了無(wú)線通信技術(shù)的又一次革命,它已經(jīng)成為目前通信領(lǐng)域中最為重要的研究方向之一。所謂軟件無(wú)線電,是指構(gòu)造一個(gè)通用的、可重復(fù)編程的硬件平臺(tái),使其工作頻段、調(diào)制解調(diào)方式、業(yè)務(wù)種類、數(shù)據(jù)速率與格式、控制協(xié)議等都可以進(jìn)行重構(gòu)和控制,選用不同的軟件模塊就可以實(shí)現(xiàn)不同類型和功能的無(wú)線電臺(tái),其核心思想是在盡可能靠近天線的地方使用寬帶A/D和D/A變換器,并盡可能地用軟件來(lái)定義無(wú)線功能[1]。
  • 關(guān)鍵字: FPGA  無(wú)線電  

基于FPGA的軟件無(wú)線電平臺(tái)設(shè)計(jì)

  •   軟件無(wú)線電的出現(xiàn),是無(wú)線電通信從模擬到數(shù)字、從固定到移動(dòng)后,由硬件到軟件的第三次變革。簡(jiǎn)單地說(shuō),軟件無(wú)線電就是一種基于通用硬件平臺(tái),并通 過(guò)軟件可提供多種服務(wù)的、適應(yīng)多種標(biāo)準(zhǔn)的、多頻帶多模式的、可重構(gòu)可編程的無(wú)線電系統(tǒng)。軟件無(wú)線電的關(guān)鍵思想是,將AD(DA)盡可能靠近天線和用軟件來(lái) 完成盡可能多的無(wú)線電功能。   蜂窩移動(dòng)通信系統(tǒng)已經(jīng)發(fā)展到第三代,3G系統(tǒng)進(jìn)入商業(yè)運(yùn)行一方面需要解決不同標(biāo)準(zhǔn)的系統(tǒng)間的兼容性;另一方 面要求系統(tǒng)具有高度的靈活性和擴(kuò)展升級(jí)能力,軟件無(wú)線電技術(shù)無(wú)疑是最好的解決方案。用ASI
  • 關(guān)鍵字: FPGA  Virtex-4  PowerPC  
共6399條 131/427 |‹ « 129 130 131 132 133 134 135 136 137 138 » ›|

現(xiàn)場(chǎng)可編程門陣列(fpga)介紹

您好,目前還沒(méi)有人創(chuàng)建詞條現(xiàn)場(chǎng)可編程門陣列(fpga)!
歡迎您創(chuàng)建該詞條,闡述對(duì)現(xiàn)場(chǎng)可編程門陣列(fpga)的理解,并與今后在此搜索現(xiàn)場(chǎng)可編程門陣列(fpga)的朋友們分享。    創(chuàng)建詞條
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473