首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> 直接數(shù)字頻率合成(dds)

直接數(shù)字頻率合成(dds) 文章 進入直接數(shù)字頻率合成(dds)技術(shù)社區(qū)

在實時分布嵌入式應(yīng)用平臺上進行設(shè)計與調(diào)試

  •   實時系統(tǒng)設(shè)計師和嵌入式軟件開發(fā)工程師對獨立的或者與嵌入式系統(tǒng)關(guān)聯(lián)不大的設(shè)計、開發(fā)和調(diào)試工具與技術(shù)都非常熟悉。他們通常在設(shè)計階段使用UML,在開發(fā)階段使用IDE,在集成與調(diào)試階段使用調(diào)試器和邏輯分析器(位于其它工具之中)。   過去相互連接的節(jié)點通常只有幾個,且每個節(jié)點之間的功能劃分非常明晰,但隨著嵌入式系統(tǒng)之間互聯(lián)的普遍化,如今常常是幾十個甚至數(shù)百個節(jié)點都共同分擔(dān)著一些邏輯應(yīng)用功能。   事實上,隨著實時系統(tǒng)與企業(yè)系統(tǒng)之間聯(lián)系越來越緊密,這種分布式系統(tǒng)在操作系統(tǒng)和執(zhí)行處理器方面的差異越來越顯著。本
  • 關(guān)鍵字: 嵌入式  軟件測試  分布式系統(tǒng)開發(fā)  實時分布式系統(tǒng)開發(fā)  QoS  DDS  

采用AD9833 DDS芯片實現(xiàn)水聲遙控信號的合成

  • 介紹AD9833 DDS芯片產(chǎn)生水聲遙控信號的電路設(shè)計方案。由于采用DDS技術(shù),使整個電路的軟硬件結(jié)構(gòu)十分簡單。該芯片與NXP(恩智浦)公司的ARM7處理器LPC2148配合,開發(fā)的便攜式水聲遙控發(fā)射器已獲得成功應(yīng)用。
  • 關(guān)鍵字: 水聲遙控  信號合成  ARM處理器  DDS  

AD9956在短波跳頻電臺頻率源中的應(yīng)用(04-100)

  •   跳頻通信是擴頻通信的一種主要形式。由于其具有抗干擾、抗截獲的能力,并能做到頻譜資源共享,在當(dāng)前軍事抗干擾通信系統(tǒng)中被廣泛應(yīng)用。跳頻通信系統(tǒng)的一項重要參數(shù)是頻率的跳變速度。它在很多程度上決定了跳頻通信系統(tǒng)抗跟蹤式干擾的能力,這一點在電子對抗中尤為重要。因此,快速跳頻頻率合成器的設(shè)計就成為跳頻通信的關(guān)鍵之一。目前頻率合成主有三種方法:直接模擬合成法、鎖相環(huán)合成法和直接數(shù)字合成法。直接模擬合成法利用倍頻、分頻、混頻及濾波,從單一或幾個參數(shù)頻率中產(chǎn)生多個所需的頻率。該方法頻率轉(zhuǎn)換時間快(小于100ns),但是
  • 關(guān)鍵字: 中電科  AD9956  DDS  

基于DDS的鎖相頻率合成器設(shè)計

  • 采用DDS內(nèi)插PLL混頻,即DDS輸出與PLL反饋回路中的壓控振蕩器(VCO)輸出混頻,相當(dāng)于用DDS取代多環(huán)頻率臺成器中的低(細)頻率子環(huán),電路結(jié)構(gòu)簡單,在頻率轉(zhuǎn)換速度、分辨率等方面性能優(yōu)良,并且不存在DDS相噪與雜散惡化的問題。本文提出基于該思想的一種VHF段頻率合成器設(shè)計。
  • 關(guān)鍵字: DDS,鎖相頻率合成器  

基于dds的快速跳頻頻率合成器的設(shè)計

  • 介紹了直接數(shù)字頻率合成(DDS)技術(shù)的工作原理及特點,并給出了基于DDS設(shè)計快速跳頻頻率合成器的方案。
  • 關(guān)鍵字: 跳頻,DDS, AD9952, SPI  

基于DDS的鎖相頻率合成器設(shè)計

  • 采用DDS內(nèi)插PLL混頻,即DDS輸出與PLL反饋回路中的壓控振蕩器(VCO)輸出混頻,相當(dāng)于用DDS取代多環(huán)頻率臺成器中的低(細)頻率子環(huán),電路結(jié)構(gòu)簡單,在頻率轉(zhuǎn)換速度、分辨率等方面性能優(yōu)良,并且不存在DDS相噪與雜散惡化的問題。本文提出基于該思想的一種VHF段頻率合成器設(shè)計。
  • 關(guān)鍵字: DDS,鎖相頻率合成器  

基于DDS的鎖相頻率合成器設(shè)計

  •   1 引 言   現(xiàn)代頻半合成源對頻率精度、分辨率、轉(zhuǎn)換時間和頻譜純度等指標(biāo)提出了越來越高的要求。甚高頻(VHF)頻率合成器通常采用多鎖相環(huán)路(PLL)結(jié)構(gòu),多環(huán)合成器將單環(huán)中的巨大分頻比用多個環(huán)路來負擔(dān),同時各環(huán),尤其足主環(huán)的鑒相頻率大幅度提高,從而滿足了鑒相頻率高、分頻比小和分辨率高等要求。但是由于多環(huán)組合的固有特性,尤其是分辨率每提高1個數(shù)量級,就要增加一級子環(huán)路,使得其頻率轉(zhuǎn)換速度低、線路復(fù)雜、可靠性差。   直接數(shù)字式頻率合成技術(shù)(DDS)的頻率分辨率高、頻率轉(zhuǎn)換速度快。DDS/PLL混合
  • 關(guān)鍵字: DDS  鎖相頻率  合成器  模擬IC  

基于內(nèi)插和QLA技術(shù)的并行DDS的實現(xiàn)

  •   1 引 言   直接數(shù)字頻率合成技術(shù)(Direel Digital FrequencySynthesis,DDS)稱為第三代頻率合成技術(shù),他利用正弦信號的相位與時間呈線性關(guān)系的特性,通過查表的方式得到信號的瞬時幅值,從而實現(xiàn)頻率合成。這種方法不僅可以產(chǎn)生不同頻率的正弦波,而且具有超寬的相對帶寬,超高的變頻速率,超細的分辨率以及相位的連續(xù)性和產(chǎn)生任意波形(AWG)的特點。   目前所使用的大部分DDS結(jié)構(gòu),在相位累加模塊和相位幅度轉(zhuǎn)換模塊均采用了流水線技術(shù)和某些壓縮算法等,但都不能從根本上解決DDS
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  數(shù)字頻率合成  DDS  MCU和嵌入式微處理器  

混合仿真下DDS的改進研究與實現(xiàn)

  •   1 引 言   DDS(Direct Digital Frequency Synthesis,直接數(shù)字頻率合成器)是一種從相位概念出發(fā)直接合成所需波形的頻率合成技術(shù)。由于DDS具有相對頻帶寬、頻率分辨率高、頻率變化速度快與相位可連續(xù)線性變化等一系列特點,已被廣泛應(yīng)用于數(shù)字通信系統(tǒng)中。目前,可供用戶選擇的高性能、多功能的專用DDS芯片比較多。然而在某些對控制方式、置頻速率等方面有特殊要求的場合,設(shè)計一個基于高性能FPGA(Field Programming Gate Array,現(xiàn)場可編程門陣列)的D
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  DDS  混合仿真  MCU和嵌入式微處理器  

基于單片機和AD9858的4頻點快速跳頻設(shè)計

  •   摘要:在分析了DDS基本原理以及AD9858基本特點的基礎(chǔ)上,介紹了AD9858的送數(shù)方式及單片機接口程序。給出了利用AD9858內(nèi)部寄存器來實現(xiàn)跳頻時間小于50ns的4頻點快速跳頻的具體方法。     關(guān)鍵詞:DDS;AD9858;快速跳頻   在電子系統(tǒng)中,常常需要應(yīng)用頻率合成技術(shù)來實現(xiàn)跳頻源設(shè)計。頻率合成指對一個高穩(wěn)定的參考頻率進行各種技術(shù)處理,以生成一系列穩(wěn)定的頻率輸出。目前應(yīng)用最廣的是鎖相環(huán)(PLL)頻率合成技術(shù),它是通過改變PLL中的分頻比N來實現(xiàn)跳頻的
  • 關(guān)鍵字: DDS  AD9858  快速跳頻  MCU和嵌入式微處理器  

基于DDS與MCU的運算放大器參數(shù)測量系統(tǒng)設(shè)計

  • 引言     在現(xiàn)代科研機構(gòu)電路設(shè)計、大專院校的電子系統(tǒng)教學(xué)中,集成運算放大器作為信號處理的基本器件,應(yīng)用非常廣泛,準(zhǔn)確的掌握集成運放的參數(shù)是進行電子系統(tǒng)設(shè)計的基本前提。為了方便用戶準(zhǔn)確掌握手中運放的各項參數(shù),本文提供了一種采用可編程DDS芯片和MCU的測量系統(tǒng),可自動測量集成運放的5項基本參數(shù),以小液晶屏顯示測量結(jié)果,并可根據(jù)需要打印測量的結(jié)果,與現(xiàn)有的BJ3195等昂貴測試儀相比,該測量系統(tǒng)功能精簡、操作智能化、人機接口友好。    
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  DDS  MCU  運算放大器  嵌入式  

基于DSP Builder的DDS設(shè)計及其FPGA實現(xiàn)

  • 直接數(shù)字合成器,是采用數(shù)字技術(shù)的一種新型頻率合成技術(shù),他通過控制頻率、相位增量的步長,產(chǎn)生各種不同頻率的信號。他具有一系列的優(yōu)點;較高的頻率分辨率;可以實現(xiàn)快速的頻率切換;在頻率改變時能夠保持相位的連續(xù);很容易實現(xiàn)頻率、相位和幅度的數(shù)控調(diào)制等。目前可采用專用芯片或可編程邏輯芯片實現(xiàn)DDS[1],專用的DDS芯片產(chǎn)生的信號波形、功能和控制方式固定,常不能滿足具體需要[2]??删幊踢壿嬈骷哂衅骷?guī)模大、工作速度快及可編程的硬件特點,并且開發(fā)周期短,易于升級,因為非常適合用于實現(xiàn)DDS。   1 DDS的
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  DSP  Builder  DDS  FPGA  嵌入式  

AD9959簡化測控通信系統(tǒng)中多路DDS之間信號同步設(shè)計

  • 摘要: 給出一種利用AD9959多通道DDS同步特性,簡化測控通信系統(tǒng)中多路DDS同步設(shè)計的方案,與原有方案相比具有控制方式靈活、外圍元件少,性能優(yōu)良等優(yōu)點。關(guān)鍵詞: DDS;同步;AD9959;測控通信 引言近年來,為了提高信息傳輸速率,增強通信抗干擾能力,飛行器測控通信系統(tǒng)已從統(tǒng)一載波體制向擴頻統(tǒng)一測控通信體制發(fā)展。但是,這種寬帶擴頻測控技術(shù)的應(yīng)用使得同步設(shè)計成為系統(tǒng)實現(xiàn)的難點,尤其對于多頻率源系統(tǒng),信號之間的嚴(yán)格同步更為困難。一般情況下,為了獲得多路DDS的同步,設(shè)計者往往會使
  • 關(guān)鍵字: 0704_A  AD9959  DDS  測控通信  工業(yè)控制  同步  雜志_設(shè)計天地  工業(yè)控制  

基于ISA總線的多路同步DDS信號源設(shè)計

  • 介紹了一種基于計算機ISA總線、三路同步的DDS信號源的設(shè)計。對信號源與ISA總線的接口關(guān)系以及多路DDS的同步問題進行了討論。測試結(jié)果表明,該信號源的各路DDS具有較好的同步關(guān)系和相位噪聲指標(biāo)。
  • 關(guān)鍵字: ISA  DDS  總線  多路    
共270條 17/18 |‹ « 9 10 11 12 13 14 15 16 17 18 »

直接數(shù)字頻率合成(dds)介紹

您好,目前還沒有人創(chuàng)建詞條直接數(shù)字頻率合成(dds)!
歡迎您創(chuàng)建該詞條,闡述對直接數(shù)字頻率合成(dds)的理解,并與今后在此搜索直接數(shù)字頻率合成(dds)的朋友們分享。    創(chuàng)建詞條

熱門主題

關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473