首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁 >> 主題列表 >> 直接數(shù)字頻率合成(dds)

基于FPGA的并行多通道激勵(lì)信號(hào)產(chǎn)生模塊

  • 引言并行測(cè)試的實(shí)現(xiàn)途徑分為軟件方式和硬件方式。用軟件方式實(shí)現(xiàn)并行測(cè)試,關(guān)鍵是對(duì)測(cè)試任務(wù)的分...
  • 關(guān)鍵字: FPGA  NiosII  FIFO  DDS  多通道激勵(lì)信號(hào)  

基于MXT8051的太陽能可調(diào)逆變電源

  • 隨國家節(jié)能環(huán)保推行政策的出臺(tái)以及太陽能開發(fā)技術(shù)的不斷完善,太陽能作為一種綠色的能源逐漸為工業(yè)和家庭所用;但如今外設(shè)工作復(fù)雜多變,對(duì)電源(特別是交流電源)的要求越來越嚴(yán)峻,本設(shè)計(jì)針對(duì)這一瓶頸提供了一套控制系統(tǒng),可以有效解決多種環(huán)境下的用電?;贛XT8051的太陽能可調(diào)逆變電源采用MXT8051做微控制器控制,12864液晶顯示,鍵盤輸入,正弦波頻率、相位及幅值的調(diào)制;再由放過充模塊控制太陽能板的充電儲(chǔ)能輸出;正弦波輸出調(diào)節(jié)模塊由DDS芯片AD98508集成模塊產(chǎn)生可調(diào)節(jié)波形,再由高頻放大模塊放大輸出。整個(gè)
  • 關(guān)鍵字: 時(shí)代民芯  MXT8051  DDS  AD9850  

基于單片機(jī)的頻率特性測(cè)試儀設(shè)計(jì)

  • 本文介紹了基于DDS技術(shù)的頻率特性測(cè)試儀的設(shè)計(jì)方法。在設(shè)計(jì)中掃頻信號(hào)源采用DDS芯片AD9851實(shí)現(xiàn),以單片機(jī)AT89C52為控制核心,控制整個(gè)系統(tǒng)協(xié)調(diào)工作并實(shí)時(shí)對(duì)所測(cè)數(shù)據(jù)進(jìn)行處理, LCD顯示幅頻特性和相頻特性曲線,實(shí)現(xiàn)了系統(tǒng)的小型化和全數(shù)字化。
  • 關(guān)鍵字: 單片機(jī)  測(cè)試儀  DDS  幅頻特性  相頻特性  201006  

一種基于DDS技術(shù)的信號(hào)發(fā)生器研究與實(shí)現(xiàn)

  • 首先闡述了DDS技術(shù)的基本原理,在此基礎(chǔ)上,實(shí)現(xiàn)了一種采用單片機(jī)AT89S52控制AD9850芯片的任意信號(hào)發(fā)生器系統(tǒng)。理論研究和實(shí)驗(yàn)結(jié)果表明,該系統(tǒng)可產(chǎn)生頻率和幅值均可調(diào)的正弦波、三角波和方波,且頻帶寬、精度高、穩(wěn)定性好。
  • 關(guān)鍵字: DDS  信號(hào)發(fā)生器    

基于DDS+PLL高性能頻率合成器的設(shè)計(jì)與實(shí)現(xiàn)

  • 基于DDS+PLL高性能頻率合成器的設(shè)計(jì)與實(shí)現(xiàn),摘要:結(jié)合DDS+PLL技術(shù),采用DDS芯片AD9851和集成鎖相芯片ADF4113完成了GSM 1 800 MHz系統(tǒng)中高性能頻率合成器的設(shè)計(jì)與實(shí)現(xiàn)。詳細(xì)介紹系統(tǒng)中核心芯片的性能、結(jié)構(gòu)及使用方法,并運(yùn)用ADS和ADISimPLL軟件對(duì)設(shè)計(jì)方案進(jìn)行
  • 關(guān)鍵字: 合成器  設(shè)計(jì)  實(shí)現(xiàn)  頻率  高性能  DDS  PLL  基于  

DDS+PLL高性能頻率合成器的設(shè)計(jì)與實(shí)現(xiàn)

  • DDS+PLL高性能頻率合成器的設(shè)計(jì)與實(shí)現(xiàn),摘要:結(jié)合DDS+PLL技術(shù),采用DDS芯片AD9851和集成鎖相芯片ADF4113完成了GSM 1 800 MHz系統(tǒng)中高性能頻率合成器的設(shè)計(jì)與實(shí)現(xiàn)。詳細(xì)介紹系統(tǒng)中核心芯片的性能、結(jié)構(gòu)及使用方法,并運(yùn)用ADS和ADISimPLL軟件對(duì)設(shè)計(jì)方案進(jìn)行
  • 關(guān)鍵字: 設(shè)計(jì)  實(shí)現(xiàn)  合成器  頻率  PLL  高性能  DDS  

基于FPGA的DDS設(shè)計(jì)

  • 摘要:利用現(xiàn)場(chǎng)可編程門陣列(FPGA)設(shè)計(jì)并實(shí)現(xiàn)直接數(shù)字頻率合成器(DDS)。結(jié)合DDS的結(jié)構(gòu)和原理,給出系統(tǒng)設(shè)計(jì)方法,并推導(dǎo)得到參考頻率與輸出頻率間的關(guān)系。DDS具有高穩(wěn)定度,高分辨率和高轉(zhuǎn)換速度,同時(shí)利用Ahera公司
  • 關(guān)鍵字: FPGA  DDS    

基于DDS的信號(hào)模擬器設(shè)計(jì)

  • 摘要:通過對(duì)DDS的信號(hào)模擬器設(shè)計(jì)的研究,不僅設(shè)計(jì)出能夠?qū)崿F(xiàn)普通射頻合成信號(hào)源的功能,正如能夠在幅度、頻率等方面對(duì)所需生成的信號(hào)加以控制,也能夠?qū)崿F(xiàn)定頻、掃頻以及跳頻等輸出方式上的選擇。同時(shí),該系統(tǒng)增加
  • 關(guān)鍵字: DDS  信號(hào)模擬器    

基于FPGA和DDS的信號(hào)源研究與設(shè)計(jì)

  • 1引言直接數(shù)字頻率合成DDS(DirectDigitalSynthesizer)是基于奈奎斯特抽樣定理理論和現(xiàn)代器件生...
  • 關(guān)鍵字: FPGA  DDS  信號(hào)源  設(shè)計(jì)  

基于模型的DDS芯片設(shè)計(jì)與實(shí)現(xiàn)

  • 基于模型的DDS芯片設(shè)計(jì)與實(shí)現(xiàn),摘要:介紹了一種基于模型的DDS芯片的設(shè)計(jì)方法。根據(jù)DDS基本原理,在MATLAB環(huán)境下建立模型,用System Generator產(chǎn)生VHDL程序,并在ISE軟件中編寫仿真和控制程序,最后在Spartan-3E Starter Kit開發(fā)板上實(shí)現(xiàn)設(shè)計(jì)。與傳統(tǒng)的
  • 關(guān)鍵字: 設(shè)計(jì)  實(shí)現(xiàn)  芯片  DDS  模型  基于  
共270條 13/18 |‹ « 9 10 11 12 13 14 15 16 17 18 »

直接數(shù)字頻率合成(dds)介紹

您好,目前還沒有人創(chuàng)建詞條直接數(shù)字頻率合成(dds)!
歡迎您創(chuàng)建該詞條,闡述對(duì)直接數(shù)字頻率合成(dds)的理解,并與今后在此搜索直接數(shù)字頻率合成(dds)的朋友們分享。    創(chuàng)建詞條

熱門主題

關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473