基于DSP和DDS的三維感應測井高頻信號源實現(xiàn), 引言 高頻信號源設計是三維感應測井的重要組成部分。三維感應測井的原理是利用激勵信號源通過三個正交的發(fā)射線圈向外發(fā)射高頻信號,再通過多組三個正交的接收線圈,得到多組磁場分量,從而準確測量地層各向異性
關鍵字:
高頻 信號源 實現(xiàn) 測井 感應 DSP DDS 三維 基于
基于FPGA和DDS的信號源設計,1 引言 直接數字頻率合成DDS(Direct Digital Synthesizer)是基于奈奎斯特抽樣定理理論和現(xiàn)代器件生產技術發(fā)展的一種新的頻率合成技術。與第二代基于鎖相環(huán)頻率合成技術相比,DDS具有頻率切換時間短、頻率分辨率
關鍵字:
設計 信號源 DDS FPGA 基于 FPGA,DDS,Verilog HDL
介紹了DDS技術的原理和特性,采用DDS芯片AD9833產生正弦波音階信號構建音源發(fā)生器,給出了主要電路和關鍵程序。
關鍵字:
9833 DDS AD 芯片
由于超寬帶信號的帶寬很寬,傳統(tǒng)的信號產生辦法已不能直接應用于超寬帶通信。為此,提出一種基于DDS+PLL的Chirp-UWB信號產生方案,該方法聯(lián)合使用了DDS和PLL兩種信號產生技術,優(yōu)勢互補。通過ADS結合Matlab對系統(tǒng)的模型建立和性能分析證明,該方案輸出信號性能優(yōu)良,完全能滿足設計要求,并已成功應用于某超寬帶通信系統(tǒng)。
關鍵字:
產生 方案 信號 Chirp-UWB DDS PLL 基于 轉換器
頻率合成技術起源于二十世紀30年代,當時所采用的頻率合成方法是直接頻率合成。它是利用混頻、倍頻、分頻的方法由參考源頻率經過加、減、乘、除運算,直接組合出所需要的的頻率。它的優(yōu)點是捷變速度快,相位噪
關鍵字:
DDS 雜散分析 方法
介紹基于DDS的信號發(fā)生器工作原理和設計過程,并對關鍵模塊及外圍電路進行了仿真和誤差分析。經功能驗證和分析測試,達到了預定的各項技術指標。旨在建立一種以FPGA為核心,功能可裁剪、波形任意調整的高性能信號發(fā)生器設計方法。采用該設計法將有效地降低開發(fā)成本,提高設計效率,并具有一定的工程指導意義和實用價值。
關鍵字:
FPGA DDS 信號發(fā)生器
1 引言 由于傳統(tǒng)的多波形函數信號發(fā)生器需采用大量分離元件才能實現(xiàn),且設計復雜,這里提出一種基于CPLD的多波形函數信號發(fā)生器。它采用CPLD作為函數信號發(fā)生器的處理器,以單片機和CPLD為核心,輔以必要的模擬
關鍵字:
CPLD DDS 信號源
基于DSP和DDS技術的氣體濃度檢測系統(tǒng),引 言 ADSP-BF531處理器是ADI公司Blackfin系列產品的成員,專為滿足當今嵌入式音頻、視頻和通信應用的計算要求和低功耗條件而設計的新型16位嵌入式處理器。它基于由ADI和Intel公司聯(lián)合開發(fā)的微信號架構(Micro S
關鍵字:
濃度 檢測系統(tǒng) 氣體 技術 DSP DDS 基于 DSP
引 言 電磁超聲是一種非接觸式的超聲檢測方法,不需要與被測對象有任何的物理接觸,不需要耦合劑,能夠應用于被測對象處于高溫、高速、粗糙表面的檢測條件下。因為不接觸的特點,所以用來激勵電磁超聲換能器的
關鍵字:
激勵 電源 超聲 電磁 DDS 技術 基于 耦合 電源
引 言 偏振控制器是一種重要的光器件,在光纖通信和傳感領域都有著廣泛的應用。在光纖通信系統(tǒng)中,準確地控制光纖中的偏振態(tài),關系著系統(tǒng)的穩(wěn)定性和數據傳輸的誤碼率。然而在消偏型光纖陀螺中,準確測量光的偏振
關鍵字:
驅動 電路 研究 控制器 動態(tài) DDS 技術 基于 FPGA
直接數字頻率合成技術(Direct Digital Synthesize,DDS)是繼直接頻率合成技術和鎖相式頻率合成技術之后的第三代頻率合成技術。它采用全數字技術,并從相位角度出發(fā)進行頻率合成。隨著微電子技術和數字集成電路的飛速
關鍵字:
Verilog HDL DDS 仿真
本文基于LAN接口技術和DDS技術的優(yōu)點,設計了一臺函數發(fā)生器,通過本課題的研究和設計,得出了如下結論:本設計具有易組合、標準化、通用化、系統(tǒng)化的優(yōu)點,結構簡單、構建靈活。采用直接數字合成技術和單片機技術相結合設計了正弦信號發(fā)生器,可產生高精度、高穩(wěn)定度的正弦信號,適合對波形要求較高的場合使用。
關鍵字:
LAN DDS 接口 發(fā)生器
現(xiàn)代頻率合成技術正朝著高性能、小型化的方向發(fā)展,應用最為廣泛的是直接數字式頻率合成器(DDS)和鎖相式頻率合成器(PLL)。介紹直接數字頻率合成器和鎖相環(huán)頻率合成器的基本原理,簡述用直接數字頻率合成器(AD9954)和鎖相環(huán)頻率合成器(ADF4112)所設計的本振源的實現(xiàn)方案,重點闡述了系統(tǒng)的硬件實現(xiàn),包括系統(tǒng)原理、主要電路單元設計等,并且對系統(tǒng)的相位噪聲和雜散性能做了簡要分析,最后給出了系統(tǒng)測試結果。
關鍵字:
DDS PLL
0 引言直接數字式頻率合成器(Direct Digitalfrequency Synthesizer,DDS)是從相位概念出發(fā),直接合成所需波形的頻率合成技術。VHDL是IEEE的工業(yè)標準硬件描述語言,可描述硬件電路的功能、信號連接關系及定時關系,在
關鍵字:
BPSK DDS 信號
直接數字頻率合成(dds)介紹
您好,目前還沒有人創(chuàng)建詞條直接數字頻率合成(dds)!
歡迎您創(chuàng)建該詞條,闡述對直接數字頻率合成(dds)的理解,并與今后在此搜索直接數字頻率合成(dds)的朋友們分享。
創(chuàng)建詞條
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473