首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> 系統級

提高系統級芯片測試效率的方法

  • 高度復雜的SoC設計正面臨著高可靠性、高質量、低成本以及更短的產品上市周期等日益嚴峻的挑戰(zhàn)。可測性設計通過提高電路的可測試性,從而保證芯片的高質量生產和制造。借助于EDA技術,可以實現可測試性設計的自動化,
  • 關鍵字: 系統級  方法  芯片測試  效率    

綠色社會的關鍵在于半導體電路和系統級別優(yōu)化:總論

  • 在某住宅建筑商的新建住宅中安裝率已超過40%的“太陽能電池”、在家電賣場引人注目的節(jié)能照明產品“LED...
  • 關鍵字: 半導體電路  系統級  智能電網  

全面解決系統級LED熱管理難題

  • LED技術使節(jié)約能源,提高照明品質和可靠性成為可能。LED設計過程中熱設計是非常重要的,以便滿足其性能、使用周期和花費的要求。系統設計工程師有許多選擇來解決散熱問題。
  • 關鍵字: LED  系統級  熱管理    

芯片(IC)及系統級保護功能

  • 對于設計師而言,在新產品發(fā)布到之前,預測其現場可靠性是非常困難的。但一旦發(fā)生未預期的嚴重現場故障,則說明設計師的設計是失敗的。然而,即使沒有發(fā)生任何現場故障,仍需要回答以下問題:設計師是否對產品進行了
  • 關鍵字: IC  芯片  系統級  保護功能    

評估用于系統級芯片集成的各種處理技術方案

  • 帶有多個處理單元的SoC器件目前是產品設計鏈上的重要一環(huán)。本文綜合各種因素評估了不同處理單元的優(yōu)缺點,并通過衛(wèi)星無線電接收器的設計實例幫助開發(fā)人員理解SoC所涉及處理任務之間的復雜平衡并有效掌握系統功能的劃
  • 關鍵字: 系統級  處理技術  方案  芯片集成    

系統級芯片設計中的多領域集成策略

  • 大型多領域模擬混合信號(AMS)系統在電子行業(yè)中越來越常見,此類設計必須同時滿足進度和準確度要求,從而給設計工程師帶來了極大的挑戰(zhàn)。本文介紹了一種結合自上而下和自下而上的方法來實現 “中間相遇”,
  • 關鍵字: 系統級  集成  策略  芯片設計    

低功耗:2010更加關注工藝及系統級設計

  • 被采訪人:翟至鈞ADI公司大中華區(qū)電源應用與管理總監(jiān)引言低功耗是工藝技術、設計技術、電路拓撲和...
  • 關鍵字: 低功耗  系統級  2010  ADI  

利用EDA工具提高系統級芯片測試的效率

  • 高度復雜的SoC設計正面臨著高可靠性、高質量、低成本以及更短的產品上市周期等日益嚴峻的挑戰(zhàn)。可測性設計通過提高電路的可測試性,從而保證芯片的高質量生產和制造。借助于EDA技術,可以實現可測試性設計的自動化,
  • 關鍵字: EDA  系統級  芯片測試  效率    

系統級可編程能力助力嵌入式應用

  • 本文探討了人們通常面對的嵌入設計挑戰(zhàn),并以實用的方式探討如何運用PSoC芯片這種系統級的可編程能力克服這些挑戰(zhàn)。
  • 關鍵字: Cypress  PSoC  系統級  可編程  200912  

飛行器系統級可測試性設計方法研究

  • 從系統測試性設計的角度,分析了國內外測試性設計技術的發(fā)展狀況、存在的問題;討論了開展系統測試性設計并制定測試性工作規(guī)范在飛行器設計中的必要性;總結了系統測試性設計的一般工作流程;并根據航天產品特點,對測試性設計方法進行探索研究。
  • 關鍵字: 系統測試  系統級  可測試性設計  飛行器  200806  

英飛凌推出面向CAT-iq手機和家用網關的高級芯片和系統級解決方案

  • 英飛凌推出面向CAT-iq手機和家用網關的高級芯片和系統級解決方案, 推進全新CAT-iq 數字無繩標準 英飛凌科技公司(ESE/NYSE:IFX)推出支持CAT-iq(高級無繩技術)標準的全新系列產品,該標準是由推進下一代數字無繩技術的DECT論壇最新發(fā)布的。CAT-iq標準定義了面向家用網關的全新產品類別,可通過通信服務和設備的互用和無縫連接,實現固網移動雙網融合(FMC)。據DECT論壇聲稱,當前市場上的DECT設備超過2億套,預計2009年這一數字將會增加近一倍。 支持全新CAT-iq標
  • 關鍵字: CAT-iq  單片機  家用網關  解決方案  嵌入式系統  手機  通訊  網絡  無線  系統級  消費電子  芯片  英飛凌  消費電子  

CADENCE與中芯國際提供90納米低功耗解決方案

用系統級方法實現SiP設計

  • 本文描述了SiP的各種系統級設計方法和各自的應用領域,包括堆疊式芯片結構、相鄰解決方案、芯片疊加技術(CoC)...
  • 關鍵字: 系統級  封裝  SoC  
共28條 2/2 « 1 2

系統級介紹

您好,目前還沒有人創(chuàng)建詞條系統級!
歡迎您創(chuàng)建該詞條,闡述對系統級的理解,并與今后在此搜索系統級的朋友們分享。    創(chuàng)建詞條

相關主題

熱門主題

系統級    樹莓派    linux   
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473