首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> 賽靈思

數(shù)字時(shí)鐘管理模塊與嵌入式塊RAM

  • 數(shù)字時(shí)鐘管理模塊與嵌入式塊RAM-業(yè)內(nèi)大多數(shù)FPGA 均提供數(shù)字時(shí)鐘管理( 賽靈思公司的全部FPGA 均具有這種特性)。賽靈思公司推出最先進(jìn)的FPGA 提供數(shù)字時(shí)鐘管理和相位環(huán)路鎖定。相位環(huán)路鎖定能夠提供精確的時(shí)鐘綜合,且能夠降低抖動(dòng),并實(shí)現(xiàn)過濾功能。
  • 關(guān)鍵字: 數(shù)字時(shí)鐘管理  FPGA  賽靈思  

FPGA主要功能模塊介紹(1)

  • FPGA主要功能模塊介紹(1)-可編程輸入/ 輸出單元簡(jiǎn)稱I/O 單元,是芯片與外界電路的接口部分,完成不同電氣特性下對(duì)輸入/ 輸出信號(hào)的驅(qū)動(dòng)與匹配要求,其示意結(jié)構(gòu)如圖2-4 所示。FPGA 內(nèi)的I/O 按組分類,每組都能夠獨(dú)立地支持不同的I/O標(biāo)準(zhǔn)。
  • 關(guān)鍵字: FPGA  CLB  賽靈思  

FPGA基本知識(shí)與發(fā)展趨勢(shì)(part2)

  • FPGA基本知識(shí)與發(fā)展趨勢(shì)(part2)-由于基于LUT 的FPGA 具有很高的集成度,其器件密度從數(shù)萬(wàn)門到數(shù)千萬(wàn)門不等,可以完成極其復(fù)雜的時(shí)序與邏輯組合邏輯電路功能,所以適用于高速、高密度的高端數(shù)字邏輯電路設(shè)計(jì)領(lǐng)域。
  • 關(guān)鍵字: FPGA  賽靈思  EPROM  

FPGA實(shí)戰(zhàn)開發(fā)技巧(10)

  • FPGA實(shí)戰(zhàn)開發(fā)技巧(10)-串行Flash的特點(diǎn)是占用管腳比較少,作為系統(tǒng)的數(shù)據(jù)存貯非常合適,一般都是采用串行外設(shè)接口(SPI 總線接口)。Flash 存貯器與EEPROM根本不同的特征就是EEPROM可以按字節(jié)進(jìn)行數(shù)據(jù)的改寫,而Flash只能先擦除一個(gè)區(qū)間,然后改寫其內(nèi)容。
  • 關(guān)鍵字: FPGA  賽靈思  EEPROM  

FPGA實(shí)戰(zhàn)開發(fā)技巧(9)

  • FPGA實(shí)戰(zhàn)開發(fā)技巧(9)-FPGA配置方式靈活多樣,根據(jù)芯片是否能夠自己主動(dòng)加載配置數(shù)據(jù)分為主模式、從模式以及JTAG模式。典型的主模式都是加載片外非易失( 斷電不丟數(shù)據(jù)) 性存儲(chǔ)器中的配置比特流,配置所需的時(shí)鐘信號(hào)( 稱為CCLK) 由FPGA內(nèi)部產(chǎn)生,且FPGA控制整個(gè)配置過程
  • 關(guān)鍵字: FPGA  賽靈思  JTAG  

FPGA實(shí)戰(zhàn)開發(fā)技巧(8)

  • FPGA實(shí)戰(zhàn)開發(fā)技巧(8)-FPGA 設(shè)計(jì)的時(shí)序性能是由物理器件、用戶代碼設(shè)計(jì)以及EDA 軟件共同決定的,忽略了任何一方面的因素,都會(huì)對(duì)時(shí)序性能有很大的影響。本節(jié)主要給出大規(guī)模設(shè)計(jì)中,賽靈思物理器件和EDA 軟件的最優(yōu)使用方案。
  • 關(guān)鍵字: FPGA  賽靈思  EDA  

美DARPA推CHIPS開放芯片 英特爾已加入 賽靈思表興趣

  •   美國(guó)國(guó)防高等研究計(jì)劃署(DARPA)旗下簡(jiǎn)稱為“CHIPS”的計(jì)劃,在未來8個(gè)月目標(biāo)將定義及測(cè)試開放芯片介面,目標(biāo)培育從即插即用小芯片(Chiplet)設(shè)計(jì)半導(dǎo)體元件的生態(tài)體系,希望在3年內(nèi)將可見有多家公司以此連結(jié)廣泛的晶粒,用以打造復(fù)雜的半導(dǎo)體元件,目前英特爾(Intel)已參與這項(xiàng)計(jì)劃,賽靈思(Xilinx)幾位高層也對(duì)DARPA這項(xiàng)計(jì)劃表現(xiàn)出興趣,預(yù)期不久后還會(huì)有幾家業(yè)者加入。   根據(jù)科技網(wǎng)站EE Times報(bào)導(dǎo),目前英特爾正在討論是否開放其部分“嵌入式多
  • 關(guān)鍵字: 英特爾  賽靈思  

從嵌入式視覺到視覺導(dǎo)向機(jī)器學(xué)習(xí)的挑戰(zhàn)

  • 今天我們討論終端的計(jì)算和嵌入式計(jì)算的時(shí)候,也需要來討論機(jī)器學(xué)習(xí)的推斷,再加上計(jì)算機(jī)視覺,還有傳感器融合和任意互聯(lián),來實(shí)現(xiàn)新一代的視覺導(dǎo)向自主和智能系統(tǒng)。
  • 關(guān)鍵字: 智慧視覺  賽靈思  

賽靈思針對(duì)工業(yè)影像應(yīng)用降低高性能視頻處理成本與功耗

  • 可編程邏輯解決方案領(lǐng)導(dǎo)廠商賽靈思公司(Xilinx, Inc. (NASDAQ: XLNX))在德國(guó)紐倫堡召開的 2010 年全球嵌入式展覽會(huì)(Embedded World 2010)上推出賽靈思 Spartan?-6 FPGA 工業(yè)影像目標(biāo)設(shè)計(jì)平臺(tái),為低成本、低功耗的工業(yè)影像系統(tǒng)加速高性能視頻處理應(yīng)用開發(fā)。工業(yè)設(shè)備 OEM 廠商現(xiàn)在就可快速構(gòu)建并評(píng)估具有高清影像分辨率、專用影像傳感器接口,以及智能視頻和高級(jí)影像處理算法的可再編程影像解決方案。
  • 關(guān)鍵字: 賽靈思  OEM  FPGA  

人工智能走向終端應(yīng)用 賽靈思推出專用軟件堆棧

  •   人工智能(AI)從云端服務(wù)器走向網(wǎng)絡(luò)邊緣,直接內(nèi)建到各類物聯(lián)網(wǎng)(IoT)裝置,已經(jīng)成為擋不住的發(fā)展趨勢(shì)。有鑒于此,現(xiàn)場(chǎng)可編程門陣列(FPGA)供貨商賽靈思(Xilinx)宣布,將在其現(xiàn)有的嵌入式視覺解決方案基礎(chǔ)上,強(qiáng)化對(duì)機(jī)器學(xué)習(xí)(MachineLearning)等人工智能功能的支持,并推出reVISION軟件堆棧。   賽靈思工業(yè)、科學(xué)、醫(yī)療(ISM)營(yíng)銷資深技術(shù)經(jīng)理羅霖表示,人工智能已經(jīng)成為科技產(chǎn)業(yè)發(fā)展的重要趨勢(shì),而且從核心(數(shù)據(jù)中心)往邊緣(各類聯(lián)網(wǎng)裝置)擴(kuò)散的態(tài)勢(shì)十分明顯。不過,由于缺乏對(duì)應(yīng)的
  • 關(guān)鍵字: 人工智能  賽靈思  

賽靈思Zynq系列迎來收獲期,未來五年CAGR達(dá)到40%

  •   繼英特爾以167億美元收購(gòu)Altera之后,同為FPGA行業(yè)的另一巨頭賽靈思(Xilinx)的產(chǎn)品倍受關(guān)注。   提到FPGA,可能你與筆者的感觸相同,雖然非常適合于原型設(shè)計(jì),但對(duì)于批量的DSP系統(tǒng)應(yīng)用來說,成本太高,功耗較大。對(duì)此,賽靈思工業(yè)醫(yī)療和汽車高級(jí)經(jīng)理羅霖先生在接受集微網(wǎng)采訪時(shí)答道,一方面出于沒有完美的ASIC芯片,單個(gè)處理器、單個(gè)ASIC或者單個(gè)FPGA已不能滿足物聯(lián)網(wǎng)、云計(jì)算、嵌入式視覺和航空航天等市場(chǎng)的計(jì)算需求;另一方面定制化設(shè)計(jì)、擴(kuò)展及優(yōu)化系統(tǒng)能夠幫助客戶實(shí)現(xiàn)產(chǎn)品系統(tǒng)級(jí)的差異化。
  • 關(guān)鍵字: 賽靈思  Zynq  

60G毫米波回程鏈路隨時(shí)準(zhǔn)備提升蜂窩網(wǎng)絡(luò)容量

  • 基于賽靈思Zynq SoC的完整60GHz雙向數(shù)據(jù)通信方案可提供小蜂窩回程市場(chǎng)所需的性能和靈活性。全球蜂窩網(wǎng)絡(luò)上對(duì)數(shù)據(jù)不斷增長(zhǎng)的需求迫使運(yùn)營(yíng)商想方設(shè)法在2030年前將容量提升5,000倍 [1]。要實(shí)現(xiàn)這一目標(biāo),需要將信道性能
  • 關(guān)鍵字: 賽靈思  蜂窩網(wǎng)絡(luò)  

從業(yè)績(jī)來看,賽靈思已經(jīng)遠(yuǎn)遠(yuǎn)領(lǐng)先于Altera

  • Altera和賽靈思20年來都在FPGA這個(gè)窄眾市場(chǎng)激烈的競(jìng)爭(zhēng)者,然而Peter Larson基于對(duì)兩個(gè)公司現(xiàn)金流折現(xiàn)法的研究表明,賽靈思是目前FPGA市場(chǎng)的絕對(duì)領(lǐng)先者。(http://seekingalpha.com/article/2008621-xilinx-appears-
  • 關(guān)鍵字: 賽靈思  Altera    FPGA  IP  嵌入式  PLD  CPLD  SoC  數(shù)字信號(hào)處理  消費(fèi)電子  FPGA  

賽靈思 Smarter 視覺技術(shù)的趨勢(shì)

  • Smarter 視覺技術(shù)的趨勢(shì)視頻與成像應(yīng)用正變得越來越普遍,在我們生活中所占的比重比以往任何時(shí)候都要大。通過尖端的網(wǎng)真視頻會(huì)議系統(tǒng)提高生產(chǎn)力;利用實(shí)時(shí)感知監(jiān)視系統(tǒng)提高安全性;憑借超高清顯示屏或電影院帶來身臨其
  • 關(guān)鍵字: Smarter  賽靈思  視覺技術(shù)    

常見問題解答:賽靈思采用首個(gè)ASIC級(jí)UltraScale可編程架構(gòu)

  • 1. 賽靈思將在2013年7月10日宣布推出什么產(chǎn)品? 賽靈思宣布20nm兩項(xiàng)新的行業(yè)第一,延續(xù)28nm工藝節(jié)點(diǎn)上一系列業(yè)界創(chuàng)新優(yōu)勢(shì): middot; 賽靈思宣布開始投片半導(dǎo)體行業(yè)首款20nm器件以及投片PLD行業(yè)首款20nm All
  • 關(guān)鍵字: UltraScale  ASIC  賽靈思  可編程    
共472條 6/32 |‹ « 4 5 6 7 8 9 10 11 12 13 » ›|

賽靈思介紹

賽靈思公司____________全球完整可編程邏輯解決方案的領(lǐng)導(dǎo)廠商 (2009年3月) 賽靈思公司(NASDAQ: XLNX)是全球完整可編程邏輯解決方案的領(lǐng)導(dǎo)廠商,占有該市場(chǎng)超過一半以上的份額,2008年度賽靈思公司的收入為19.1億美元。賽靈思屢獲殊榮的各種產(chǎn)品,包括硅片、軟件、IP、開發(fā)板、入門套件,可使設(shè)計(jì)者為多種終端市場(chǎng)提供應(yīng)用并大大縮短上市時(shí)間,包括航天/國(guó)防、汽車、 [ 查看詳細(xì) ]

熱門主題

賽靈思    樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473