首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> 3-des

數(shù)字電視CAS中DES加密模塊的FPGA實現(xiàn)

  • 一種基于FPGA的數(shù)據(jù)加密標準算法的實現(xiàn)。就資源優(yōu)先和性能優(yōu)先分別使用循環(huán)法和流水線法對DES加密算法進行了設(shè)計,并對其進行了比較。通過采用子密鑰簡單產(chǎn)生和ROM優(yōu)化S盒的方法,對流水線法進行改進,達到了資源占用率低、加密速度快的效果。
  • 關(guān)鍵字: 數(shù)據(jù)加密標準算法  DES  FPGA  流水線  

提高加密應用的系統(tǒng)效率

  •   為了確保數(shù)據(jù)從數(shù)據(jù)源安全傳輸?shù)侥康牡?,必須在安全應用中采用加密技術(shù)。最常用的加密技術(shù)采用確定性算法,并對固定長度數(shù)據(jù)塊進行固定不變的轉(zhuǎn)換操作。此類加密技術(shù)包括高級加密標準(AES)、數(shù)據(jù)加密標準(DES)、國際數(shù)據(jù)加密算法(IDEA)和RC5等。然而,這種“分組密碼”方案會制約硬件的吞吐量、數(shù)據(jù)處理和緩沖容量,因為加密操作必須在下個數(shù)據(jù)塊到來之前完成。大量工業(yè)加密
  • 關(guān)鍵字: AES  IDAE  DES  RC5  

單片機匯編語言實現(xiàn)DES加密算法

  • 目前在金融界及非金融界的保密通信中,越來越多地用到了DES算法。DES(Data Encryption Standard)即數(shù)據(jù)加密算法 ...
  • 關(guān)鍵字: 單片機  匯編語言  DES  加密算法    

des算法原理

  • DES算法全稱為Data Encryption Standard,即數(shù)據(jù)加密算法,它是IBM公司于1975年研究成功并公開發(fā)表的。DES算法的入口參數(shù)有三個:Key、Data、Mode。其中Key為8個字節(jié)共64位,是DES算法的工作密鑰;Data也為8個字節(jié)64位,是
  • 關(guān)鍵字: des  算法原理    

基于FPSLIC的DES解密和AES的分組加解密的設(shè)計

  • 1 引言  美國Atmel公司生產(chǎn)的AT94K系列芯片是以Atmel0.35的5層金屬CMOS工藝制造。它基于SRAM的FPGA、高性能準外設(shè)的Atmel8位RISCAVR單片機。另外器件中還包括擴展數(shù)據(jù)和程序SRAM及器件控制和管理邏輯。圖1-1是Atme
  • 關(guān)鍵字: 解密  分組  設(shè)計  AES  基于  DES  FPSLIC  

基于FPGA的改進DES算法的實現(xiàn)

  • 介紹了DES算法原理,詳細分析了子密鑰生成、S盒和輪函數(shù)的設(shè)計。將DES算法采用資源優(yōu)先方案,在輪函數(shù)內(nèi)部設(shè)置流水線架構(gòu),提高了整體處理速度;簡化子密鑰與原始密鑰的生成關(guān)系,實現(xiàn)子密鑰在迭代過程的動態(tài)分發(fā);利用雙重case語句實現(xiàn)S盒的變換功能,加快算法執(zhí)行速度。運用硬件描述語言Verilog,采用自頂向下的設(shè)計思想,在FPGA平臺上實現(xiàn)了改進DES算法的功能。
  • 關(guān)鍵字: FPGA  DES  算法    

針對DES密碼芯片的CPA攻擊仿真設(shè)計方案

  • 針對DES密碼芯片的CPA攻擊仿真設(shè)計方案, 摘 要: 為研究密碼芯片抗功耗分析性能,構(gòu)造了一個功耗分析研究平臺,結(jié)合DES算法在平臺上進行了相關(guān)性功耗分析(CPA)攻擊仿真實驗。根據(jù)猜測部分密鑰時的模擬功耗與猜測整個密鑰時模擬功耗之間的相關(guān)系數(shù)大小來
  • 關(guān)鍵字: 仿真  設(shè)計  方案  攻擊  CPA  DES  密碼  芯片  針對  

一種針對DES密碼芯片的CPA攻擊仿真設(shè)計方案

  • 摘要:為研究密碼芯片抗功耗分析性能,構(gòu)造了一個功耗分析研究平臺,結(jié)合DES算法在平臺上進行了相關(guān)性功耗...
  • 關(guān)鍵字: 功耗分析  仿真平臺  DES  密碼芯片  

利用匯編語言實現(xiàn)DES加密算法

  • 利用匯編語言實現(xiàn)DES加密算法,DES算法是一種數(shù)據(jù)加密算法。自從1977年公布以來,一直是國際上的商用保密通信和計算機通信的最常用的加密標準。DES算法的實現(xiàn)一般用高級語言。

    關(guān)鍵詞:加密算法 DES 匯編語言

    目前在金融界及非金融界的保密通
  • 關(guān)鍵字: 加密  算法  DES  實現(xiàn)  匯編語言  利用  

基于FPGA的DES、3DES硬件加密技術(shù)

  • 基于FPGA的DES、3DES硬件加密技術(shù),傳統(tǒng)的加密工作是通過在主機上運行加密軟件實現(xiàn)的。這種方法除占用主機資源外,運算速度較慢,安全性也較差。而硬件加密是通過專用加密芯片、FPGA芯片或獨立的處理芯片等實現(xiàn)密碼運算。相對于軟件加密,硬件加密具有
  • 關(guān)鍵字: 加密  技術(shù)  硬件  3DES  FPGA  DES  基于  

一種密鑰可配置的DES加密算法的FPGA

基于FPSLIC設(shè)計的DES解密和AES的分組加解密的實現(xiàn)

  •   1 引言  美國Atmel公司生產(chǎn)的AT94K系列芯片是以Atmel0.35的5層金屬CMOS工藝制造。它基于SRAM的FPGA、高性能準外設(shè)的Atmel8位RISCAVR單片機。另外器件中還包括擴展數(shù)據(jù)和程序SRAM及器件控制和管理邏輯。圖1-1是
  • 關(guān)鍵字: 解密  AES  實現(xiàn)  分組  DES  FPSLIC  設(shè)計  基于  

基于FPGA的DES加密算法的高性能實現(xiàn)

  • 在分析DES算法原理的基礎(chǔ)上,詳細闡述一種基于VHDL描述、FPGA實現(xiàn)的DES加密算法系統(tǒng)的設(shè)計和仿真結(jié)果。該系統(tǒng)采用了一種基于子密鑰預先計算的新型流水線設(shè)計方案,克服了傳統(tǒng)DES流水線實現(xiàn)方式的缺點,使系統(tǒng)的密鑰可動態(tài)刷新.并在硬件資源消耗有所降低的情況下,進一步提高系統(tǒng)的處理速度,系統(tǒng)最高時鐘頻率為222.77 MHz.信息加密的速度為14.26 Gb/s,是最快軟件實現(xiàn)方式的112倍。同時系統(tǒng)還具有設(shè)計靈活,可靠性高,可重用性強.升級方便等特點。
  • 關(guān)鍵字: FPGA  DES  加密算法  性能    

基于DES算法的RFID安全系統(tǒng)設(shè)計

  • 摘要:作為一種非接觸式的自動識別技術(shù),射頻識別(RFID)技術(shù)在社會生活中起到越來越重要的作用,但是安全隱患的存在制約了RFID的廣泛應用。分析了現(xiàn)有的RFID安全機制,在EPCglobal UHF協(xié)議規(guī)定的基礎(chǔ)上,提出了針對標
  • 關(guān)鍵字: 系統(tǒng)  設(shè)計  安全  RFID  DES  算法  基于  
共17條 1/2 1 2 »
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473