EEPW首頁(yè) >>
主題列表 >>
dsp+fpga
dsp+fpga 文章 進(jìn)入dsp+fpga技術(shù)社區(qū)
基于FPGA多路冗余視覺(jué)信號(hào)的處理
- 基于FPGA多路冗余視覺(jué)信號(hào)的處理-采用以FPGA作為核心處理器實(shí)現(xiàn)了對(duì)多路DVI視頻冗余信號(hào)的解碼、編碼實(shí)時(shí)處理以及輸出顯示,并且信號(hào)通道增加冗余設(shè)計(jì),因而加強(qiáng)了系統(tǒng)的穩(wěn)定性和可靠性。電路設(shè)計(jì)簡(jiǎn)潔,具有較強(qiáng)的靈活性和擴(kuò)展性。通過(guò)實(shí)際測(cè)試結(jié)果表明,系統(tǒng)能夠流暢地對(duì)1600×1200分辨率,60 Hz刷新率,24位真彩色的高清視頻進(jìn)行實(shí)時(shí)處理,其系統(tǒng)可靠、穩(wěn)定,實(shí)用性強(qiáng)。
- 關(guān)鍵字: FPGA 圖像處理 DVI
基于FPGA的軟硬件協(xié)同仿真加速技術(shù)
- 基于FPGA的軟硬件協(xié)同仿真加速技術(shù)-在系統(tǒng)設(shè)計(jì)中,硬件復(fù)雜電路設(shè)計(jì)的調(diào)試與仿真工作對(duì)于設(shè)計(jì)者來(lái)說(shuō)十分困難。為了降低仿真復(fù)雜度,加快仿真速度,本文提出利用FPGA加速的思想,實(shí)現(xiàn)軟硬件協(xié)同加速仿真。經(jīng)過(guò)實(shí)驗(yàn),相對(duì)于純軟件仿真,利用軟硬件協(xié)同加速仿真技術(shù),仿真速度提高近30倍,大大縮短了仿真時(shí)間。
- 關(guān)鍵字: FPGA 軟硬件協(xié)同仿真 仿真加速
基于FPGA實(shí)現(xiàn)VGA的彩色圖片顯示
- 基于FPGA實(shí)現(xiàn)VGA的彩色圖片顯示-VGA作為一種標(biāo)準(zhǔn)顯示接口,廣泛應(yīng)用于各種智能控制的顯示終端。伴隨著電子產(chǎn)業(yè)的不斷發(fā)展,尤其是高速圖像處理的發(fā)展對(duì)可以將實(shí)時(shí)圖像進(jìn)行高速處理有了更高的要求。這里根據(jù)VGA接口的原理,通過(guò)FPGA對(duì)VGA進(jìn)行控制,實(shí)現(xiàn)任一彩色圖像的顯示。通過(guò)采用FPGA設(shè)計(jì)VGA接口可以將要顯示的數(shù)據(jù)直接送到液晶顯示器,節(jié)省了計(jì)算機(jī)的處理過(guò)程,加快了數(shù)據(jù)的處理速度,節(jié)約了硬件成本。
- 關(guān)鍵字: VGA MATLAB FPGA
如何調(diào)試數(shù)字硬件設(shè)計(jì)?
- 如何調(diào)試數(shù)字硬件設(shè)計(jì)?-工程設(shè)計(jì)項(xiàng)目中最令人振奮的時(shí)刻之一就是第一次將硬件移到實(shí)驗(yàn)室準(zhǔn)備開始集成測(cè)試的時(shí)候。開發(fā)過(guò)程中的這個(gè)階段通常需要很長(zhǎng)時(shí)間,也會(huì)對(duì)所有的項(xiàng)目工程師造成很大的壓力。不過(guò),現(xiàn)有的工具和方法能減輕壓力,幫助推進(jìn)項(xiàng)目進(jìn)展。
- 關(guān)鍵字: 硬件調(diào)試 FPGA
FPGA工程師不得不知的FPGA設(shè)計(jì)經(jīng)驗(yàn)
- FPGA工程師不得不知的FPGA設(shè)計(jì)經(jīng)驗(yàn)-在IC工業(yè)中有許多不同的領(lǐng)域,IC設(shè)計(jì)者的特征也會(huì)有些不同。在A領(lǐng)域的一個(gè)好的IC設(shè)計(jì)者也許會(huì)花很長(zhǎng)時(shí)間去熟悉B領(lǐng)域的知識(shí)。在我們職業(yè)生涯的開始,我們應(yīng)該問(wèn)我們自己一些問(wèn)題,我們想要成為怎樣的IC設(shè)計(jì)者?消費(fèi)?PC外圍?通信?微處理器或DSP?等等。
- 關(guān)鍵字: FPGA
SoC FPGA:產(chǎn)品開發(fā)中的自適應(yīng)性能分析
- SoC FPGA:產(chǎn)品開發(fā)中的自適應(yīng)性能分析-SoC新器件包括ARM應(yīng)用處理器和FPGA架構(gòu),為推出更高效的產(chǎn)品帶來(lái)了新機(jī)遇。片內(nèi)調(diào)試硬件、FPGA工具和軟件調(diào)試以及分析工具的創(chuàng)新已經(jīng)與硬件創(chuàng)新相匹配,因此,開發(fā)這些器件以及充分發(fā)揮其功率特性優(yōu)勢(shì)變得與在固定的ASIC器件上開發(fā)軟件一樣簡(jiǎn)單高效。
- 關(guān)鍵字: 硬核處理器 DS-5 Linux FPGA ARM Altera
高云半導(dǎo)體簽約北高智為中國(guó)區(qū)授權(quán)代理商
- 廣東深圳,2017年10月20日訊,廣東高云半導(dǎo)體科技股份有限公司(以下簡(jiǎn)稱“高云半導(dǎo)體”)正式授權(quán)香港北高智科技有限公司(以下簡(jiǎn)稱“北高智”)為高云半導(dǎo)體中國(guó)區(qū)(含香港、澳門地區(qū))非獨(dú)家代理商。授權(quán)簽約儀式于今日在北高智總部深圳舉行。 “北高智是一家產(chǎn)品和市場(chǎng)覆蓋都非常廣泛的優(yōu)秀本土代理商,技術(shù)實(shí)力不俗,是一家技術(shù)方案型代理商?!备咴瓢雽?dǎo)體市場(chǎng)副總裁兼中國(guó)區(qū)銷售總監(jiān)黃俊先生表示,“北高智在消費(fèi)類、工控類、汽車電子、LED等市場(chǎng)都有不錯(cuò)的客戶群體、客戶關(guān)系,很適合成為我們強(qiáng)有力的區(qū)域渠道合作伙伴,為
- 關(guān)鍵字: 高云半導(dǎo)體 FPGA
FPGA電源設(shè)計(jì)有哪幾個(gè)步驟
- FPGA電源設(shè)計(jì)有哪幾個(gè)步驟-現(xiàn)場(chǎng)可編程門陣列(FPGA)被發(fā)現(xiàn)在眾多的原型和低到中等批量產(chǎn)品的心臟。 FPGA的主要優(yōu)點(diǎn)是在開發(fā)過(guò)程中的靈活性,簡(jiǎn)單的升級(jí)路徑,更快地將產(chǎn)品推向市場(chǎng),并且成本相對(duì)較低。一個(gè)主要缺點(diǎn)是復(fù)雜,用FPGA往往結(jié)合了先進(jìn)的系統(tǒng)級(jí)芯片(SoC)。
- 關(guān)鍵字: FPGA 電源設(shè)計(jì) SoC
詳解FPGA電源設(shè)計(jì)的基本方法和步驟
- 詳解FPGA電源設(shè)計(jì)的基本方法和步驟-現(xiàn)場(chǎng)可編程門陣列(FPGA)被發(fā)現(xiàn)在眾多的原型和低到中等批量產(chǎn)品的心臟。 FPGA的主要優(yōu)點(diǎn)是在開發(fā)過(guò)程中的靈活性,簡(jiǎn)單的升級(jí)路徑,更快地將產(chǎn)品推向市場(chǎng),并且成本相對(duì)較低。一個(gè)主要缺點(diǎn)是復(fù)雜,用FPGA往往結(jié)合了先進(jìn)的系統(tǒng)級(jí)芯片(SoC)。
- 關(guān)鍵字: FPGA 電源設(shè)計(jì) 電源模塊 德州儀器
dsp+fpga介紹
您好,目前還沒(méi)有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473