首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> dsp/bios實(shí)時(shí)操作系統(tǒng)

dsp/bios實(shí)時(shí)操作系統(tǒng) 文章 進(jìn)入dsp/bios實(shí)時(shí)操作系統(tǒng)技術(shù)社區(qū)

基于DSP Builder的14階FIR濾波器的設(shè)計(jì)

  • 數(shù)字濾波器在數(shù)字信號(hào)處理的各種應(yīng)用中發(fā)揮著十分重要的作用,他是通過對采樣數(shù)據(jù)信號(hào)進(jìn)行數(shù)學(xué)運(yùn)算處理來達(dá)到頻域?yàn)V波的目的。數(shù)字濾波器既可以是有限長單脈沖響應(yīng)(FIR)濾波器也可以是無限長單脈沖響應(yīng)(IIR)濾波器。在維納濾波器理論發(fā)明的早期,人們使用IIR濾波器,但現(xiàn)在更多是使用FIR濾波器。本文按照Matlab/Simulink/DSP Builder/QuartusⅡ流程,設(shè)計(jì)一個(gè)FIR濾波器。Altera DSP Builder是連接Simulink和QuartusⅡ開發(fā)軟件的DSP開發(fā)工具。在DSP
  • 關(guān)鍵字: 濾波器  設(shè)計(jì)  FIR  Builder  DSP  基于  

異步 DSP 核心設(shè)計(jì): 更低功耗,更高性能

  • 這一新技術(shù)的主要推動(dòng)力來自硅技術(shù)的發(fā)展?fàn)顩r。隨著硅產(chǎn)品的結(jié)構(gòu)縮小到 90 納米以內(nèi),降低功耗就已成為首要事務(wù)。異步設(shè)計(jì)具有功耗低、電路更可靠等優(yōu)點(diǎn),被看作是滿足這一需要的途徑。
  • 關(guān)鍵字: 功耗  高性能  設(shè)計(jì)  核心  DSP  異步  

EDGE手機(jī)基帶處理設(shè)計(jì)的幾種實(shí)現(xiàn)方法評估

用8位微處理器實(shí)現(xiàn)數(shù)字低通濾波器設(shè)計(jì)

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
  • 關(guān)鍵字: 8位微處理器  DSP  數(shù)字  低通濾波器  

什么是DSP及DSP技術(shù)詳解

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
  • 關(guān)鍵字: 數(shù)字信號(hào)處理  DSP  

基于DSP多處理器實(shí)時(shí)開發(fā)環(huán)境的設(shè)計(jì)

DSP應(yīng)用系統(tǒng)中的硬件接口電路設(shè)計(jì)

  • 介紹了DSP應(yīng)用系統(tǒng)的硬件接口電路:包括電平變換電路、仿真器JTAG接口電路、以及可擴(kuò)展的硬件接口(如A/D、D/A、SRAM)等的設(shè)計(jì)方法,并給出了接口電路在設(shè)計(jì)時(shí)須注意的幾個(gè)問題。
  • 關(guān)鍵字: DSP  應(yīng)用系統(tǒng)  電路設(shè)計(jì)  硬件接口    

一種基于DSP平臺(tái)的快速H.264編碼算法的設(shè)計(jì)

  •   視頻壓縮編碼標(biāo)準(zhǔn)H.264/AVC是由ISO/IEC和ITU-T組成的聯(lián)合視頻專家組(JVT)制定的,他引進(jìn)了一系列先進(jìn)的視頻編碼技術(shù),如4×4整數(shù)變換、空域內(nèi)的幀內(nèi)預(yù)測,多參考幀與多種大小塊的幀間預(yù)測技術(shù)等,標(biāo)準(zhǔn)一經(jīng)推出,就以其高效的壓縮性能和友好的網(wǎng)絡(luò)特性受到業(yè)界的廣泛推崇。特別是在2004年7月JVT組織做了重要的保真度范圍擴(kuò)展的補(bǔ)充后,更加擴(kuò)大了標(biāo)準(zhǔn)的應(yīng)用范圍,但同時(shí)巨大的運(yùn)算量卻成為其廣泛應(yīng)用的瓶頸??紤]到H.264協(xié)議實(shí)現(xiàn)的復(fù)雜度,本文的思路是:一方面提高硬件處理速度和能力,采
  • 關(guān)鍵字: DSP  編碼算法  視頻壓縮編碼  編碼器  ARM  CPU  

在采用FPGA設(shè)計(jì)DSP系統(tǒng)中仿真的重要性

  • 仿真是所有系統(tǒng)成功開發(fā)的基礎(chǔ)。通過在不同條件、參數(shù)值和輸入情況下對系統(tǒng)進(jìn)行高級(jí)行為仿真,工程師可以迅速找到、分離并糾正系統(tǒng)的設(shè)計(jì)問題。因?yàn)樵谶@一階段,比較容易區(qū)分設(shè)計(jì)問題和編程問題。通過在系統(tǒng)級(jí)工作,設(shè)計(jì)人員可以確定這一階段的問題是來自設(shè)計(jì)缺陷,而不是編程問題。此外,在信號(hào)處理系統(tǒng)設(shè)計(jì)中使用基于模型的方法大大縮短了“錯(cuò)誤診斷延遲”時(shí)間――從設(shè)計(jì)中出現(xiàn)錯(cuò)誤到發(fā)現(xiàn)錯(cuò)誤并分離錯(cuò)誤的時(shí)間。
  • 關(guān)鍵字: 真的  重要性  系統(tǒng)  DSP  FPGA  設(shè)計(jì)  采用  

32位DSP兩級(jí)cache的結(jié)構(gòu)設(shè)計(jì)

  • 采用自頂向下的流程設(shè)計(jì)了一款32位DSP的cache。該cache采用兩級(jí)結(jié)構(gòu),第一級(jí)采用哈佛結(jié)構(gòu),第二級(jí)采用普林斯頓結(jié)構(gòu)。本文詳細(xì)論述了該cache的結(jié)構(gòu)設(shè)計(jì)及采用的算法。
  • 關(guān)鍵字: 結(jié)構(gòu)設(shè)計(jì)  cache  兩級(jí)  DSP  32位  

合眾達(dá)推出達(dá)芬奇音視頻應(yīng)用解決方案

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
  • 關(guān)鍵字: DSP  合眾達(dá)  

ADSP-21262型DSP的監(jiān)控設(shè)計(jì)

  •   1 引言   隨著數(shù)字信號(hào)處理理論的日趨完善和超大規(guī)模集成電路技術(shù)的飛速發(fā)展,在各種實(shí)時(shí)處理應(yīng)用需求的推動(dòng)下,數(shù)字信號(hào)處理器(DSP)也得到了越來越廣泛的應(yīng)用。   DSP的監(jiān)控是DSP開發(fā)和應(yīng)用中十分重要的環(huán)節(jié)。目前在DSP的開發(fā)過程中,最常用的方式是通過購買處理器的JTAG仿真器和開發(fā)軟件包實(shí)現(xiàn)對DSP的調(diào)試和監(jiān)控。JTAG調(diào)試工具的功能十分強(qiáng)大,對于不熟悉DSP內(nèi)部結(jié)構(gòu)和細(xì)節(jié)的開發(fā)者而言是一種非常不錯(cuò)的選擇。但是此種方法也有其缺陷:首先,開發(fā)成本比較昂貴,一般購買正版仿真器和軟件包的價(jià)格都在
  • 關(guān)鍵字: DSP  監(jiān)控  JTAG  PC  

基于DSP的音頻會(huì)議信號(hào)合成算法研究

  •   隨著在數(shù)字信號(hào)處理(DSP)算法和芯片處理能力以及通信網(wǎng)絡(luò)結(jié)構(gòu)優(yōu)化等方面的不斷發(fā)展,現(xiàn)代化通信已經(jīng)迅速普及。音頻會(huì)議是眾多通信系統(tǒng)的必備功能。有多個(gè)用戶參與的音頻會(huì)議,最簡單的模式可以使用令牌控制下的互斥模式,使只有擁有發(fā)言權(quán)的那個(gè)與會(huì)者才可以講話。在這種模式下,每個(gè)與會(huì)者某一時(shí)刻只能聽到一路音頻信號(hào),這種“半雙工”模式對于音頻會(huì)議是不方便和不實(shí)際的。   真正的電話會(huì)議應(yīng)當(dāng)仿真多個(gè)與會(huì)者在一個(gè)會(huì)議室進(jìn)行對話的情形。但是由于與會(huì)終端在物理上并不在一起,而每個(gè)終端只有一套音頻輸
  • 關(guān)鍵字: DSP  音頻會(huì)議  音頻輸出  ITU-T  有無聲檢測  

視頻監(jiān)控系統(tǒng)中ARM與DSP的HPI接口設(shè)計(jì)

  •   1 引言   隨著網(wǎng)絡(luò)技術(shù)、圖像處理技術(shù)及嵌入式技術(shù)日趨成熟,視頻監(jiān)控技術(shù)得到廣泛的應(yīng)用。銀行、工廠、政府、學(xué)校等部門,都設(shè)置有監(jiān)控系統(tǒng)。尤其是在國際上一系列恐怖事件后,人們更感到監(jiān)控系統(tǒng)的重要。而且要求視頻監(jiān)控設(shè)備有高清晰的視頻效果的同時(shí),還能對現(xiàn)場進(jìn)行實(shí)時(shí)控制。所以,此類設(shè)備不但要有更高的數(shù)據(jù)處理能力和處理精度,還要有強(qiáng)大的系統(tǒng)控制、管理能力以及高速的網(wǎng)絡(luò)數(shù)據(jù)傳輸速率。   目前,市面上主流的視頻監(jiān)控設(shè)備,大致可以分成兩類,一是基于通用微處理器,二是基于數(shù)字信號(hào)處理器DSP。兩種芯片在功能上有
  • 關(guān)鍵字: ARM  DSP  HPI  視頻監(jiān)控  

CEVA和ARM合作CEVA DSP + ARM多處理器SoC的開發(fā)支持

  •   硅產(chǎn)品知識(shí)產(chǎn)權(quán) (SIP) 平臺(tái)解決方案和數(shù)字信號(hào)處理器 (DSP) 內(nèi)核授權(quán)廠商CEVA公司宣布與ARM合作,針對多處理器系統(tǒng)級(jí)芯片 (SoC) 解決方案的開發(fā),在ARM? CoreSight? 技術(shù)實(shí)現(xiàn)CEVA DSP內(nèi)核的實(shí)時(shí)跟蹤支持。這種強(qiáng)化的支持將使得日益增多的采用基于CEVA DSP + ARM處理器的SoC客戶,在使用具有ARM Embedded Trace Macrocell? (ETM) 技術(shù)的處理器時(shí),受益于完全的系統(tǒng)可視化,從而簡化調(diào)試過程及確???/li>
  • 關(guān)鍵字: ARM  CEVA  DSP  多處理器  SoC  SIP  
共3919條 201/262 |‹ « 199 200 201 202 203 204 205 206 207 208 » ›|

dsp/bios實(shí)時(shí)操作系統(tǒng)介紹

您好,目前還沒有人創(chuàng)建詞條dsp/bios實(shí)時(shí)操作系統(tǒng)!
歡迎您創(chuàng)建該詞條,闡述對dsp/bios實(shí)時(shí)操作系統(tǒng)的理解,并與今后在此搜索dsp/bios實(shí)時(shí)操作系統(tǒng)的朋友們分享。    創(chuàng)建詞條
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473