首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> finfet+

三星擬以14納米FinFET制程 守住蘋果、進(jìn)攻臺積電

  •   三星電子(Samsung Electronics)在稍早傳出開始量產(chǎn)采用14納米FinFET制程技術(shù)的A9芯片,這對于三星來說,在搶佔先進(jìn)微細(xì)制程市場以及與蘋果(Apple)合作關(guān)系上,可以說是一箭雙雕。   據(jù)ET News報導(dǎo),三星美國奧斯汀廠傳出已經(jīng)開始量產(chǎn)采用14納米FinFET技術(shù)的蘋果A9。雖然美國奧斯汀廠以及韓國器興廠均擁有FinFET制程的產(chǎn)線,但由于為量產(chǎn)的第一階段,因此先由奧斯汀廠打頭陣。   此外分析指出,由于顧及次世代芯片性能資安以及供應(yīng)等問題,奧斯汀廠是在蘋果的要求下首先
  • 關(guān)鍵字: 三星  FinFET  14納米  

AMD無望于2015年推出16nm FinFET芯片

  •   時間一晃又到了2014年的12月份,在辛苦工作了一年之后,大家都在等待著合家團圓,而IT行業(yè)也在醞釀著新的一年的改變。最新的消息是,AMD公司的“RedTeam”披露了其明年的APU和GPU規(guī)劃,其中最引人注意的,自然是制程工藝的轉(zhuǎn)變。然而外媒也指出,AMD的16納米FinFET設(shè)計在2015年登陸主流市場并無望。   AMD首席技術(shù)官MarkPapermaster表示:“我公司的FinFET設(shè)計已經(jīng)起步,但我們并不會是任何前沿技術(shù)的首個使用者”。換言
  • 關(guān)鍵字: AMD  FinFET  SoC  

臺積16納米試產(chǎn)海思處理器明年7月量產(chǎn)

  •   臺積電昨(12)日宣布,完成16納米主流制程FinFET+(鰭式場效晶體管強化版)全球首顆網(wǎng)通芯片及手機應(yīng)用處理器試產(chǎn),預(yù)定本月完成所有可靠性試驗,明年7月正式量產(chǎn)。   這是臺積電拓展先進(jìn)制程一大里程碑。業(yè)界認(rèn)為,正值三星再度與臺積電爭奪蘋果下世代A9處理器訂單之際,臺積電16納米FinFET+技術(shù)到位后,將進(jìn)一步拉大與三星差距,對臺積電而言,A9訂單「有如探囊取物」,最快明年夏天開始投產(chǎn)A9芯片。   臺積電昨天不對單一客戶導(dǎo)入16納米制程狀況置評,強調(diào)明年底前,估計將完成近60件產(chǎn)品設(shè)計定案
  • 關(guān)鍵字: 臺積電  FinFET+  

14/16納米FinFET制程

  •   行動裝置如智慧型手機、平板電腦等應(yīng)用領(lǐng)域,對于半導(dǎo)體晶片的需求走到超低功耗,制程技術(shù)從28奈米制程,到20奈米制程,將于2015年進(jìn)入第一代3D設(shè)計架構(gòu)的FinFET制程,也就是14/16奈米世代。   臺積電2015年下半即將量產(chǎn)16奈米世代,英特爾、三星電子(Samsung Electronics)、GlobalFoundries將是14奈米制程世代,英特爾早一些量產(chǎn),之后是三星,GlobalFoundries制程技術(shù)將屬于三星陣營。   臺積電因為為大客戶蘋果生產(chǎn)20奈米制程晶片,因此16奈
  • 關(guān)鍵字: 16納米  FinFET  

Cadence IP組合和工具支持臺積電新的超低功耗平臺

  •   全球知名的電子設(shè)計創(chuàng)新領(lǐng)導(dǎo)者Cadence設(shè)計系統(tǒng)公司今日宣布其豐富的IP組合與數(shù)字和定制/模擬設(shè)計工具可支持臺積電全新的超低功耗(ULP)技術(shù)平臺。該ULP平臺涵蓋了提供多種省電方式的多個工藝節(jié)點,以利于最新的移動和消費電子產(chǎn)品的低功耗需求。   為加速臺積電超低功耗平臺的技術(shù)發(fā)展,Cadence將包括存儲器、接口及模擬功能的設(shè)計IP遷移到此平臺。使用Cadence TensilicaÒ數(shù)據(jù)平面處理器,客戶可以從超低功耗平臺受益于各種低功耗DSP應(yīng)用,包括影像、永遠(yuǎn)在線的語音、面部識
  • 關(guān)鍵字: Cadence  臺積電  FinFET  

Cadence為臺積電16納米FinFET+ 制程推出一系列IP組合

  •   全球知名的電子設(shè)計創(chuàng)新領(lǐng)導(dǎo)者Cadence設(shè)計系統(tǒng)公司今日宣布為臺積電16納米FinFET+ 制程推出一系列IP組合。 Cadence所提供的豐富IP組合能使系統(tǒng)和芯片公司在16納米FF+的先進(jìn)制程上相比于16納米FF工藝,獲得同等功耗下15%的速度提升、或者同等速度下30%的功耗節(jié)約。   目前在開發(fā)16 FF+工藝的過程中,Cadence的IP產(chǎn)品組合包括了在開發(fā)先進(jìn)制程系統(tǒng)單芯片中所需的多種高速協(xié)議,其中包括關(guān)鍵的內(nèi)存、存儲和高速互聯(lián)標(biāo)準(zhǔn)。IP將在2014年第四季度初通過測試芯片測試。有關(guān)IP
  • 關(guān)鍵字: Cadence  臺積電  FinFET  

Cadence數(shù)字與定制/模擬工具通過臺積電16FF+制程的認(rèn)證,并與臺積電合作開發(fā)10納米FinFET工藝

  •   全球知名電子設(shè)計創(chuàng)新領(lǐng)先公司Cadence設(shè)計系統(tǒng)公司今日宣布,其數(shù)字和定制/模擬分析工具已通過臺積電公司16FF+制程的V0.9設(shè)計參考手冊(Design Rule Manual,DRM) 與SPICE認(rèn)證,相比于原16納米FinFET制程,可以使系統(tǒng)和芯片公司通過此新工藝在同等功耗下獲得15%的速度提升、或者在同等速度下省電30%。目前16FF+ V1.0認(rèn)證正在進(jìn)行中,計劃于2014年11月實現(xiàn)。Cadence也和臺積電合作實施了16FF+ 制程定制設(shè)計參考流程的多處改進(jìn)。此外,Cadence也
  • 關(guān)鍵字: Cadence  臺積電  FinFET  

臺積電采用Cadence的16納米FinFET單元庫特性分析解決方案

  •   全球知名電子設(shè)計創(chuàng)新領(lǐng)先公司Cadence設(shè)計系統(tǒng)公司,今日宣布臺積電采用了Cadence®16納米FinFET單元庫特性分析解決方案。由Cadence和臺積電共同研發(fā)的單元庫分析工具設(shè)置已在臺積電網(wǎng)站上線,臺積電客戶可以直接下載。該設(shè)置是以Cadence Virtuoso® Liberate® 特性分析解決方案和Spectre® 電路模擬器為基礎(chǔ),并涵蓋了臺積電標(biāo)準(zhǔn)單元的環(huán)境設(shè)置和樣品模板。   利用本地的Spectre API整合方案,Liberate和Spect
  • 關(guān)鍵字: Cadence  臺積電  FinFET  

FinFET/3D IC引爆半導(dǎo)體業(yè)投資熱潮

  •   鰭式場效電晶體(FinFET)及三維積體電路(3DIC)引爆半導(dǎo)體業(yè)投資熱潮。行動裝置與物聯(lián)網(wǎng)(IoT)市場快速成長,不僅加速半導(dǎo)體制程技術(shù)創(chuàng)新,晶圓廠、設(shè)備廠等業(yè)者亦加足馬力轉(zhuǎn)往3D架構(gòu)及FinFET制程邁進(jìn),掀動半導(dǎo)體產(chǎn)業(yè)龐大的設(shè)備與材料投資風(fēng)潮。   應(yīng)用材料集團副總裁暨臺灣區(qū)總裁余定陸表示,3DIC及FinFET制程將持續(xù)引爆半導(dǎo)體業(yè)的投資熱潮,亦促使創(chuàng)新的設(shè)備材料陸續(xù)問世。   應(yīng)用材料(AppliedMaterials)集團副總裁暨臺灣區(qū)總裁余定陸表示,隨著行動裝置的功能推陳出新,及聯(lián)
  • 關(guān)鍵字: FinFET  半導(dǎo)體  

應(yīng)用材料公司推出面向3D芯片結(jié)構(gòu)的先進(jìn)離子注入系統(tǒng)

  •   應(yīng)用材料公司今天宣布全新推出Applied Varian VIISta® 900 3D系統(tǒng)。作為業(yè)內(nèi)領(lǐng)先的中電流離子注入設(shè)備,該系統(tǒng)專為2x納米以下節(jié)點的FinFET和3D NAND制程而開發(fā),具有超凡的控制能力,可以幫助高性能、高密度的復(fù)雜3D器件實現(xiàn)器件性能優(yōu)化,降低可變性,提高良率,是應(yīng)用材料公司在精密材料工程領(lǐng)域的又一重大突破。   VIISta 900 3D系統(tǒng)能有效提高離子束角度精度和束線形狀準(zhǔn)確度,并且還能夠出色的控制離子劑量和均勻性,從而幫助客戶實現(xiàn)制程的可重復(fù)性,優(yōu)化器件性
  • 關(guān)鍵字: VIISta  900 3D  2x納米  FinFET  

整體16/14納米FinFET設(shè)備訂單恐延一季

  •   Needham & Co.半導(dǎo)體設(shè)備分析師Edwin Mok 27日針對晶圓代工領(lǐng)域提出了透徹分析,認(rèn)為相關(guān)的半導(dǎo)體設(shè)備訂單有望在今(2014)年下半年攀高,但16/14奈米FinFET(鰭式場效電晶體)訂單卻將遞延一季。   barron`s.com報導(dǎo),Mok發(fā)表研究報告指出,據(jù)了解晶圓代工廠格羅方德(GlobalFoundries;GF)正在提高紐約州Malta廠的20奈米制程產(chǎn)能,而三星電子(Samsung)也正在逐漸增加Austin廠的設(shè)備,這似乎支持了近來傳出的高通(Qualco
  • 關(guān)鍵字: FinFET  14納米  

應(yīng)用材料公司突破導(dǎo)線技術(shù)傳統(tǒng)瓶頸

  •   應(yīng)用材料公司(AppliedMaterials)宣布其全新EnduraVolta化學(xué)氣相沈積(CVD)系統(tǒng)加入獨特的鈷金屬后,一舉突破導(dǎo)線技術(shù)傳統(tǒng)瓶頸,讓“摩爾定律”持續(xù)向下進(jìn)展到20納米。此外,應(yīng)材的EnduraVentura實體氣相沈積(PVD)系統(tǒng)不但成功協(xié)助客戶降低成本,更可制造出體積更小、耗能更低、性能更高的整合型3D芯片。   在強大技術(shù)創(chuàng)新突破的支持下,應(yīng)用材料公司在營運方面也頗有斬獲。應(yīng)用材料公司臺灣區(qū)總裁余定陸表示,拜半導(dǎo)體事業(yè)的蓬勃發(fā)展與應(yīng)用材料公司不
  • 關(guān)鍵字: 應(yīng)用材料  FinFET  

FinFET并非半導(dǎo)體演進(jìn)最佳選項

  •   在歷史上,半導(dǎo)體產(chǎn)業(yè)的成長仰賴制程節(jié)點每一次微縮所帶來的電晶體成本下降;但下一代晶片恐怕不會再伴隨著成本下降,這將會是半導(dǎo)體產(chǎn)業(yè)近20~30年來面臨的最嚴(yán)重挑戰(zhàn)。   具體來說,新一代的20奈米塊狀高介電金屬閘極(bulk high-K metal gate,HKMG) CMOS制程,與16/14奈米 FinFET 將催生更小的電晶體,不過每個邏輯閘的成本也將高出目前的28奈米塊狀HKMG CMOS制程。此成本問題部分源自于在新制程節(jié)點,難以維持高參數(shù)良率(parametric yields)以及低
  • 關(guān)鍵字: FinFET  半導(dǎo)體  

FinFET并非半導(dǎo)體演進(jìn)最佳選項

  •   在歷史上,半導(dǎo)體產(chǎn)業(yè)的成長仰賴制程節(jié)點每一次微縮所帶來的電晶體成本下降;但下一代晶片恐怕不會再伴隨著成本下降,這將會是半導(dǎo)體產(chǎn)業(yè)近20~30年來面臨的最嚴(yán)重挑戰(zhàn)。   具體來說,新一代的20奈米塊狀高介電金屬閘極(bulk high-K metal gate,HKMG) CMOS制程,與16/14奈米 FinFET 將催生更小的電晶體,不過每個邏輯閘的成本也將高出目前的28奈米塊狀HKMG CMOS制程。此成本問題部分源自于在新制程節(jié)點,難以維持高參數(shù)良率(parametric yields)以
  • 關(guān)鍵字: FinFET  半導(dǎo)體  

Cadence物理驗證系統(tǒng)通過FinFET制程認(rèn)證

  •   重點:  ·?認(rèn)證確保精確性方面不受影響,并包含用于65納米至14納米FinFET制程的物理驗證簽收的先進(jìn)技術(shù)  ·?雙方共同的客戶可通過它與Cadence?Virtuoso及Encounter平臺的無縫集成進(jìn)行版圖設(shè)計和驗證版圖  全球電子設(shè)計創(chuàng)新領(lǐng)先企業(yè)Cadence設(shè)計系統(tǒng)公司今天宣布Cadence??Physical?Verification?System?(PVS)通過了GLOBALFOUNDRIES的認(rèn)證,可用于65納米
  • 關(guān)鍵字: Cadence  FinFET  Virtuoso  Encounte  
共137條 7/10 |‹ « 1 2 3 4 5 6 7 8 9 10 »

finfet+介紹

您好,目前還沒有人創(chuàng)建詞條finfet+!
歡迎您創(chuàng)建該詞條,闡述對finfet+的理解,并與今后在此搜索finfet+的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473