fpga 文章 進(jìn)入fpga 技術(shù)社區(qū)
基于FPGA的高精度信號源的設(shè)計(jì)
- 引言 近年來電子信息技術(shù)飛速發(fā)展,使得各領(lǐng)域?qū)π盘栐吹囊蟛粩嗵岣撸坏笃漕l率穩(wěn)定度和準(zhǔn)確度高,頻率改變方便,而且還要求可以產(chǎn)生任意波形,輸出不同幅度的信號等。DDFS技術(shù)是自上世紀(jì)70年代出現(xiàn)的一種新型的直接頻率合成技術(shù)。DDFS技術(shù)是在信號的采樣定理的基礎(chǔ)上提出來的,從“相位”的概念出發(fā),進(jìn)行頻率合成,不但可利用晶體振蕩的高頻率穩(wěn)定度、高準(zhǔn)確度,且頻率改變方便,轉(zhuǎn)換速度快,便于產(chǎn)生任意波形等,因此,DDFS技術(shù)是目前高精密度信號源的核心技術(shù)。 1 DDFS技
- 關(guān)鍵字: FPGA DDFS
基于DDS跳頻信號源的設(shè)計(jì)與實(shí)現(xiàn)
- 0 引言 跳頻通信具有較強(qiáng)的抗干擾、抗多徑衰落、抗截獲等能力,已廣泛應(yīng)用于軍事、交通、商業(yè)等各個領(lǐng)域。頻率合成器是跳頻系統(tǒng)的心臟,直接影響到跳頻信號的穩(wěn)定性和產(chǎn)生頻率的準(zhǔn)確度。目前頻率合成主要有三種方法:直接模擬合成法、鎖相環(huán)合成法和直接數(shù)字合成法(DDS)。直接模擬合成法利用倍頻(乘法)、分頻(除法)、混頻(加法與減法)及濾波,從單一或幾個參考頻率中產(chǎn)生多個所需的頻率。該方法頻率轉(zhuǎn)換時間快(小于100ns),但是體積大、功耗高,目前已基本不用。鎖相環(huán)合成法通過鎖相環(huán)完成頻率的加、減、乘、除運(yùn)算
- 關(guān)鍵字: DDS FPGA
小梅哥和你一起深入學(xué)習(xí)FPGA之?dāng)?shù)碼管動態(tài)掃描(下)
- 測試平臺設(shè)計(jì) 本實(shí)驗(yàn)主要對數(shù)碼管驅(qū)動引腳的狀態(tài)與預(yù)期進(jìn)行比較和分析,通過仿真,驗(yàn)證設(shè)計(jì)的正確性和合理性。數(shù)碼管驅(qū)動模塊的testbench如下所示: `timescale 1ns/1ns module DIG_LED_DRIVE_tb; reg [23:0]data; reg clk; reg rst_n; wire [7:0]seg; wire [2:0]sel; DIG_LED_DRIVE DIG_LED_DRIVE
- 關(guān)鍵字: FPGA 動態(tài)掃描
千兆采樣ADC確保直接RF變頻
- 隨著模數(shù)轉(zhuǎn)換器(ADC)的設(shè)計(jì)與架構(gòu)繼續(xù)采用尺寸更小的過程節(jié)點(diǎn),一種新的千兆赫ADC產(chǎn)品應(yīng)運(yùn)而生。能以千兆赫速率或更高速率進(jìn)行直接RF采樣且不產(chǎn)生交織偽像的ADC為通信系統(tǒng)、儀器儀表和雷達(dá)應(yīng)用的直接RF數(shù)字化帶來了全新的系統(tǒng)解決方案。 最先進(jìn)的寬帶ADC技術(shù)可以實(shí)現(xiàn)直接RF采樣。就在不久前,唯一可運(yùn)行在GSPS (Gsample/s)下的單芯片ADC架構(gòu)是分辨率為6位或8位的Flash轉(zhuǎn)換器。這些器件能耗極高,且通常無法提供超過7位的有效位數(shù)(ENOB),這是由于Flash架構(gòu)的幾何尺寸與功耗限
- 關(guān)鍵字: ADC RF 轉(zhuǎn)換器 LVDS FPGA
選擇合適的轉(zhuǎn)換器:JESD204B與LVDS對比
- 1 為不同應(yīng)用提供不同選擇 對于數(shù)據(jù)轉(zhuǎn)換器的高速串行傳輸,不同的應(yīng)用有不同的選擇。十多年來,數(shù)據(jù)轉(zhuǎn)換器制造商一直選擇LVDS作為主要差分信號技術(shù)。盡管有些LVDS應(yīng)用可使用更高的數(shù)據(jù)速率,但目前該市場上的轉(zhuǎn)換器廠商可提供的最大LVDS數(shù)據(jù)速率仍然為0.8至1 Gbps。LVDS技術(shù)一直難以滿足轉(zhuǎn)換器的帶寬要求。LVDS受TIA/EIA 644A規(guī)范控制,這是一項(xiàng)LVDS核心制造商的行業(yè)標(biāo)準(zhǔn)。該規(guī)范可作為設(shè)計(jì)人員的最佳實(shí)踐指南,提高不同廠商的LVDS發(fā)送器及接收器兼容性。同樣,沒有完全遵守LVDS
- 關(guān)鍵字: JESD204B LVDS 轉(zhuǎn)換器 FPGA PHY
實(shí)現(xiàn)基于USB3.0技術(shù)的高清攝像頭系統(tǒng)設(shè)計(jì)
- 高清圖像質(zhì)量已經(jīng)快速成為現(xiàn)代家庭中多媒體產(chǎn)品的標(biāo)準(zhǔn)配置。在該領(lǐng)域之外的許多應(yīng)用中,更高的分辨率、更好的對比度、更大的色深和更快的幀率也都越來越受歡迎,這些應(yīng)用包括安保、醫(yī)療成像和工廠生產(chǎn)線檢測系統(tǒng)等等。當(dāng)然,盡管增強(qiáng)型成像技術(shù)在不久的將來更加流行似乎是板上釘釘?shù)氖虑?,但這將取決于支持更高數(shù)據(jù)傳輸能力的先進(jìn)半導(dǎo)體技術(shù)的發(fā)展。本文將以實(shí)例闡述半導(dǎo)體技術(shù)所取得的進(jìn)展。 雖然USB連接標(biāo)準(zhǔn)開始并沒有引起太多關(guān)注,但從上世紀(jì)90年代中期第一次脫穎而出已經(jīng)改變了很多,它現(xiàn)在已經(jīng)遠(yuǎn)遠(yuǎn)不只是為低數(shù)據(jù)速率的鼠標(biāo)和
- 關(guān)鍵字: USB FIFO 緩沖器 FPGA 顯示器
駿龍科技最新物聯(lián)網(wǎng)開發(fā)套件和電機(jī)驅(qū)動方案擴(kuò)展Altera MAX 10 FPGA的應(yīng)用
- 領(lǐng)先的技術(shù)分銷商駿龍科技有限公司發(fā)布了基于Altera MAX® 10的“Mpression Odyssey(奧德賽)”物聯(lián)網(wǎng)開發(fā)套件和電機(jī)驅(qū)動方案。Altera的MAX® 10 FPGA在低成本、單芯片、瞬時上電的可編程邏輯器件中提供了先進(jìn)的處理能力,駿龍科技推出的產(chǎn)品進(jìn)一步驗(yàn)證了MAX® 10 FPGA的卓越性能,并進(jìn)一步豐富了Altera公司的工業(yè)解決方案。 “Mpression Odyssey(奧德賽)”開發(fā)套件是一
- 關(guān)鍵字: 駿龍科技 物聯(lián)網(wǎng) FPGA
利用FPGA和分解器數(shù)字轉(zhuǎn)換器簡化角度測量
- 1 編碼器和分解器的類型 編碼器分為增量和絕對兩個基本類別。增量編碼器可以監(jiān)控輪軸上的兩個位置,可以在輪軸每次經(jīng)過這兩個位置時產(chǎn)生A或B脈沖。獨(dú)立的外部電動計(jì)數(shù)器然后從這些脈沖解讀出轉(zhuǎn)速和旋轉(zhuǎn)方向。雖然適用于眾多應(yīng)用,但是增量式計(jì)數(shù)器確實(shí)存在某些不足。例如,在輪軸停轉(zhuǎn)情況下,增量編碼器在開始運(yùn)行之前必須首先通過調(diào)回到某個指定校準(zhǔn)點(diǎn)來實(shí)現(xiàn)自身校準(zhǔn)。另外,增量式計(jì)數(shù)器易受到電氣干擾的影響,導(dǎo)致發(fā)送到系統(tǒng)的脈沖不準(zhǔn)確,進(jìn)而造成旋轉(zhuǎn)計(jì)數(shù)錯誤。不僅如此,許多增量編碼器屬于光電器件,如果對目標(biāo)應(yīng)用有影響,則
- 關(guān)鍵字: 編碼器 分解器 RDC FPGA 脈沖
Tcl在Vivado中的應(yīng)用
- Xilinx的新一代設(shè)計(jì)套件 Vivado 相比上一代產(chǎn)品 ISE, 在運(yùn)行速度、算法優(yōu)化和功能整合等很多方面都有了顯著地改進(jìn)。 但是對初學(xué)者來說,新的約束語言 XDC 以及腳本語言 Tcl 的引入則成為了快速掌握 Vivado 使用技巧的最大障礙,以至于兩年多后的今天,仍有很多用戶缺乏升級到 Vivado 的信心。 本文介紹了 Tcl 在 Vivado 中的基礎(chǔ)應(yīng)用,希望起到拋磚引玉的作用,指引使用者在短時間內(nèi)快速掌握相關(guān)技巧,更好地發(fā)揮 Vivado 在 FPGA 設(shè)計(jì)中的優(yōu)勢。 1
- 關(guān)鍵字: Xilinx VivadoTcl FPGA cells
Altera: FPGA集成硬核浮點(diǎn)DSP
- 1 FPGA浮點(diǎn)運(yùn)算推陳出新 以往FPGA在進(jìn)行浮點(diǎn)運(yùn)算時,為符合IEEE 754標(biāo)準(zhǔn),每次運(yùn)算都需要去歸一化和歸一化步驟,導(dǎo)致了極大的性能瓶頸。因?yàn)檫@些歸一化和去歸一化步驟一般通過FPGA中的大規(guī)模桶形移位寄存器實(shí)現(xiàn),需要大量的邏輯和布線資源。通常一個單精度浮點(diǎn)加法器需要500個查找表(LUT),單精度浮點(diǎn)要占用30%的LUT,指數(shù)和自然對數(shù)等更復(fù)雜的數(shù)學(xué)函數(shù)需要大約1000個LUT。因此隨著DSP算法越來越復(fù)雜,F(xiàn)PGA性能會明顯劣化,對占用80%~90%邏輯資源的FPGA會造成嚴(yán)重的布線擁
- 關(guān)鍵字: Altera FPGA LUT DSP 數(shù)據(jù)通路
三相SPWM波形發(fā)生器的設(shè)計(jì)與仿真
- 本文提出了一種采用VHDL硬件描述語言設(shè)計(jì)新型三相正弦脈寬調(diào)制(SPWM)波形發(fā)生器的方法。該方法以直接數(shù)字頻率合成技術(shù)(DDS)為核心產(chǎn)生三相SPWM信號。并且利用VHDL設(shè)計(jì)了死區(qū)時間可調(diào)的死區(qū)時間控制器,解決了傳統(tǒng)的模塊電路等待方法很難產(chǎn)生帶精確死區(qū)時間控制的SPWM信號的問題。該方法在Quartus II 9.1環(huán)境平臺下進(jìn)行了仿真驗(yàn)證,并將設(shè)計(jì)程序下載到DE2-70實(shí)驗(yàn)板進(jìn)行實(shí)驗(yàn)測試,用示波器測試得到了死區(qū)時間可控制的SPWM波形。
- 關(guān)鍵字: VHDL SPWM DDS 死區(qū)時間 FPGA 201505
聲納圖像動態(tài)范圍擴(kuò)展與FPGA實(shí)現(xiàn)
- 本文針對成像聲納擴(kuò)展圖像動態(tài)范圍和增強(qiáng)圖像細(xì)節(jié)的需求,提出了一種基于開方運(yùn)算的動態(tài)范圍擴(kuò)展方法?;谡n題組研制的多波束成像聲納原理樣機(jī)的研制,分析了數(shù)據(jù)動態(tài)范圍壓縮導(dǎo)致圖像細(xì)節(jié)丟失的原因及其對成像質(zhì)量的影響,采用JPL快速平方根近似算法改善了開方運(yùn)算FPGA實(shí)現(xiàn)過程的資源占用和系統(tǒng)延時。最后,對改進(jìn)設(shè)計(jì)方案進(jìn)行了實(shí)驗(yàn)驗(yàn)證,通過多波束成像聲納系統(tǒng)的消聲水池實(shí)驗(yàn)證明了本文動態(tài)范圍擴(kuò)展方法的有效性和可行性,系統(tǒng)成像質(zhì)量改善明顯,達(dá)到優(yōu)化設(shè)計(jì)的預(yù)期目標(biāo)。
- 關(guān)鍵字: 成像聲納 動態(tài)范圍 平方根 FPGA 波束成像 201505
基于FPGA的LZO實(shí)時無損壓縮的硬件設(shè)計(jì)
- 本文通過對多種壓縮算法作進(jìn)一步研究對比后發(fā)現(xiàn),LZO壓縮算法是一種被稱為實(shí)時無損壓縮的算法,LZO壓縮算法在保證實(shí)時壓縮速率的優(yōu)點(diǎn)的同時提供適中的壓縮率。如圖1(A)給出了Linux操作系統(tǒng)下常見開源壓縮算法的壓縮速率的測試結(jié)果,LZO壓縮算法速率極快;如圖1(B)給出了Gzip壓縮算法和LZO壓縮算法的壓縮率測試結(jié)構(gòu),從圖中可以看出,LZO壓縮算法可以提供平均約50%的壓縮率。 1 LZO壓縮算法基本原理分析 1.1 LZO壓縮算法壓縮原理 LZO壓縮算法采用(重復(fù)長度L,指回
- 關(guān)鍵字: LZO FPGA LZSS RAM 壓縮算法
使用FPGA實(shí)現(xiàn)靈活的USB Type-C接口控制
- 1 USB Type-C接口介紹 二十年前,第一代通用串行總線(Universal Serial Bus, USB 1.0)的出現(xiàn),為各自為政的電子行業(yè)通信標(biāo)準(zhǔn)注入了互通性。而最新發(fā)布的USB Type-C接口規(guī)范將USB技術(shù)提升到了一個新的高度,能夠滿足21世紀(jì)電子行業(yè)的需求,同時也將再一次改變計(jì)算機(jī)、消費(fèi)類電子產(chǎn)品以及移動設(shè)備之間的互連方式。輕薄、堅(jiān)固、無需區(qū)分插頭方向的USB Type-C連接器拓展了由USB 3.1超速(SuperSpeed+)規(guī)范定義的各項(xiàng)功能,采用雙通道實(shí)現(xiàn)高達(dá)20
- 關(guān)鍵字: FPGA USB Type-C 充電器 嵌入式
fpga 介紹
FPGA是英文Field-Programmable Gate Array的縮寫,即現(xiàn)場可編程門陣列,它是在PAL、GAL、EPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個新概念,內(nèi)部包括可 [ 查看詳細(xì) ]
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473