EEPW首頁(yè) >>
主題列表 >>
fpga
fpga 文章 進(jìn)入fpga 技術(shù)社區(qū)
基于FPGA腦機(jī)接口設(shè)計(jì)
- 腦機(jī)接口BCI(Brain Computer Interface)是一種新穎的人機(jī)接口方式。它的定義是:不依賴(lài)于腦的正常輸出通路(外周神經(jīng)系統(tǒng)及肌肉組織)的腦-機(jī)(計(jì)算機(jī)或其他裝置)通訊系統(tǒng)。要實(shí)現(xiàn)腦機(jī)接口,必須有一種能反映人腦不同狀態(tài)的信號(hào),并且能夠?qū)崟r(shí)或短時(shí)對(duì)這種信號(hào)進(jìn)行提取和分類(lèi)。
- 關(guān)鍵字: 腦機(jī) 接口設(shè)計(jì) FPGA
輔助駕駛:基于圖像傳感器的汽車(chē)全景環(huán)視系統(tǒng)
- 我們具有自主知識(shí)產(chǎn)權(quán)的車(chē)載全景視覺(jué)技術(shù)是將分布安裝于車(chē)輛周邊的圖像傳感器捕捉的圖像進(jìn)行合成和投影,在人機(jī)界面虛擬一個(gè)單一的全景圖像,并且這個(gè)圖像時(shí)無(wú)盲區(qū)的,能夠360°的觀察車(chē)身周邊的狀況。同時(shí),這個(gè)圖像經(jīng)過(guò)合成和投影,形成符合人的思維習(xí)慣的全景圖像。
- 關(guān)鍵字: 全景視覺(jué)傳感器 汽車(chē)環(huán)視系統(tǒng) 計(jì)算機(jī)視覺(jué) FPGA 圖像處理
基于腦電的駕駛疲勞檢測(cè)系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn),包括原理圖、電路圖等
- 基于腦電的疲勞駕駛檢測(cè)系統(tǒng)的設(shè)計(jì)思想為:首先要通過(guò)腦電采集電路采集腦電信號(hào),再對(duì)其進(jìn)行小波去噪處理,去掉腦電偽跡和高頻噪聲,最后通過(guò)處理分析腦電信號(hào),從而給出駕駛?cè)藛T的疲勞程度。
- 關(guān)鍵字: 駕駛疲勞檢測(cè)系統(tǒng) 腦電 FPGA SPI接口控制器 小波去噪
汽車(chē)離道報(bào)警系統(tǒng)設(shè)計(jì)
- 本設(shè)計(jì)包括以FPGA為開(kāi)發(fā)平臺(tái)的信號(hào)處理運(yùn)算和控制的系統(tǒng)核心,以攝像頭為核心的圖像采集系統(tǒng),能檢測(cè)底盤(pán)是否變形的位置檢測(cè)系統(tǒng),能提示用戶(hù)的聲光報(bào)警系統(tǒng),以及由電源電路、電源檢測(cè)保護(hù)電路、信號(hào)處理預(yù)處理電路組成的輔助系統(tǒng)。
- 關(guān)鍵字: 汽車(chē)離道報(bào)警系統(tǒng) Nexsy3 FPGA 圖像采集 位置檢測(cè)
北京公交GPS車(chē)輛監(jiān)控系統(tǒng)研究
- 介紹了北京市公共交通總公司智能化調(diào)度指揮系統(tǒng)中的GPS車(chē)輛監(jiān)控系統(tǒng)的組成及其所采用的一些關(guān)鍵技術(shù):DGPS、組合定位、集群通信、電子地圖等,描述了系統(tǒng)中采用的具體工作方式:TDMA、專(zhuān)用信道、廣播同步等,闡述了硬件設(shè)計(jì)及實(shí)現(xiàn)中的FPGA技術(shù)。最后說(shuō)明了系統(tǒng)的應(yīng)用環(huán)境。
- 關(guān)鍵字: 車(chē)輛監(jiān)控系統(tǒng) GPS FPGA
Xilinx一級(jí)代理:賽靈思半導(dǎo)體的優(yōu)勢(shì)
- Xilinx(賽靈思)是全球領(lǐng)先的可編程邏輯完整解決方案的供應(yīng)商。Xilinx研發(fā)、制造并銷(xiāo)售范圍廣泛的高級(jí)集成電路、軟件設(shè)計(jì)工具以及作為預(yù)定義系統(tǒng)級(jí)功能的IP核。客戶(hù)使用Xilinx及其合作伙伴的自動(dòng)化軟件工具和IP核對(duì)器件進(jìn)行編程,從而完成特定Xilinx(賽靈思)是全球領(lǐng)先的可編程邏輯完整解決方案的供應(yīng)商?! ilinx研發(fā)、制造并銷(xiāo)售范圍廣泛的高級(jí)集成電路、軟件設(shè)計(jì)工具以及作為預(yù)定義系統(tǒng)級(jí)功能的IP核。客戶(hù)使用Xilinx及其合作伙伴的自動(dòng)化軟件工具和IP核對(duì)器件進(jìn)行編程,從而完成特定的邏輯
- 關(guān)鍵字: Xilinx FPGA
基于MSP430和Cyclone II的網(wǎng)絡(luò)數(shù)據(jù)加密實(shí)現(xiàn)
- 隨著信息技術(shù)和網(wǎng)絡(luò)化進(jìn)程的發(fā)展,網(wǎng)絡(luò)通信安全問(wèn)題日益突出?,F(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)以其自身設(shè)計(jì)靈活、可靠性高的優(yōu)點(diǎn)廣泛應(yīng)用于加密領(lǐng)域。
- 關(guān)鍵字: MSP430 CycloneII 網(wǎng)絡(luò)數(shù)據(jù) FPGA
關(guān)于FPGA在直流電機(jī)位置控制中的應(yīng)用
- 在直流電機(jī)控制系統(tǒng)中,被控制量一般都是電機(jī)的轉(zhuǎn)速,控制的目的是保持電機(jī)的轉(zhuǎn)速在所需要的定值上。但在實(shí)際生產(chǎn)過(guò)程中,電機(jī)帶動(dòng)生產(chǎn)機(jī)械或者其他負(fù)載運(yùn)動(dòng)的表現(xiàn)不一定都是轉(zhuǎn)速,也可能是使生產(chǎn)機(jī)械或其機(jī)構(gòu)產(chǎn)生一定的位置變化,這時(shí)需要的控制量就不再是電機(jī)的轉(zhuǎn)速,而是控制對(duì)象的直線位移,因此需將電機(jī)的轉(zhuǎn)速輸出轉(zhuǎn)換為電機(jī)的位移輸出。
- 關(guān)鍵字: 直流電機(jī) 位置控制 FPGA
用低成本FPGA實(shí)現(xiàn)低延遲變化的CPRI
- 無(wú)線TEM(電信設(shè)備制造商)正受到布署基站架構(gòu)的壓力,這就是用更小體積、更低功耗、更低制造成本來(lái)建立,部署和運(yùn)營(yíng)。達(dá)到此目的的關(guān)鍵策略是從基站中分離出RF接收器和功率放大器,用它們來(lái)直接驅(qū)動(dòng)各自的天線。這稱(chēng)為射頻拉遠(yuǎn)技術(shù)(RRH)。通過(guò)基于SERDES的公共無(wú)線接口(CPRI)將基帶數(shù)據(jù)傳回到基站。本文主要闡述特定的低延遲變化的設(shè)計(jì)思想,在低成本FPGA上利用嵌入式SERDES收發(fā)器和CPRI IP(知識(shí)產(chǎn)權(quán))核實(shí)現(xiàn)。
- 關(guān)鍵字: CPRI 遠(yuǎn)程基站 FPGA
fpga 介紹
FPGA是英文Field-Programmable Gate Array的縮寫(xiě),即現(xiàn)場(chǎng)可編程門(mén)陣列,它是在PAL、GAL、EPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專(zhuān)用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門(mén)電路數(shù)有限的缺點(diǎn)。
FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個(gè)新概念,內(nèi)部包括可 [ 查看詳細(xì) ]
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473