EEPW首頁(yè) >>
主題列表 >>
fpga ip
fpga ip 文章 進(jìn)入fpga ip技術(shù)社區(qū)
Altera榮獲Frost & Sullivan全球FPGA技術(shù)創(chuàng)新領(lǐng)先獎(jiǎng)
- Altera公司榮獲分析公司Frost & Sullivan的全球FPGA技術(shù)創(chuàng)新領(lǐng)先獎(jiǎng),表彰Altera在技術(shù)特性和未來(lái)業(yè)務(wù)價(jià)值方面更勝一籌。該獎(jiǎng)項(xiàng)彰顯Altera在其Arria® 10 FPGA中實(shí)現(xiàn)IEEE 754單精度硬核浮點(diǎn)DSP (數(shù)字信號(hào)處理)模塊——處理速率高達(dá)1.5 TFLOPS (每秒萬(wàn)億次浮點(diǎn)運(yùn)算),進(jìn)一步提高了數(shù)字系統(tǒng)設(shè)計(jì)的能效和生產(chǎn)效率。Altera的可編程器件幫助客戶針對(duì)大數(shù)據(jù)和搜索應(yīng)用、數(shù)據(jù)中心加速、軍事通信和高性能計(jì)算等需要高精度
- 關(guān)鍵字: Altera FPGA
臺(tái)灣集合歐美日IP專利,可作半導(dǎo)體界的瑞士
- 全球半導(dǎo)體在2016年維持跟全球GDP小幅成長(zhǎng)態(tài)勢(shì),日月光(2311)集團(tuán)營(yíng)運(yùn)長(zhǎng)吳田玉今(2)日在南韓首爾表示,大國(guó)經(jīng)濟(jì)有內(nèi)需與品牌經(jīng) 濟(jì)特性,與靠出口的小國(guó)經(jīng)濟(jì)是不同的。臺(tái)灣在全球半導(dǎo)體地緣政治中,是美國(guó)、日本與歐洲等公司合作伙伴,能替客戶保密知識(shí)產(chǎn)權(quán),所以,臺(tái)灣可以如同金融業(yè) 的中立地位、做半導(dǎo)體界的瑞士。 在全球半導(dǎo)體制造的變遷中,美國(guó)已決定不做了,日本業(yè)者也正在出場(chǎng)之中,歐洲半導(dǎo)體業(yè)則只有少數(shù)公司作制造,正在離開制造端。 (一)全球半導(dǎo)體地緣政治版圖,臺(tái)灣能取得平衡角力點(diǎn):
- 關(guān)鍵字: 半導(dǎo)體 IP
使用面向FPGA的OpenCL設(shè)計(jì)兩百萬(wàn)點(diǎn)頻域?yàn)V波器
- 快速傅里葉變換(FFT)是信號(hào)處理應(yīng)用的基礎(chǔ)。FPGA供應(yīng)商一直以來(lái)提供了運(yùn)行良好的FFT庫(kù),處理適配到FPGA片內(nèi)存儲(chǔ)器中的大量數(shù)據(jù)。但是,如果數(shù)據(jù)規(guī)模太大,應(yīng)該如何應(yīng)對(duì)? 為解決這一問(wèn)題,F(xiàn)PGA設(shè)計(jì)人員現(xiàn)在必須要做出設(shè)計(jì)決定,這些決定互相糾纏在一起,例如,片內(nèi)FFT內(nèi)核的配置選擇,其數(shù)量,它們?cè)鯓舆B接并訪問(wèn)外部存儲(chǔ)器,多個(gè)內(nèi)核之間的同步等。分析所有這類設(shè)計(jì)決定就是要能夠很好的結(jié)合現(xiàn)有產(chǎn)品,在HDL中編程,這會(huì)非常耗時(shí),而且?guī)?lái)了性能問(wèn)題。采用OpenCL等高級(jí)編程語(yǔ)言,能夠很快的完成系統(tǒng)設(shè)計(jì)分析。本
- 關(guān)鍵字: FPGA 頻域?yàn)V波器 OpenCL 201511
在Xilinx FPGA上快速實(shí)現(xiàn)JESD204B
- 簡(jiǎn)介 JESD204是一種連接數(shù)據(jù)轉(zhuǎn)換器(ADC和DAC)和邏輯器件的高速串行接口,該標(biāo)準(zhǔn)的 B 修訂版支持高達(dá) 12.5 Gbps串行數(shù)據(jù)速率,并可確保 JESD204 鏈路具有可重復(fù)的確定性延遲。隨著轉(zhuǎn)換器的速度和分辨率不斷提升,JESD204B接口在ADI高速轉(zhuǎn)換器和集成RF收發(fā)器中也變得更為常見。此外,F(xiàn)PGA和ASIC中靈活的串行器/解串器(SERDES)設(shè)計(jì)正逐步取代連接轉(zhuǎn)換器的傳統(tǒng)并行LVDS/CMOS接口,并用來(lái)實(shí)現(xiàn) JESD204B物理層。本文介紹如何快速在Xilinx?
- 關(guān)鍵字: Xilinx FPGA
Altera:通信領(lǐng)域,我們做得更好
- EEPW:我想了解一下Patrick Dorsey先生對(duì)英特爾收購(gòu)了Altera的一些看法,其次就是Altera也是OpenPower的一個(gè)成員,因?yàn)榧尤肓薎ntel之后,Altera這邊會(huì)不會(huì)繼續(xù)跟OpenPower合作。 Patrick Dorsey:就像您所說(shuō)的,我們也是OpenPower機(jī)構(gòu)的一個(gè)成員。關(guān)于我們的看法,我們FPGA會(huì)繼續(xù)支持不同的架構(gòu),包括ARM架構(gòu),Power架構(gòu)還有Intel自己的架構(gòu)。 6月份我看我們的新聞發(fā)布宣布我們的OpenCL這個(gè)工具可以支持普通的架構(gòu),
- 關(guān)鍵字: Altera FPGA
IP授權(quán)與EDA 合作大于競(jìng)爭(zhēng)
- 談到EDA與IP業(yè)者之間的合作關(guān)系,Imagination行銷執(zhí)行副總裁Tony King-Smith表示,Imagination與主要的EDA及居于領(lǐng)導(dǎo)地位的晶圓代工業(yè)者都有相當(dāng)密切的合作,在考量到PPA(性能、功耗與面積)最佳化的前提下,以協(xié)助共同客戶群的設(shè)計(jì)流程能執(zhí)行的更加順暢,所以Imagination會(huì)提供“參考設(shè)計(jì)流程”供客戶們參考之用。隨著時(shí)間推移,Imagination與EDA業(yè)者的合作范圍也愈趨于廣泛,在函式庫(kù)方面,像是新思科技也會(huì)提供不少幫助,若再配合前面所
- 關(guān)鍵字: IP EDA
Synopsys的全新HAPS-80基于FPGA的原型解決方案提供高達(dá)100MHz的系統(tǒng)性能
- 新思科技(Synopsys, Inc.)日前宣布:推出全新HAPS®-80基于FPGA的原型系統(tǒng),該系統(tǒng)為Synopsys的端到端原型解決方案的一部分。HAPS-80系統(tǒng)提供了高達(dá)100MHz的多FPGA性能,以及全新的專用高速時(shí)分復(fù)用(HSTDM)技術(shù)。HAPS-80采用Xilinx最新的Virtex UltraScale VU440 FPGA器件,每顆FPGA可容納2600萬(wàn)個(gè)ASIC門,結(jié)合ProtoCompiler設(shè)計(jì)自動(dòng)化和調(diào)試軟件,可支持高達(dá)16億個(gè)ASIC門的設(shè)計(jì)。HAPS硬件與
- 關(guān)鍵字: Synopsys FPGA
客戶結(jié)構(gòu)大轉(zhuǎn)變 IP供應(yīng)商也要貼近成品
- 作為全球第三大IP供應(yīng)商,Imagination在合并MIPS后大舉強(qiáng)化CPU IP,配合自己擅長(zhǎng)的GPU IP,加上新整合的RPU(Radio Programmable Unit)IP,及套裝安全性軟、韌體資源,Imagination似乎已為新的移動(dòng)裝置、物聯(lián)網(wǎng)(IoT)時(shí)代做好準(zhǔn)備。 為進(jìn)一步了解Imagination心中所策劃的未來(lái)半導(dǎo)體世代技術(shù)及產(chǎn)品藍(lán)圖,DIGITIMES專訪Imagination行銷副總Tony King-Smith,以下為專訪內(nèi)容。 問(wèn):全球半導(dǎo)體產(chǎn)業(yè)似乎正進(jìn)
- 關(guān)鍵字: Imagination IP
第一屆5G算法創(chuàng)新大賽公布復(fù)賽入圍名單
- Altera公司宣布,由Altera、西安電子科技大學(xué)、友晶科技主辦,華為、英特爾、展訊通信贊助的第一屆5G算法創(chuàng)新大賽公布進(jìn)入復(fù)賽的團(tuán)隊(duì)名單。第一屆5G算法創(chuàng)新大賽是業(yè)界首個(gè)面向未來(lái)無(wú)線通信技術(shù)的高校大賽,旨在促進(jìn)創(chuàng)新。大賽共有184支隊(duì)伍報(bào)名參賽,462名參賽學(xué)生,覆蓋全國(guó)31個(gè)城市、76所高校,其中包括28所985高校和47所211高校。初賽角逐后進(jìn)入復(fù)賽共49支隊(duì)伍。由于初賽交付的高質(zhì)量作品較多并不乏創(chuàng)新性,大賽組委會(huì)宣布在原定一、二、三等獎(jiǎng)基礎(chǔ)上,增設(shè)優(yōu)秀獎(jiǎng)——&ld
- 關(guān)鍵字: 5G FPGA
OpenPOWER基金會(huì)推第二代分布式計(jì)算 為企業(yè)“互聯(lián)網(wǎng)+”轉(zhuǎn)型加速
- 今天,OpenPOWER基金會(huì)在京召開主題為“開放力量?引領(lǐng)新一代計(jì)算技術(shù)”的第二代分布式計(jì)算技術(shù)峰會(huì)。來(lái)自IBM公司、賽靈思公司、深圳市恒揚(yáng)科技股份有限公司、聯(lián)科集團(tuán)(中國(guó))有限公司、無(wú)錫中太服務(wù)器有限公司、新浪網(wǎng)、清華大學(xué)等機(jī)構(gòu)的領(lǐng)導(dǎo)、專家,以及ISV、FPGA技術(shù)人員和行業(yè)用戶200余人共同出席了峰會(huì)。峰會(huì)期間,OpenPOWER基金會(huì)宣布成立第二代分布式計(jì)算聯(lián)盟,以推動(dòng)新一代計(jì)算技術(shù)和應(yīng)用的發(fā)展。同時(shí),構(gòu)建于SuperVessel云平臺(tái)上的CAPI FPGA應(yīng)
- 關(guān)鍵字: OpenPOWER FPGA
Altera啟動(dòng)全球 SoC FPGA開發(fā)者論壇
- Altera公司今天宣布,啟動(dòng)Altera SoC開發(fā)者論壇(ASDF,Altera SoC Developers Forum)。這些開幕活動(dòng)在硅谷、中國(guó)深圳和德國(guó)法蘭克福舉行,合作伙伴、開發(fā)者和工程師將匯聚一堂,他們共同關(guān)注使用基于ARM的SoC FPGA中的精細(xì)粒度異構(gòu)計(jì)算技術(shù),滿足下一代嵌入式計(jì)算應(yīng)用需求。在ASDF提供的環(huán)境中,系統(tǒng)架構(gòu)師、硬件工程師、軟件開發(fā)人員和固件工程師一起協(xié)作,討論概念和遇到的難題,學(xué)習(xí)最新的技術(shù),了解Altera及其合作伙伴提供的SoC FPGA新產(chǎn)品。 A
- 關(guān)鍵字: Altera FPGA
fpga ip介紹
您好,目前還沒有人創(chuàng)建詞條fpga ip!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga ip的理解,并與今后在此搜索fpga ip的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga ip的理解,并與今后在此搜索fpga ip的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473