首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> fpga+dsp

基于FPGA的振動(dòng)信號(hào)采集系統(tǒng)設(shè)計(jì)及實(shí)現(xiàn)

  • 針對(duì)機(jī)械設(shè)備運(yùn)行中的振動(dòng)監(jiān)控,設(shè)計(jì)振動(dòng)信號(hào)采集系統(tǒng),提出了一種基于FPGA的振動(dòng)信號(hào)采集系統(tǒng)的設(shè)計(jì)方案。重點(diǎn)闡述了系統(tǒng)硬件結(jié)構(gòu)組成、信號(hào)調(diào)理電路和數(shù)據(jù)采集模塊的設(shè)計(jì),同時(shí)對(duì)A/D采樣的控制邏輯進(jìn)行了討論。經(jīng)試驗(yàn)驗(yàn)證表明,該系統(tǒng)可達(dá)到采樣率10 K每秒、采集精度16位,能夠滿足實(shí)時(shí)性和精度要求。
  • 關(guān)鍵字: 加速度傳感器  振動(dòng)信號(hào)  信號(hào)采集  FPGA  

基于DSP Builder的CIC梳狀濾波器的設(shè)計(jì)

  • 摘要:CIC梳狀濾波器具有結(jié)構(gòu)簡(jiǎn)單、規(guī)整,占用存儲(chǔ)量小,不需要乘法器,實(shí)現(xiàn)簡(jiǎn)單且速度高等特點(diǎn),在高速抽取或插值系統(tǒng)應(yīng)用廣泛。采用DSP Builder軟件工具,在Simulink平臺(tái)上構(gòu)建了一級(jí)4階CIC梳狀濾波器仿真模型,通
  • 關(guān)鍵字: DSP Builder  FPGA  CIC梳狀濾波器  仿真模型  

便攜式邏輯分析儀的設(shè)計(jì)與實(shí)現(xiàn)

  • 摘要 介紹一種16通道便攜式邏輯分析儀,通過(guò)FPGA將高速數(shù)據(jù)采樣并緩存,采用USB控制芯片和FPCA協(xié)同控制將數(shù)據(jù)通過(guò)USB接口發(fā)送到電腦的上位機(jī)上顯示,簡(jiǎn)化了以往邏輯分析儀硬件電路部分,降低了邏輯分析儀的成本且便
  • 關(guān)鍵字: 邏輯分析儀  USB接口  FPGA  FIFO傳輸  

帶自舉功能的DSP外設(shè)擴(kuò)展模塊設(shè)計(jì)

  • 摘要:TMS320VC54x系列DSP(Digital Signal processor)沒有AD、DA等常用外設(shè)且缺少程序存儲(chǔ)器,故其應(yīng)用系統(tǒng)通常需進(jìn)行外設(shè)擴(kuò)展模塊與自舉模塊設(shè)計(jì),針對(duì)傳統(tǒng)解決方案將兩個(gè)模塊分別實(shí)現(xiàn)存在擴(kuò)展器件多、系統(tǒng)集成度不
  • 關(guān)鍵字: TMS320VC54x  DSP  外設(shè)擴(kuò)展  自舉  

TMS320C6701自動(dòng)加載及程序燒寫的簡(jiǎn)化設(shè)計(jì)

  • 引言TMS320C6701(以下簡(jiǎn)稱C6701)是TI公司的一款浮點(diǎn)運(yùn)算DSP,適用于需要大量運(yùn)算且實(shí)時(shí)性要求高的場(chǎng)合,如導(dǎo)航解算等。在TI公司浮點(diǎn)DSP芯片中,C6701是一款可應(yīng)用于惡劣環(huán)境并具有高可靠性的產(chǎn)品,因此該型DSP芯片雖
  • 關(guān)鍵字: TMS320C6701  DSP  程序燒寫  自動(dòng)加載  

DSP與單片機(jī)的一種高速通信實(shí)現(xiàn)方案

  • 摘 要:介紹了一種利用雙口RAM實(shí)現(xiàn)DSP與單片機(jī)高速數(shù)據(jù)通信的方法,給出了它們之間的接口電路以及軟件實(shí)現(xiàn)方案。 關(guān)鍵詞:DSP;雙口RAM;接口電路;數(shù)據(jù)通信 1 引言  數(shù)字信號(hào)處理器(DSP)是一種適合于實(shí)現(xiàn)各種數(shù)字信
  • 關(guān)鍵字: DSP  單片機(jī)  高速通信  

基于VHDL的洗衣機(jī)控制器的設(shè)計(jì)

  • 摘要:為降低設(shè)計(jì)成本,縮短設(shè)計(jì)周期,提出一種基于VHDL的洗衣機(jī)控制器的設(shè)計(jì)方案。該方案采用模塊化的設(shè)計(jì)思想,并使用狀態(tài)機(jī)完成控制模塊的設(shè)計(jì)。整個(gè)系統(tǒng)在QuartusⅡ開發(fā)平臺(tái)上完成設(shè)計(jì)、編譯和仿真,并在FPGA硬件
  • 關(guān)鍵字: 洗衣機(jī)控制器  狀態(tài)機(jī)  FPGA  VHDL  QuartusⅡ  

只談核數(shù)沒意義 帶你重新認(rèn)識(shí)手機(jī)SoC

  • 你的手機(jī)是幾核的?在比較兩款手機(jī)區(qū)別時(shí),這是我們最常問的一個(gè)問題。CPU核心數(shù)量的多寡的確是衡量手機(jī)性能的重要指標(biāo),但卻不是最準(zhǔn)確的指標(biāo)。以市面上最常見的高通驍龍?zhí)幚砥鳛槔?,在整個(gè)“處理器”中,
  • 關(guān)鍵字: CPU    GPU    DSP    多媒體引擎  

基于TMS320C6678的多核DSP加載模式研究

  • 摘要:德州儀器TI推出的八核DSP芯片TMS320C6678是目前基于Keystone架構(gòu)的最高性能的DSP器件,是市場(chǎng)上應(yīng)用廣泛的C6455高端處理平臺(tái)升級(jí)的理想選擇。本文主要研究了C6678 DSP程序的各種單核加栽和多核加載的幾種模式
  • 關(guān)鍵字: C6678 DSP  flash boot  多核boot  I2C引導(dǎo)  SRIO  網(wǎng)絡(luò)  

基于FPGA的水聲信號(hào)采集與存儲(chǔ)系統(tǒng)設(shè)計(jì)

  • 摘要:為實(shí)現(xiàn)對(duì)水聲信號(hào)的多通道同步采集并存儲(chǔ),提出了一種基于FPGA的多通道信號(hào)同步采集、高速大容量實(shí)時(shí)存儲(chǔ)的系統(tǒng)設(shè)計(jì)方案,并完成系統(tǒng)的軟硬件設(shè)計(jì)。該系統(tǒng)的硬件部分采用模塊化設(shè)計(jì),通過(guò)FPGA豐富的外圍接口實(shí)
  • 關(guān)鍵字: FPGA  水聲信號(hào)  同步采集  高速存儲(chǔ)  

MATLAB與DSP使用RTDX的實(shí)時(shí)數(shù)據(jù)交換

  • 采用MATLAB輔助DSP程序的開發(fā)和調(diào)試,能加快DSP應(yīng)用程序的開發(fā)。實(shí)時(shí)數(shù)據(jù)交換(RTDX)為設(shè)計(jì)、驗(yàn)證DSP算法提供了一個(gè)快速、方便的解決方案。本文對(duì)RTDX的工作原理進(jìn)行了分析,討論了MATLAB與DSP使用RTDX插件實(shí)現(xiàn)雙向數(shù)據(jù)傳輸?shù)膶?shí)現(xiàn)方式,并通過(guò)一個(gè)簡(jiǎn)單的實(shí)例說(shuō)明RTDX的具體實(shí)現(xiàn)過(guò)程。
  • 關(guān)鍵字: MATLAB  DSP  實(shí)時(shí)數(shù)據(jù)交換  

FM―CW雷達(dá)探測(cè)器控制與信號(hào)處理系統(tǒng)設(shè)計(jì)

  • 摘要:本文闡述了該雷達(dá)探測(cè)器的數(shù)字信號(hào)處理過(guò)程,重點(diǎn)分析了動(dòng)目標(biāo)自動(dòng)檢測(cè)原理,并給出了該檢測(cè)算法的實(shí)現(xiàn)步驟。根據(jù)該雷達(dá)探測(cè)器的特點(diǎn)和需求,設(shè)計(jì)了基于DS尸的控制與信號(hào)處理系統(tǒng),詳細(xì)給出了其軟、硬件實(shí)現(xiàn)方
  • 關(guān)鍵字: 雷達(dá)探測(cè)器  動(dòng)目標(biāo)自動(dòng)檢測(cè)  恒虛警  DSP  FM―CW  

使用新型 Virtex FPGA 開發(fā)小型軟件無(wú)線電平臺(tái):SFF SDR

  • SFF SDR(小型軟件定義無(wú)線電)開發(fā)平臺(tái)是一種模塊化的 RF/IF/基帶平臺(tái)(圖 1 和圖 2)。該平臺(tái)展示了 Xilinx 和德州儀器 (Texas Instruments, TI) 的最新芯片產(chǎn)品以及最新高級(jí)設(shè)計(jì)流程和軟件架構(gòu)。 這個(gè)平臺(tái)還為手持設(shè)備
  • 關(guān)鍵字: Virtex  FPGA  SFF  SDR    

采用MTK+DSP的雙目視角非接觸3D指紋識(shí)別系統(tǒng)

  • 采用指紋信息作為身份識(shí)別手段的應(yīng)用已經(jīng)很廣泛,但傳統(tǒng)的指紋信息識(shí)別身份時(shí)存在容易被仿造的缺點(diǎn)。3D指紋信息不但可以進(jìn)一步提高指紋識(shí)別率而且可以很好地克服該缺點(diǎn)。在此主要介紹利用雙目視角技術(shù)采集3D指紋信息
  • 關(guān)鍵字: MTK  DSP  指紋識(shí)別  

能實(shí)現(xiàn)360度無(wú)死角的最牛安全駕駛汽車環(huán)視系統(tǒng)設(shè)計(jì)

  • 一. 項(xiàng)目概述隨著當(dāng)前國(guó)民經(jīng)濟(jì)的快速發(fā)展和人民生活水平的提高,越來(lái)越多的家庭擁有汽車作為代步工具,如何安全便捷地泊好車成為了眾多駕駛者共
  • 關(guān)鍵字: Xilinx  FPGA  安全駕駛  汽車環(huán)視  
共9865條 109/658 |‹ « 107 108 109 110 111 112 113 114 115 116 » ›|

fpga+dsp介紹

您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473