首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> fpga+dsp

Silicon Logic Engineering 新增高端FPGA 設(shè)計(jì)服務(wù)

  •  SLE的服務(wù),可協(xié)助客戶降低前期費(fèi)用,縮短設(shè)計(jì)和開(kāi)發(fā)時(shí)間 致力于 “一次成功” 多元ASIC及ASIC系統(tǒng)設(shè)計(jì)的高端ASIC設(shè)計(jì)公司 Silicon Logic Engineering Inc. (SLE),在其提供的服務(wù)中新增高端FPGA設(shè)計(jì)服務(wù)。Silicon Logic Engineering是系統(tǒng)互連領(lǐng)域的領(lǐng)導(dǎo)廠商Tundra半導(dǎo)體公司(TSX代碼:TUN)旗下的設(shè)計(jì)服務(wù)分公司。 技術(shù)產(chǎn)品公司可運(yùn)
  • 關(guān)鍵字: Engineering  FPGA  Logic  Silicon  單片機(jī)  高端FPGA  嵌入式系統(tǒng)  設(shè)計(jì)服務(wù)  消費(fèi)電子  消費(fèi)電子  

CEVA推出高性能QUAD-MAC DSP

基于CORDIC算法的32位浮點(diǎn)三角超越函數(shù)之正余弦函數(shù)的FPGA實(shí)現(xiàn)

  • 摘要: 本文在傳統(tǒng)CORDIC算法的基礎(chǔ)之上,通過(guò)增加迭代次數(shù),對(duì)參數(shù)進(jìn)行了優(yōu)化篩選,提高了運(yùn)算精度,使設(shè)計(jì)出的軟核能夠在精度要求較高的場(chǎng)合中運(yùn)行,如實(shí)時(shí)語(yǔ)音、圖像信號(hào)處理、濾波技術(shù)等。輸出數(shù)據(jù)經(jīng)過(guò)IEEE-754標(biāo)準(zhǔn)化處理,能夠直接兼容大多數(shù)處理器,擴(kuò)展了其應(yīng)用范圍。最終在Altera公司NiosⅡ處理器中通過(guò)增加自定義指令的方式完成了硬件實(shí)現(xiàn)。關(guān)鍵詞: CORDIC;自定義指令;IEEE-754標(biāo)準(zhǔn)化處理 引言浮點(diǎn)超越函數(shù)的應(yīng)用領(lǐng)域十分廣泛,涉及航空航天、機(jī)器人技術(shù)、實(shí)時(shí)語(yǔ)音、圖
  • 關(guān)鍵字: 0610_A  CORDIC  FPGA  IEEE-754標(biāo)準(zhǔn)化處理  消費(fèi)電子  雜志_技術(shù)長(zhǎng)廊  自定義指令  消費(fèi)電子  

65nm半導(dǎo)體工藝發(fā)展策略

  • 摘要: 本文研究Altera在65nm工藝上的工程策略,介紹公司如何為客戶降低生產(chǎn)和計(jì)劃風(fēng)險(xiǎn),并同時(shí)從根本上提高密度、性能,及降低成本和功耗。關(guān)鍵詞: 65nm;FPGA;功耗 引言Altera在65nm半導(dǎo)體制造工藝上的發(fā)展策略是充分利用先進(jìn)的技術(shù)和方法,以最低的成本為客戶提供性能最好的器件,同時(shí)降低客戶風(fēng)險(xiǎn),保證產(chǎn)品盡快面市。Altera在130nm和90nm器件上的市場(chǎng)份額表明,有效控制高端半導(dǎo)體技術(shù)中存在的風(fēng)險(xiǎn),能夠提高FPGA體系結(jié)構(gòu)在市場(chǎng)上的受歡迎程度。因此,早自2003
  • 關(guān)鍵字: 0610_A  65nm  FPGA  單片機(jī)  功耗  嵌入式系統(tǒng)  雜志_技術(shù)長(zhǎng)廊  

基于FPGA的線陣CCD數(shù)據(jù)采集系統(tǒng)

DSP片外高速海置SDRAM存儲(chǔ)系統(tǒng)設(shè)計(jì)

  • 在數(shù)字圖像處理、航空航天等高速信號(hào)處理應(yīng)用場(chǎng)合,需要有高速大容量存儲(chǔ)空間的強(qiáng)力支持,來(lái)滿足系統(tǒng)對(duì)海量數(shù)據(jù)吞吐的要求。通過(guò)使用大容量同步動(dòng)態(tài)RAM(SDRAM)來(lái)擴(kuò)展嵌入式DSP系統(tǒng)存儲(chǔ)空間的方法,選用ISSI公司的IS42S16400高速SDRAM芯片,詳細(xì)論述在基于TMS320C6201(簡(jiǎn)稱C6201)的數(shù)字信號(hào)處理系統(tǒng)中此設(shè)計(jì)方法的具體實(shí)現(xiàn)。 1 IS42S16400芯片簡(jiǎn)介IS42S16400是ISSl公司推出的一種單片存儲(chǔ)容量高達(dá)64 Mb(即8 MB)的16位字寬高速SDRAM芯片。
  • 關(guān)鍵字: DSP  SDRAM  單片機(jī)  嵌入式系統(tǒng)  存儲(chǔ)器  

數(shù)字電源:看還是做?

  • 近一、兩年來(lái),業(yè)界刮起了數(shù)字電源風(fēng)。推出了數(shù)字電源半導(dǎo)體解決方案的廠商盛贊數(shù)字電源的種種優(yōu)勢(shì),而不具備數(shù)字技術(shù)的純模擬半導(dǎo)體廠商對(duì)此冷淡,認(rèn)為電源行業(yè)模擬的主導(dǎo)地位是不可替代的。到底孰是孰非?一時(shí)令人捉摸不定。 筆者認(rèn)為,首先要搞清市面上有哪幾類數(shù)字電源。 開(kāi)關(guān)電源的“數(shù)字電源” 通常認(rèn)為是開(kāi)關(guān)電源類的數(shù)字電源。這方面,實(shí)際上很多公司早就有數(shù)字電源的解決方案了,例如TI、Microchip十幾年前就在電源設(shè)計(jì)中加入了DSP或MCU。但是今天在電源中所占的比重加大了,例如處理器真正參與到電壓或電流回路的實(shí)時(shí)
  • 關(guān)鍵字: DSP  MCU  電源技術(shù)  開(kāi)關(guān)電源  數(shù)字電源  模擬IC  電源  

新型語(yǔ)音壓縮芯片CT8022的使用方法

  • CT8022是DSPG公司開(kāi)發(fā)的可實(shí)現(xiàn)多種壓縮算法的專用DSP芯片。它可接受外部串行A/D提供的64/128kbits/s的8bit A/μ數(shù)據(jù)或16bit線性數(shù)據(jù),并實(shí)現(xiàn)全/半雙工壓縮和解壓,以將其壓縮為由主機(jī)通過(guò)命令字決定的格式??蓧嚎s為8.5/6.3/5.3/4.8/4.1kbits/s的數(shù)據(jù)。當(dāng)壓縮為6.3/5.3kbits/s時(shí),符合ITU-G.723.1標(biāo)準(zhǔn)。CT8022內(nèi)建有實(shí)時(shí)回音抵消和自動(dòng)增益控制電路。當(dāng)發(fā)送端與接收端抽樣時(shí)鐘不同步時(shí),系統(tǒng)可自動(dòng)添加或刪除幀。另外,CT8022還提供了D
  • 關(guān)鍵字: CT8022  DSP  消費(fèi)電子  語(yǔ)音壓縮  消費(fèi)電子  

DSP從容應(yīng)對(duì)FPGA挑戰(zhàn)

  • 最近FPGA廠商在其產(chǎn)品中加入了更多的DSP功能,F(xiàn)PGA也可以實(shí)現(xiàn)以往由DSP來(lái)實(shí)現(xiàn)的標(biāo)準(zhǔn)和算法,在復(fù)雜的應(yīng)用中FPGA可以用作DSP的協(xié)處理器分擔(dān)DSP的處理任務(wù),有些應(yīng)用FPGA甚至可以替代DSP。對(duì)這一趨勢(shì),DSP廠商也持有自己的觀點(diǎn)和看法。TI半導(dǎo)體技術(shù)(上海)有限公司DSP業(yè)務(wù)發(fā)展經(jīng)理鄭小龍先生表示,F(xiàn)PGA屬于硬件可編程器件,而DSP是軟件可編程處理器,因此不難理解FPGA在發(fā)展中確實(shí)需要考慮增加軟件處理單元以增加實(shí)現(xiàn)一些算法標(biāo)準(zhǔn)的靈活性。當(dāng)然在一些復(fù)雜的應(yīng)用中DSP也確實(shí)需要增加一些處理單
  • 關(guān)鍵字: FPGA  

基于DSP CCS2.2實(shí)現(xiàn)指紋識(shí)別預(yù)處理系統(tǒng)

  • 利用生物認(rèn)證技術(shù)取代傳統(tǒng)的使用鑰匙、身份證、密碼等方法進(jìn)行個(gè)人身份鑒定,可廣泛應(yīng)用于銀行、機(jī)場(chǎng)、公安等領(lǐng)域的出入管理。將信息技術(shù)與生物技術(shù)相結(jié)合的生物認(rèn)證技術(shù)是本世紀(jì)最有發(fā)展?jié)摿Φ募夹g(shù)之一,而指紋識(shí)別技術(shù)則是其中非常有前景的一種。 數(shù)字信號(hào)處理器(DSP)是指以數(shù)值計(jì)算的方法對(duì)數(shù)字信號(hào)進(jìn)行處理的芯片。它具有處理速度快、靈活、精確、抗干擾能力強(qiáng)、體積小、使用方便等優(yōu)點(diǎn)。DSP應(yīng)用于指紋識(shí)別已經(jīng)成為一個(gè)新的科技領(lǐng)域和獨(dú)立的學(xué)科體系,當(dāng)前已形成了有潛力的產(chǎn)業(yè)和市場(chǎng)。 本文選定100MHz DSP TMS
  • 關(guān)鍵字: DSP  單片機(jī)  嵌入式系統(tǒng)  指紋識(shí)別  

Flash 編程器的FPGA實(shí)現(xiàn)

  • 1 引言 閃速存儲(chǔ)器(FLASH Memory)以其集成度高、成本低、使用方便等許多優(yōu)點(diǎn),廣泛應(yīng)用于通訊設(shè)備、辦公設(shè)備、家用電器、醫(yī)療設(shè)備等領(lǐng)域。利用其保存信息的非易失性和在線更新數(shù)據(jù)參數(shù)的特性,可將其作為具有一定靈活性的只讀存儲(chǔ)器(ROM)使用。 現(xiàn)在的數(shù)字電路應(yīng)用系統(tǒng)設(shè)計(jì)中,經(jīng)常遇到大容量的數(shù)據(jù)存儲(chǔ)問(wèn)題。Flash由于容量大、存儲(chǔ)速度快、體積小、功耗低等諸多優(yōu)點(diǎn),而成為應(yīng)用系統(tǒng)中數(shù)據(jù)存儲(chǔ)器件的首選。由于在研制實(shí)時(shí)信號(hào)處理系統(tǒng)時(shí),需要一塊大容量的Flash來(lái)存儲(chǔ)坐標(biāo)變換的數(shù)據(jù)作查找表,因此
  • 關(guān)鍵字: Flash  FPGA  編程  消費(fèi)電子  消費(fèi)電子  

QuickLogic PolarPro成為超低功耗FPGA領(lǐng)跑者

  • ◊    具備嵌入式SRAM的5μA功耗30萬(wàn)邏輯門已經(jīng)批量投產(chǎn) ◊    兩款適于生產(chǎn)的新型PolarPro器件兌現(xiàn)了QuickLogic迅速將產(chǎn)品推向市場(chǎng)的承諾 超低功耗可編程邏輯領(lǐng)先廠商QuickLogic® 公司(納斯達(dá)克交易代碼:QUIK)宣布,該公司的PolarPro QL1P300和QL1P200在功耗領(lǐng)域?qū)崿F(xiàn)了新的突破。這兩款配備了嵌入式SRAM的分別為30萬(wàn)
  • 關(guān)鍵字: FPGA  PolarPro  QuickLogic  單片機(jī)  低功耗  領(lǐng)跑者  嵌入式系統(tǒng)  

基于DSP控制的全數(shù)字UPS逆變器設(shè)計(jì)

  • 1 引言 隨著信息處理技術(shù)的不斷發(fā)展,尤其是計(jì)算機(jī)的廣泛應(yīng)用和Internet的迅猛發(fā)展,供電系統(tǒng)的可靠性要求越來(lái)越高,因此對(duì)不間斷電源(UPS)技術(shù)指標(biāo)的要求也越來(lái)越高。UPS的核心部分是一個(gè)恒頻恒壓逆變器,由于傳統(tǒng)模擬控制需要使用大量的分立元器件,老化和溫漂嚴(yán)重影響了系統(tǒng)的長(zhǎng)期穩(wěn)定性?;贒SP的數(shù)字控制技術(shù)能大大改善產(chǎn)品的一致性,同時(shí)增加了控制的柔性,提高了整個(gè)系統(tǒng)的穩(wěn)定性和可靠性[1]。本文主要提出了一種數(shù)字控制的UPS逆變器結(jié)構(gòu),詳細(xì)論述了控制系統(tǒng)的參數(shù)設(shè)計(jì)。 2 系統(tǒng)結(jié)構(gòu) 圖1是本文提出
  • 關(guān)鍵字: DSP  UPS  單片機(jī)  逆變器  嵌入式系統(tǒng)  

Ports模式下CY7C68013和FPGA的數(shù)據(jù)通信

  • 引言 通用串行總線(USB)具有快速、雙向、大批量傳輸、廉價(jià)以及可實(shí)現(xiàn)熱插拔等優(yōu)點(diǎn),Cypress公司的FX2系列芯片之一CY7C68013是最早符合USB2.0標(biāo)準(zhǔn)的微控制器,集成了符合USB2.0的收發(fā)器、串行接口引擎(SIE)、增強(qiáng)型8051內(nèi)核以及可編程的外圍接口,實(shí)現(xiàn)基于USB2.0的接口數(shù)據(jù)通信,CY7C68013可配置成3種不同的接口模式;Ports(端口模式)、GPIF Master(可編程接口模式)和Slave FIFO(主從模式),其中,后兩種模式利用其內(nèi)部集成的可以獨(dú)立于微處理器
  • 關(guān)鍵字: FPGA  Ports  USB  數(shù)據(jù)傳輸  通訊  網(wǎng)絡(luò)  無(wú)線  

利用FPGA實(shí)現(xiàn)多路話音/數(shù)據(jù)復(fù)接設(shè)備

  • 本文利用FPGA完成了8路同步話音及16路異步數(shù)據(jù)的復(fù)接與分接過(guò)程,并且實(shí)現(xiàn)了復(fù)接前的幀同步捕獲和利用DDS對(duì)時(shí)鐘源進(jìn)行分頻得到所需時(shí)鐘的過(guò)程。
  • 關(guān)鍵字: FPGA  多路  話音  數(shù)據(jù)復(fù)接    
共9865條 629/658 |‹ « 627 628 629 630 631 632 633 634 635 636 » ›|

fpga+dsp介紹

您好,目前還沒(méi)有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

熱門主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473