首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁 >> 主題列表 >> fpga+dsp

2003年,賽靈思推出 Spartan-3 系列產(chǎn)品

  •   2003年,推出 Spartan-3 系列產(chǎn)品。世界上首款 90nm FPGA 也是世界上成本最低的 FPGA。Spartan-3 技術(shù)讓我們領(lǐng)先競(jìng)爭(zhēng)者一大步,并使我們處于領(lǐng)先高級(jí)半導(dǎo)體制造商的地位。
  • 關(guān)鍵字: 賽靈思  FPGA  Spartan-3  

利用Matlab和Simulink對(duì)DSP進(jìn)行系統(tǒng)級(jí)的設(shè)計(jì)方法

  • 摘要:本文介紹了利用Matlab和 Simulink中 Developer's Kit for TI DSP工具對(duì)DSP進(jìn)行系統(tǒng)級(jí)設(shè)計(jì)的方法。關(guān)鍵詞:DSP;Matlab;TI;CCS;IDE引言傳統(tǒng)的DSP設(shè)計(jì)開發(fā)流程分為兩個(gè)部分:開發(fā)設(shè)計(jì)和產(chǎn)品實(shí)現(xiàn)。在開發(fā)設(shè)計(jì)部分完成算法開發(fā)和方案設(shè)計(jì),產(chǎn)品的實(shí)現(xiàn)用來驗(yàn)證開發(fā)設(shè)計(jì)的正確性,通常是在不同的部門相互獨(dú)立地完成。這樣的開發(fā)流程存在許多問題,如相互之間的協(xié)作,系統(tǒng)范圍內(nèi)的算法測(cè)試,系統(tǒng)設(shè)計(jì)的錯(cuò)誤不能被及時(shí)發(fā)現(xiàn)等。利用Matlab和Simulink系統(tǒng)級(jí)的設(shè)計(jì)方
  • 關(guān)鍵字: CCS  DSP  IDE  Matlab  TI  

2003年,賽靈思宣布將歐洲總部設(shè)在都柏林

  •   2003年,賽靈思完成了主要擴(kuò)展,并且宣布將歐洲總部設(shè)在都柏林。
  • 關(guān)鍵字: 賽靈思  FPGA  

BLACKfinTMDSP體系結(jié)構(gòu):能實(shí)現(xiàn)帶電源管理功能的多樣性應(yīng)用

  • 引言嵌入式系統(tǒng)應(yīng)用一般可分為兩類:一類主要是數(shù)字信號(hào)處理器(DSP)強(qiáng)大的數(shù)值計(jì)算功能的應(yīng)用,其應(yīng)用實(shí)例是V.90語音頻段調(diào)制解調(diào)器的數(shù)據(jù)泵器件應(yīng)用中嵌入的增強(qiáng)型DSP;另一類則是控制方面的應(yīng)用,其應(yīng)用實(shí)例是手持式計(jì)算機(jī)或數(shù)字手表。人們對(duì)這兩類不同的應(yīng)用系統(tǒng)通常采用的設(shè)計(jì)方法是,根據(jù)應(yīng)用情況選用DSP處理器或微控制器(MCU)。DSP 處理器可為數(shù)值計(jì)算提供更強(qiáng)大的運(yùn)算能力;而MCU通常易于編程并且能提供多種片內(nèi)外圍器件,以便使每一種MCU更加適合其相應(yīng)的應(yīng)用需求。另外,這些MCU各自的指令集都與其相應(yīng)的
  • 關(guān)鍵字: DSP  模擬IC  電源  

用DSP應(yīng)對(duì)3G手機(jī)的語音識(shí)別應(yīng)用

  • 數(shù)據(jù)速率高達(dá)2Mb/s的3G手機(jī)將可以支持包括數(shù)據(jù)業(yè)務(wù)和互聯(lián)網(wǎng)連接在內(nèi)的多媒體應(yīng)用。由此,人們希望大多數(shù)3G手機(jī)的屏幕更大,鍵盤更小。為避免小鍵盤帶來的不便,借助自動(dòng)語音識(shí)別技術(shù)(ASR)實(shí)現(xiàn)語音撥號(hào)成為3G手機(jī)普遍看好的特性。如果ASR能夠擔(dān)當(dāng)起這一重任并使消費(fèi)者滿意,那么它將最終完全取代小鍵盤而用在3G手機(jī)上。從設(shè)計(jì)的角度來看,ASR在實(shí)時(shí)操作以及語音格式的清晰程度與快速識(shí)別等功能性的實(shí)現(xiàn)方面,需要依靠高性能數(shù)字信號(hào)處理器技術(shù)來完成所需的復(fù)雜算法。幸運(yùn)的是,現(xiàn)代DSP技術(shù)已取得了很大進(jìn)展,它已經(jīng)實(shí)現(xiàn)了
  • 關(guān)鍵字: 3G  DSP  

2003年,SEED在香港設(shè)立辦事機(jī)構(gòu)

  •   2003年,SEED在香港設(shè)立辦事機(jī)構(gòu),標(biāo)志SEED進(jìn)入國際市場(chǎng)。
  • 關(guān)鍵字: SEED  DSP   

用CPLD和外部SRAM構(gòu)成大容量FIFO的設(shè)計(jì)

  • 摘要:對(duì)照一般通用FIFO的外部控制線,以及視頻服務(wù)器應(yīng)用的具體要求,設(shè)計(jì)完成用CPLD和外部SRAM構(gòu)成的大容量、廉價(jià)、高速FIFO,除了可以滿足視頻服務(wù)器碼流緩沖的需要外,也可以作為一個(gè)通用的大容量FIFO。關(guān)鍵詞:視頻服務(wù)器、碼流平滑、FPGA/CPLD、FIFOThe design of FIFO consisted of CPLD and SRAMRen Sanjun Hu WenjieDSP Center of Institute of Acoustics, Chinese Academy
  • 關(guān)鍵字: 視頻服務(wù)器、碼流平滑、FPGA/CPLD、FIFO  存儲(chǔ)器  

新型眼科B型超聲診斷儀

  • 摘要:本設(shè)計(jì)以Winbond公司的W78E58單片機(jī)為系統(tǒng)的控制核心,采用最新的FPGA設(shè)計(jì)技術(shù),并應(yīng)用Averlogic公司的大容量圖像存儲(chǔ)FIFO使采樣控制模塊和顯示控制模塊相對(duì)獨(dú)立,從而使本儀器具有很高的集成化程度、很強(qiáng)的設(shè)計(jì)靈活性。同時(shí),由于FPGA的大容量允許采用較復(fù)雜的數(shù)據(jù)處理,從而大大提高了診斷儀的成像質(zhì)量。關(guān)鍵詞 B超 反射法 FPGA FIFO前言改革開放以來,全國人民生活水平日益提高,健康越來越受到人們的高度重視。眼睛是心靈的窗戶,眼睛的健康對(duì)人們來說更是重要。眼病的
  • 關(guān)鍵字: B超  FIFO  FPGA  反射法  設(shè)備診斷類  

基于FPGA的直接數(shù)字頻率合成器的設(shè)計(jì)和實(shí)現(xiàn)

  • 概述直接數(shù)字頻率合成技術(shù)(Direct Digital Frequency Synthesis,即DDFS,一般簡稱DDS),是從相位概念出發(fā)直接合成所需要波形的一種新的頻率合成技術(shù)。目前各大芯片制造廠商都相繼推出采用先進(jìn)CMOS工藝生產(chǎn)的高性能、多功能的DDS芯片,為電路設(shè)計(jì)者提供了多種選擇。然而在某些場(chǎng)合,專用DDS芯片在控制方式、置頻速率等方面與系統(tǒng)的要求差距很大,這時(shí)如果用高性能的FPGA器件來設(shè)計(jì)符合自己需要的DDS電路,就是一個(gè)很好的解決方法。ACEX 1K器件是Altera公司著眼于通信、音
  • 關(guān)鍵字: FPGA  

基于LabVIEW中DSP目標(biāo)文件加載的實(shí)現(xiàn)

  • 引言數(shù)據(jù)采集卡(DAQ)的存儲(chǔ)空間是系統(tǒng)設(shè)計(jì)的一個(gè)重要的硬件資源,對(duì)采樣速率、實(shí)時(shí)處理性與系統(tǒng)功能都有很大的影響。在虛擬頻譜儀設(shè)計(jì)中,信號(hào)采樣數(shù)據(jù)的存儲(chǔ)、DSP分析、處理信號(hào)程序,都需要有足夠內(nèi)存空間。由于該儀器信號(hào)采集數(shù)據(jù)量大,DSP所實(shí)現(xiàn)的功能多,導(dǎo)致出現(xiàn)存儲(chǔ)空間不足。針對(duì)上述問題,本文談?wù)勗鯓踊贚abVIEW通過CLFN調(diào)用DLL加載DSP 目標(biāo)文件(*.out),從而在一定的程序存儲(chǔ)空間情況下來完成基于DSP數(shù)據(jù)采集卡的虛擬儀器的研制。LabVIEW中的CLFNLabVIEW程序由三部分組成:前
  • 關(guān)鍵字: DSP  

基于DSP的弧焊逆變電源數(shù)字化控制系統(tǒng)

  • 弧焊逆變電源(亦稱弧焊逆變器)是一種高效、節(jié)能、輕便的新型弧焊電源。目前,采用IGBT作為功率控制器件來提高功率主電路的控制性和穩(wěn)定性,以8位或16位單片機(jī)作為控制核心進(jìn)行焊接程序控制和焊接參數(shù)運(yùn)算處理,提高了弧焊逆變電源的操作性。數(shù)字信號(hào)處理器(DSP)的廣泛普及和應(yīng)用,為弧焊逆變電源控制系統(tǒng)的全數(shù)字化提供了必要的硬件和軟件基礎(chǔ)。DSP與單片機(jī)性能比較分析單片機(jī) (MCU)廣泛應(yīng)用于家用電器、工業(yè)控制和智能終端,主要起控制作用。DSP可高速地實(shí)現(xiàn)過去由軟件實(shí)現(xiàn)的大部分算法。表1 比較了典型單片機(jī)和DSP
  • 關(guān)鍵字: DSP  模擬IC  電源  

精簡的FPGA編程方法

  • 引言便攜式、小型的儀表和設(shè)備是一個(gè)非常重要的應(yīng)用領(lǐng)域,在未來一段時(shí)間內(nèi)會(huì)有比較大的市場(chǎng)。而FPGA等現(xiàn)場(chǎng)可編程器件也是正在興起與普及的一種器件,把FPGA更好地運(yùn)用到上述儀表和設(shè)備中,可以減少這些儀器、設(shè)備的開發(fā)周期,大幅度提升這些儀器的性能,減少總成本和體積等。在許多應(yīng)用場(chǎng)合,如大型設(shè)備中的板卡,比較適合采用標(biāo)準(zhǔn)的FPGA編程電路。但是對(duì)于便攜式設(shè)備的應(yīng)用場(chǎng)合,采用標(biāo)準(zhǔn)電路聯(lián)系FPGA與CPU需要消耗的資源太多。許多DSP芯片只有2個(gè)通用I/O引腳,所以如果能只使用1~2個(gè)引腳就完成FPGA編程功能,意
  • 關(guān)鍵字: FPGA  

2002年,賽靈思推出 CoolRunner-II 系列產(chǎn)品

  •   2002年,推出 CoolRunner-II 系列產(chǎn)品。賽靈思為便攜式消費(fèi)類市場(chǎng)推出了超低功耗、成本優(yōu)化的 CPLD。
  • 關(guān)鍵字: 賽靈思  FPGA  

2002年,SEED北京總部遷入新址辦公

  •   2002年,SEED北京總部遷入新址辦公;新建的北京開發(fā)中心于年底投入使用;武漢辦事處成立,進(jìn)一步服務(wù)華中地區(qū)客戶。
  • 關(guān)鍵字: SEED  DSP  

XILINX 針對(duì)消費(fèi)性市場(chǎng)推出新Spartan-IIE FPGA

  • 全球可編程邏輯元件領(lǐng)導(dǎo)廠商-Xilinx(美商智霖公司),今日發(fā)表Spartan?-IIE FPGA解決方案,針對(duì)目前以量產(chǎn)消費(fèi)性應(yīng)用產(chǎn)品之業(yè)者,提供一項(xiàng)具低成本的可編程替代方案,其內(nèi)含30萬組系統(tǒng)閘路的設(shè)計(jì),讓設(shè)計(jì)人員能達(dá)到以往透過ASIC才能支援的系統(tǒng)層級(jí)整合程度
  • 關(guān)鍵字: FPGA  XILINX  DSP  
共9865條 656/658 |‹ « 649 650 651 652 653 654 655 656 657 658 »

fpga+dsp介紹

您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473