首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga-nios

Harris新視頻廣播路由器線路選用Altera Stratix II GX FPGA

  •   Altera公司宣布,Harris公司在最近推出的Platinum™視頻廣播路由器線路中采用了Stratix® II GX開發(fā)套件和3Gbps串行數(shù)字接口(SDI)知識產(chǎn)權(quán)(IP) MegaCore®功能,使其開發(fā)時間縮短了幾個月。   Harris廣播通信部總裁Tim Thorsteinson評論說:“Altera的SDI解決方案幫助我們節(jié)省了工程時間,保證了高清晰信號完整性。Altera為我們提供全面的開發(fā)支持,包括高質(zhì)量MegaCore,提高了我們工程團隊的效能,使
  • 關(guān)鍵字: Altera  FPGA  Stratix  單片機  嵌入式系統(tǒng)  

賽靈思推出65nm FPGA Virtex-5的PCI Express開發(fā)套件

  • 賽靈思公司宣布推出基于業(yè)界第一個列入PCI SIG集成商列表的65nm FPGA- Virtex-5的 PCI Express開發(fā)套件。包括一個開發(fā)套件和協(xié)議包文件在內(nèi)的完全解決方案可幫助設(shè)計人員加快1-8路 PCIe 應(yīng)用的設(shè)計,可幫助客戶加快通信和網(wǎng)絡(luò)、視頻和廣播、存儲和計算、工業(yè)以及航空和國防等多種市場應(yīng)用的產(chǎn)品速度。該開發(fā)套件為設(shè)計人員評估并放心地利用賽靈思PCI Express端點模塊完成設(shè)計提供了所需要的一切。 賽靈思Virtex-5 FPGA內(nèi)建PCI Express端點模塊和低功耗3.2G
  • 關(guān)鍵字: 65nm  FPGA  Virtex-5  單片機  嵌入式系統(tǒng)  賽靈思  

將低成本FPGA用于視頻和圖像處理

  • FPGA已經(jīng)存在了十幾年的時間,在傳統(tǒng)概念中,F(xiàn)PGA價格昂貴,設(shè)計門檻較高,多用于通信和高端工業(yè)控制領(lǐng)域。最近幾年,低成本FPGA不斷推陳出新。半導(dǎo)體工藝的進步不僅帶來FPGA成本的降低,還使其性能顯著提升,同時不斷集成一些新的硬件資源,比如內(nèi)嵌DSP塊、內(nèi)嵌RAM塊、鎖相環(huán)(PLL)、高速外部存儲器接口(DDR/DDR2)、高速LVDS接口等。在Altera公司90nm的Cyclone II FPGA內(nèi)部,還可以集成一種軟處理器Nios II及其外設(shè),它是目前FPGA中應(yīng)用最為廣泛的軟處理器系統(tǒng)。
  • 關(guān)鍵字: FPGA  單片機  嵌入式系統(tǒng)  視頻  圖像處理  

簡化FPGA測試和調(diào)試

  • 引言   隨著FPGA的設(shè)計速度、尺寸和復(fù)雜度明顯增長,使得整個設(shè)計流程中的驗證和調(diào)試成為當(dāng)前FPGA系統(tǒng)的關(guān)鍵部分。獲得FPGA內(nèi)部信號有限、FPGA封裝和印刷電路板(PCB)電氣噪聲,這一切使得設(shè)計調(diào)試和檢驗變成設(shè)計周期中最困難的流程。另一方面,幾乎當(dāng)前所有的像CPU、DSP、ASIC等高速芯片的總線,除了提供高速并行總線接口外,正迅速的向高速串行接口的方向發(fā)展,F(xiàn)PGA也不例外,每一條物理鏈路的速度從600Mbps到高達10Gbps,高速IO的測試和驗證更成為傳統(tǒng)專注于FPGA內(nèi)部邏輯設(shè)計的設(shè)計人
  • 關(guān)鍵字: FPGA  測量  測試  

Altera FPGA在Fairlight新媒體處理引擎中替代64片DSP

  • 2007年4月10號,北京——澳大利亞悉尼的音頻產(chǎn)品系統(tǒng)專業(yè)公司Fairlight利用Altera® FPGA的靈活性以及數(shù)字信號處理(DSP)優(yōu)勢,將采用了8塊電路板和64片DSP的設(shè)計精簡為一塊Stratix® FPGA PCI卡。 Fairlight首席技術(shù)官Tino Fibaek說:“我們的水晶內(nèi)核(CC-1)體系結(jié)構(gòu)表明,Altera FPGA在DSP功能上的性價比非常優(yōu)異。采用了Altera的開發(fā)工具后,該項目成為我見過的進展最為順利的項目。我們完成開發(fā)所花費的時間僅是DSP
  • 關(guān)鍵字: Altera  DSP  FPGA  單片機  嵌入式系統(tǒng)  

MCS-51單片機與CPLD/FPGA接口邏輯設(shè)計

  • 在功能上,單片機與大規(guī)模CPLD有很強的互補性。單片機具有性能價格比高、功能靈活、易于人機對話、良好的數(shù)據(jù)處理能力濰點;CPLD/FPGA則具有高速、高可靠以及開發(fā)便捷、規(guī)范等優(yōu)點。以此兩類器件相結(jié)合的電路結(jié)構(gòu)在許多高性能儀器儀表和電子產(chǎn)品中仍將被廣泛應(yīng)用。本文就單片機與CPLD/FPGA的接口方式作一簡單介紹,希望對從事單片機和CPLD/FPGA研發(fā)的朋友能有所啟發(fā)。     單片機與CPLD/FPGA的接口方式一般有兩種,即總線方式與獨立方式,分別說明
  • 關(guān)鍵字: CPLD/FPGA  MCS-51  單片機  邏輯設(shè)計  嵌入式系統(tǒng)  

Altera FPGA在Fairlight新媒體處理引擎中替代64片DSP

  •   澳大利亞悉尼的音頻產(chǎn)品系統(tǒng)專業(yè)公司Fairlight利用Altera® FPGA的靈活性以及數(shù)字信號處理(DSP)優(yōu)勢,將采用了8塊電路板和64片DSP的設(shè)計精簡為一塊Stratix® FPGA PCI卡。   Fairlight首席技術(shù)官Tino Fibaek說:“我們的水晶內(nèi)核(CC-1)體系結(jié)構(gòu)表明,Altera FPGA在DSP功能上的性價比非常優(yōu)異。采用了Altera的開發(fā)工具后,該項目成為我見過的進展最為順利的項目。我們完成開發(fā)所花費的時間僅是DSP器件體系結(jié)構(gòu)設(shè)計的三分
  • 關(guān)鍵字: Altera  DSP  Fairlight  FPGA  單片機  嵌入式系統(tǒng)  

基于FPGA的簡易可存儲示波器設(shè)計

  • 摘要: 本文介紹了一種基于FPGA的采樣速度60Mbit/s的雙通道簡易數(shù)字示波器設(shè)計,能夠?qū)崿F(xiàn)量程和采樣頻率的自動調(diào)整、數(shù)據(jù)緩存、顯示以及與計算機之間的數(shù)據(jù)傳輸。關(guān)鍵詞:數(shù)據(jù)采集;數(shù)字示波器;FPGA 引言   傳統(tǒng)的示波器雖然功能齊全,但是體積大、重量重、成本高、等一系列問題使應(yīng)用受到了限制。有鑒于此,便攜式數(shù)字存儲采集器就應(yīng)運而生,它采用了LCD顯示、高速A/D采集與轉(zhuǎn)換、ASIC芯片等新技術(shù),具有很強的實用性和巨大的市場潛力,也代表了當(dāng)代電子測量儀器的一種發(fā)展趨勢,即向功能多、體積小、重量輕、
  • 關(guān)鍵字: FPGA  測量  測試  可存儲示波器  存儲器  

賽靈思為DSP優(yōu)化65nm FPGA

  • 賽靈思公司(Xilinx, Inc.)宣布開始向市場交付針對高性能數(shù)字信號處理(DSP)而優(yōu)化的65nm Virtex-5 SXT現(xiàn)場可編程門陣列(FPGA)器件的首批產(chǎn)品。SXT平臺的DSP在550MHz下性能達352 GMAC,而且動態(tài)功率較上一代90nm器件相比降低35%。Virtex-5 SXT平臺為無線WIMAX以及監(jiān)控和廣播等高分辨率視頻等領(lǐng)域中的高性能數(shù)字信號處理應(yīng)用提供了最高的DSP模塊和邏輯資源比。增強的DSP邏輯片(DSP48E)包括一個25 x 18位乘法器、一個48位第二級累加和算
  • 關(guān)鍵字: 0703_A  65nm  DSP  FPGA  單片機  嵌入式系統(tǒng)  雜志_業(yè)界風(fēng)云  

Altera發(fā)售業(yè)界首款65nm低成本FPGA

  •   日前,Alter宣布,利用TSMC 65nm低功耗工藝的低成本FPGA Cyclone III系列開始發(fā)售。根據(jù)Altera廣播、汽車電子及消費電子業(yè)務(wù)部副總裁Tim Colleran的介紹,利用TSMC的工藝,Cyclone III FPGA提供豐富的邏輯、存儲器和DSP方案功能功耗更低。結(jié)合Quartus II開發(fā)軟件7.0,Cyclone III系列在嚴(yán)格的成本和功耗預(yù)算下,以高性能滿足應(yīng)用需求。   Altera資深營銷副總裁Jordan Plofsky認(rèn)為,這一系列產(chǎn)品與其他競爭對手的方案
  • 關(guān)鍵字: Altera  FPGA  單片機  嵌入式系統(tǒng)  

Altera中國大學(xué)生電子設(shè)計文章競賽2007

  • Altera? 公司一直致力于通過大學(xué)合作項目的實施來幫助中國培養(yǎng)優(yōu)秀電子設(shè)計人才,并推動可編程技術(shù)產(chǎn)品和應(yīng)用的研究。Altera中國大學(xué)計劃更是公司的一項長期戰(zhàn)略計劃。Altera大學(xué)計劃為全球范圍內(nèi)的大專院校提供先進、容易學(xué)習(xí)并容易使用的開發(fā)軟件、可編程邏輯器件、開發(fā)工具以及完整的設(shè)計套件。我們希望提高學(xué)生們在電子設(shè)計領(lǐng)域方面的知識和能力,幫助他們畢業(yè)后在工作崗位上能夠發(fā)揮所長,實現(xiàn)Altera幫助中國提升電子設(shè)計水平的承諾。 首屆中國大學(xué)生電子設(shè)計文章競賽在2006年成功舉辦,推動了中國
  • 關(guān)鍵字: altera  FPGA  

PCI Express——高速串行互聯(lián)接口標(biāo)準(zhǔn)

  • 摘要:?本文介紹了PCI Express以及用FPGA實現(xiàn)PCI Express接口的優(yōu)勢。關(guān)鍵詞:?PCI Express;FPGA PCI Express是從PCI發(fā)展而來的一種系統(tǒng)互聯(lián)接口標(biāo)準(zhǔn)。PCI和PCI-X都是基于32位以及64位的并行總線,而PCI Express則使用高速串行總線。PCI Express后向兼容于PCI,能夠靈活地提供大峰值帶寬。表1對比了三種PCI標(biāo)準(zhǔn)的特性。 表1 PCI標(biāo)準(zhǔn)對比一對同時工作的發(fā)送和接收通道被稱為一個通路。發(fā)送和接收通道使用低
  • 關(guān)鍵字: 0703_A  Express  FPGA  PCI  消費電子  雜志_技術(shù)長廊  消費電子  

Altera Stratix II FPGA達到軍用溫度級標(biāo)準(zhǔn)

  •   Altera公司宣布,其90nm高性能Stratix®II FPGA器件系列所有封裝型號均達到軍用溫度級標(biāo)準(zhǔn)。   Altera的Stratix和Stratix®II器件能夠可靠地工作在商用、工業(yè)和軍用溫度級范圍內(nèi),符合嚴(yán)格的規(guī)范標(biāo)準(zhǔn)。公司將工業(yè)級Stratix®II器件的工作范圍擴展到-55
  • 關(guān)鍵字: Altera  FPGA  Stratix  單片機  嵌入式系統(tǒng)  

基于FPGA的雷達脈沖壓縮系統(tǒng)設(shè)計

  • 脈沖壓縮技術(shù)是指對雷達發(fā)射的寬脈沖信號進行調(diào)制(如線性調(diào)頻、非線性調(diào)頻、相位編碼),并在接收端對回波寬脈沖信號進行脈沖壓縮處理后得到窄脈沖的實現(xiàn)過程。脈沖壓縮有效地解決了雷達作用距離與距離分辨率之間的矛盾,可以在保證雷達在一定作用距離下提高距離分辨率。 線性調(diào)頻信號的脈沖壓縮 脈沖壓縮的過程是通過對接收信號s(t)與匹配濾波器的脈沖響應(yīng)h(t)求卷積的方法實現(xiàn)的。而處理數(shù)字信號時,脈壓過程是通過對回波序列s(n)與匹配濾波器的脈沖響應(yīng)序列h(n)求卷積來實現(xiàn)的。匹配濾波器的輸出為: &nbs
  • 關(guān)鍵字: FPGA  單片機  雷達  脈沖壓縮  嵌入式系統(tǒng)  

設(shè)計靈活、高性能的嵌入式系統(tǒng)

  • 您的下一個嵌入式系統(tǒng)設(shè)計項目需要的是什么:是可以讓您輕松地定制設(shè)計的靈活的系統(tǒng)元件,還是額外的性能空間,以便您在設(shè)計周期中加入更多的功能?為什么要讓自己承受過度的開發(fā)壓力,并且只能舍此取彼呢?軟處理和IP定制能夠為同時確保靈活性和高性能提供了最佳的解決方案,將定制設(shè)計的概念和協(xié)處理帶來的性能加速結(jié)合起來。 分立處理器只能提供固定的外設(shè)選擇,并且一些性能受到時鐘頻率的限制。在嵌入式 FPGA所提供的平臺上,您可以創(chuàng)建一個具有大量定制處理器核、靈活的外設(shè)、甚至協(xié)處理減負(fù)引擎的系統(tǒng)。現(xiàn)在,您能設(shè)計出一個不折
  • 關(guān)鍵字: FPGA  單片機  嵌入式系統(tǒng)  
共6475條 416/432 |‹ « 414 415 416 417 418 419 420 421 422 423 » ›|

fpga-nios介紹

您好,目前還沒有人創(chuàng)建詞條fpga-nios!
歡迎您創(chuàng)建該詞條,闡述對fpga-nios的理解,并與今后在此搜索fpga-nios的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473